《数字电子技术 》课件第4章 (7).ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《《数字电子技术 》课件第4章 (7).ppt》由用户(momomo)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术 数字电子技术 课件第4章 7 数字 电子技术 课件
- 资源描述:
-
1、第4章 触发器第4章 触发器4.1 触发器的基本特点和分类4.2 常见触发器的电路结构、逻辑符号及动作特点4.3 不同结构触发器的主要特点4.4 常见触发器的逻辑功能及其描述4.5 本章小结4.6 例题精选4.7 自我检测题第4章 触发器4.1.1 触发器的基本特点触发器的基本特点为了能够存放1位二值信号,触发器必须具有如下两个基本特点:(1)具有两个能自行保持稳定的状态0状态和1状态。要想使电路从一个稳态转换到另一个稳态,必须要有外加的触发信号,否则触发器将维持原有状态不会改变,因此它具有记忆功能。(2)在触发信号的控制下,根据不同的输入信号可以置成0或1状态。4.1 触发器的基本特点和分类
2、触发器的基本特点和分类第4章 触发器4.1.2 触发器的分类触发器的分类触发器的种类很多,由于输入方式以及触发器状态随输入信号变化的规律不同,各种触发器在具体的逻辑功能上是不尽相同的。按照逻辑功能的不同,触发器有RS触发器、JK触发器、T触发器、D触发器等类型。从电路结构形式上又可以把触发器分为基本RS触发器、同步RS触发器、主从触发器、维持阻塞边沿触发器等类型,这些不同电路结构形式的触发器在状态变化过程中具有不同的动作特点,这一点需要注意。第4章 触发器按照有无时钟信号,触发器分为时钟触发器和无时钟触发器两类。比如基本RS触发器是无时钟触发器;同步RS触发器、主从触发器、维持阻塞边沿触发器都
3、属于时钟触发器,它们必须在时钟信号CP的操作下工作。根据存储数据的原理不同,触发器又分为静态触发器和动态触发器。静态触发器是通过电路状态的自锁存储数据的;动态触发器是通过在MOS管栅极输入电容上存储电荷来存储数据的。第4章 触发器 根据所使用的开关器件不同,触发器又分为TTL触发器和CMOS触发器。虽然构成触发器的方式很多,但最基本的还是基本 RS 触发器,它是构成各类触发器的基础。其次是维持阻塞 D 触发器和边沿 JK 触发器。第4章 触发器4.2.1 基本基本RS触发器的电路结构、触发器的电路结构、逻辑符号及动作特点逻辑符号及动作特点1)电路结构和逻辑符号图4.2.1是用两个与非门构成的基
4、本RS触发器以及它的电路符号。4.2 常见触发器的电路结构、常见触发器的电路结构、逻辑符号及动作特点逻辑符号及动作特点第4章 触发器图 4.2.1 基本RS触发器(a)电路结构;(b)逻辑符号第4章 触发器由图4.2.1(a)可知,Q和 称为输出端,我们定义Q=1、=0为触发器的1状态,Q=0、=1为触发器的0状态。输入端称为置位端或置1端,称为复位端或置0端,和表示低电平有效,即和端为低电平时表示有信号,为高电平时表示无信号。如图4.2.1(b)所示,图中在输入端处的小圆圈表示低电平有效,即只有输入信号为低电平时才表示有信号输入,反之就没有信号。QQQSRSRSR第4章 触发器下面是对基本R
5、S触发器的工作原理分析:(1)当 =1,=0时,Q=1、=0;当 =0信号变为1时,电路的1状态被保持。(2)当 =1,=0时,Q=0、=1,电路的状态就由0状态变为1状态;当 =0信号变为1时,电路的1状态被保持。(3)当 =0,=1时,Q=1、=0,电路的状态就由1状态变为0状态;当 =0信号变为1时,电路的0状态被保持。QSRSRSQSRSQR第4章 触发器(4)当 =0,=1时,Q=0、=1;当 =0信号变为1时,电路的1状态被保持。(5)当 =1、=1时,触发器维持原来的状态不变,称触发器处于保持(记忆)状态。(6)当 =0、=0时,两个与非门输出均为1(高电平),这既不是定义的1状
6、态,也不是定义的0状态,而且当 、同时从0变化为1时,无法判定触发器将回到1状态还是0状态,因此这种情况是不允许的。于是规定输入信号 、不能同时为0,它们应遵循RS=0的约束条件。QSRRRSRSRSRS第4章 触发器按照上述分析,列出图4.2.1的真值表如表4.2.1所示。在表中,用Q表示现态(即输入信号作用前的触发器状态),用Q*表示次态(即输入信号作用后触发器所进入的下一个状态),因为触发器的次态输出Q*不仅与输入信号有关,而且与触发器原来的状态(即现态)Q有关,所以Q也是真值表中的一个输入变量。我们将含有状态变量Q的真值表称作触发器的特性表(或功能表)。第4章 触发器表表4.2.1 用
7、与非门组成的基本用与非门组成的基本RS触发器的特性表触发器的特性表第4章 触发器基本RS触发器也可以用或非门构成,如图4.2.2所示。这个电路是用高电平作为有效输入信号的,所以用R和S分别表示置0端和置1端。表4.2.2是它的特性表。第4章 触发器图 4.2.2 基本RS触发器(a)电路结构;(b)逻辑符号第4章 触发器表表4.2.2 用或非门组成的基本用或非门组成的基本RS触发器的特性表触发器的特性表第4章 触发器根据表4.2.1画出Q*的卡诺图如图4.2.3所示。图 4.2.3 基本RS触发器Q*的卡诺图第4章 触发器由图4.2.3可得 此方程反映了基本RS触发器的次态输出Q*与现态Q和输
8、入R、S之间的关系,被称为特性方程。在遵守约束条件RS=0的前提下,可以根据输入信号R、S的取值和现态Q,利用特性方程计算出次态输出Q*。(4.2.1)约束条件)(0RSQRSQ第4章 触发器2)动作特点在基本RS触发器中,输入信号直接加在输出门上,所以输入信号在全部作用时间里(即R或S为1的全部时间),都能直接改变输出端Q和的状态,这就是基本RS触发器的动作特点。Q第4章 触发器在使用基本RS触发器时,需要特别注意,不允许在 端和 端同时加入有效信号,如果在 端和 端同时加入有效信号,则会出现:(1)信号同时存在时(即 =0),Q=1。此为非定义状态,不允许出现。(2)信号同时撤消时,状态无
9、法确定。(3)信号分时撤消时,状态决定于后撤消的状态。即如果 端的信号先撤消,则触发器的状态由 端决定(Q=1,=0);如果 端的信号先撤消,则触发器的状态由 端决定(Q=0,=1)。QSRRSRSQRSSRQ第4章 触发器4.2.2 同步同步RS触发器的电路结构、逻辑符号及动作触发器的电路结构、逻辑符号及动作特点特点1.电路结构和逻辑符号电路结构和逻辑符号 图4.2.4(a)所示是同步RS触发器的电路结构图。门A和门B构成基本RS触发器,门C、门D是两个输入控制门,CP是时钟控制信号,S、R端分别为置1、置0输入信号。图4.2.4(b)是它的逻辑符号。第4章 触发器图 4.2.4 同步RS触
10、发器(a)电路结构;(b)逻辑符号第4章 触发器当CP=0时,门C、门D控制门被封锁,输入信号S、R无法传送给由门A、门B构成的基本SR触发器,故触发器保持原来的状态不变。当CP=1时,门C、门D控制门被打开,输入信号S、R可以通过门C、门D传送给由门A、门B构成的基本RS触发器,这时触发器的状态将跟随输入信号S、R端的变化而变化。但要注意的是,这时触发器一定要遵循与基本RS触发器一样的约束条件。据此,可列出同步RS触发器的特性如表4.2.3所示。第4章 触发器表表4.2.3 同步同步RS触发器的特性表触发器的特性表第4章 触发器由表4.2.3可以列出同步RS触发器的特性方程为 表4.2.3和
11、式(4.2.2)都准确地表示了电路在时钟信号CP控制下,次态输出Q*与现态Q和输入R、S之间的关系。(4.2.2)约束条件)(0RSQRSQ1CP期间有效第4章 触发器2.动作特点动作特点由上面的分析可以看出,这种触发器在CP为高电平时触发翻转。与基本SR触发器相比,同步触发器的触发翻转增加了时间控制。在CP=1这一时间段内,S和R状态的变化都可能引起输出状态的改变。在CP回到0以后,触发器保存的是CP回到0以前瞬间的状态。也就是说,这种触发器的触发翻转只是被控制在一段时间内,而不是控制在某一时刻进行,势必降低了触发器的抗干扰性。第4章 触发器3.带有异步置位和复位端的同步带有异步置位和复位端
12、的同步RS触发器触发器在实际应用中,经常需要在时钟信号到来前将触发器预先置成指定的状态,为此给触发器设置了两个异步输入端异步置位端和异步复位端,电路如图4.2.5所示。DSDR第4章 触发器图 4.2.5 带有异步置位和复位端的同步RS触发器(a)电路结构;(b)逻辑符号第4章 触发器当=0时,触发器立刻被置成1态;=0时,触发器立刻被置成0态,而不受时钟CP和输入信号的控制,故和被称为异步输入端。当触发器在时钟CP控制下,按照输入信号R、S进行正常工作时,、应被置于高电平。应该注意的是,给同步RS触发器加入异步置位信号或异步复位信号应该在CP=0期间进行,否则在或返回高电平后,预置的状态不一
13、定能保存下来。DSDRDRDSDSDRDSDR第4章 触发器4.同步同步D触发器触发器对于同步RS触发器,在CP=1期间,R、S端输入信号仍需满足SR=0这个约束条件,为了解决该问题,出现了同步D触发器(或称D锁存器)。在同步RS触发器的基础上,S端和R端之间用一非门相连,加在S端的输入信号经非门反相后送给了R端。即原来的双端输入变为了现在的单端输入,这就是同步D触发器,电路如图4.2.6所示。第4章 触发器图 4.2.6 D锁存器第4章 触发器由图4.2.6可知S=DR=将上式代入同步RS触发器的特性方程可得到CP=1 期间有效(4.2.3)DDQDDQRSQ 第4章 触发器由式(4.2.3
14、)可见,同步RS触发器中R、S之间有约束的问题解决了。在CP=1期间,若D=1,则Q*=1;若D=0,则Q*=0,即根据输入信号D取值不同,触发器既可以置1,也可以置0。不过,当CP的下降沿到来时,触发器的状态由CP下降沿的瞬间D的值确定。简化图4.2.4,即将门C的输出与门D的输入R连接起来,就得到如图4.2.7所示的D锁存器简化图,它也是同步D触发器的一种。其逻辑功能与图4.2.6所示D锁存器的一样,特性方程也一样。图4.2.8是D锁存器的逻辑符号。第4章 触发器图 4.2.7 D锁存器简化图第4章 触发器图 4.2.8 D锁存器的逻辑符号第4章 触发器4.2.3 主从主从RS触发器的电路
15、结构、逻辑符号及动作触发器的电路结构、逻辑符号及动作特点特点1.电路结构和逻辑符号电路结构和逻辑符号主从RS触发器的电路结构、逻辑符号如图4.2.9所示,此触发器由主、从两个结构完全相同的同步RS触发器组成。门E门H组成主触发器,门A门D组成从触发器。时钟控制信号CP一方面送给主触发器,另一方面通过反相器门I送给从触发器。第4章 触发器图 4.2.9 主从RS触发器(a)电路结构;(b)逻辑符号第4章 触发器(1)当CP=1时,门G、门H被打开,门C、门D被封锁,即主触发器工作,从触发器不工作。那么,在CP=1期间,无论S、R端输入信号如何,改变的只是主触发器的状态,从触发器的状态维持原态不变
16、。(2)当CP=0时,门G、门H被封锁,门C、门D被打开,即主触发器不工作,从触发器工作。这时,从触发器接收CP由1变为0那一时刻主触发器的状态,并且这一状态将持续到下一个CP=0到来;主触发器在CP=0期间,无论S、R端输入信号如何改变,对主触发器的状态无任何影响。第4章 触发器由上分析可知,主从RS触发器的状态改变,即从触发器的状态改变相对于主触发器来说一定是延迟了半个周期才出现。故在主从RS触发器的逻辑符号上,都带有一个延迟符号“”,它表示CP脉冲下降沿到来以后,即CP=0时Q和端才会改变状态。根据以上分析,可写出主从RS触发器的特性表如表4.2.4所示。Q第4章 触发器表表4.2.4
17、主从主从RS触发器的特性表触发器的特性表第4章 触发器由表4.2.4 可知,主从RS触发器的特性方程为CP下降沿到来时有效约束条件)(0RSQRSQ第4章 触发器2.带有异步置位和复位端的主从带有异步置位和复位端的主从RS触发器触发器 图4.2.10是带有异步置位和异步复位端的主从RS触发器的原理图和电路符号。当=0、=1时,触发器被置1;当=1,=0时,触发器被置0。异步置位、复位端、对触发器的作用与时钟信号CP无关。DSDRDSDRDSDRDSDR第4章 触发器图 4.2.10 带有异步置位和复位端的主从RS触发器(a)电路结构;(b)逻辑符号第4章 触发器例如,当=0时,这一低电平信号同
18、时送给了门B、F和G,将主触发器和从触发器同时置0,且封住了门G,使输入端S的置1信号无法加入。即只要=0、=1,无论CP为1或0,触发器均能被复位(0态)。同理。当=0时,触发器被置1,不用考虑CP的状态。DSDRDRDS第4章 触发器3.动作特点动作特点(1)利用控制脉冲信号CP进行主从控制。在CP=1期间,主触发器按照同步RS触发器的原理,受S、R端的输入信号的控制而改变其内容;当CP下降沿到来时,从触发器按照主触发器在CP下降沿到来这一时刻的内容再更新状态翻转。这样,就避免了同步RS触发器在CP=1期间可能多次翻转的问题。(2)不管是主触发器还是从触发器在工作时,均要满足SR=0这一约
19、束条件。第4章 触发器4.2.4 主从主从JK触发器的电路结构、逻辑符号及动作触发器的电路结构、逻辑符号及动作特点特点1.电路结构和逻辑符号电路结构和逻辑符号为使用方便,希望即使出现SR0(或S=R=1)的情况,触发器的次态也可以确定,故出现了主从JK触发器。将主从RS触发器的输出端Q和作为一对附加控制信号接回到输入端,就有了主从JK触发器,电路结构如图4.2.11(a)所示。图.2.11(b)是主从JK触发器的逻辑符号。Q第4章 触发器图 4.2.11 主从JK触发器(a)电路结构;(b)逻辑符号第4章 触发器图4.2.11(b)中的“”符号表示延迟,它表示主从JK触发器在时钟上升沿到来时,
20、其中的主触发器就将输入信号接收了,一直到时钟下降沿到来时,从触发器接收主触发器的内容,Q和 端的状态才会改变。将图4.2.9(a)和图4.2.11(a)比较,有 由于Q、是互补的,当J=K=1时,S=、R=Q,即原来是1态,现在就为0态;原来是0态,现在就为1态,Q*=。(4.2.4)KQRQJSQQQQ第4章 触发器当J=K=0时,无论原来是什么状态,现在都保持原来的状态不变,即Q*=Q。当J=1、K=0时,S=、R=0,这样无论原来是什么状态,门H始终被封锁,电路不能接收置0信号,只能接收置1信号。原来为1态,现在保持1态不变,原来为0态,现在被置成1态,即Q*1=1。当J=0、K=1时,
21、S=0、R=Q,这样无论原来是什么状态,门G始终被封锁,电路不能接收置1信号,只能接收置0信号。原来为0态,现在保持0态不变,原来为1态,现在被置成0态,即Q*1=0。Q第4章 触发器将式(4.2.4)代入主从RS触发器的特性方程中可得 式(4.2.5)就是主从JK触发器的特性方程。由于将Q、分别引回到输入门,J、K门间不会有约束,据此可列出其特性表如表4.2.5所示。(4.2.5)CP下降沿到来时有效QKQJQKQQJQRSQ 第4章 触发器表表4.2.5 主从主从JK触发器的特性表触发器的特性表第4章 触发器在有些触发器产品中,输入端J和K不止一个。这时各个J、K之间是“与”的逻辑关系。图
22、4.2.12是具有多输入端的主从JK触发器的逻辑符号。其中J=J1J2、K=K1K2,这样,其特性表中J和K的位置应由J1J2和K1K2代替。第4章 触发器图 4.2.12 具有多输入端的主从JK触发器的逻辑符号第4章 触发器2.带有异步置位和复位端的主从带有异步置位和复位端的主从JK触发器触发器 与主从RS触发器一样,主从JK触发器也带有异步置位端和复位端,它的电路符号图与图4.2.10一样。图4.2.13是带有异步置位和复位端的主从JK触发器的逻辑符号。DSDR第4章 触发器图 4.2.13 带有异步置位和复位端的主从JK触发器的逻辑符号第4章 触发器3.动作特点动作特点 (1)与主从RS
展开阅读全文