《数字电子技术 》课件第5章.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《《数字电子技术 》课件第5章.ppt》由用户(momomo)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术 数字电子技术 课件第5章 数字 电子技术 课件
- 资源描述:
-
1、第 5 章时序逻辑电路5.1概述概述5.2同步计数器同步计数器5.3异步计数器异步计数器5.4寄存器寄存器 5.1 概概 述述图5.1所示为脉冲信号频率测量电路,其中既包含时序逻辑电路(计数器),还有组合逻辑电路(译码器)。被测脉冲信号和取样信号作为与门的输入,只有当取样信号为高电平(即在t1t2时间段内),被测脉冲信号才能通过与门输出到计数器电路,计数器累计t1t2 时间段内被测脉冲个数N,利用公式f=N/(t2t1)计算出被测脉冲信号的频率,并加以译码显示。图5.1 脉冲信号频率测量电路时序电路结构框图如图5.2所示。它由两部分组成:一部分是由逻辑门构成的组合电路,另一部分是由触发器构成的
2、、具有记忆功能的反馈支路或存储电路。图中,A0Ai代表时序电路输入信号,Z0Zk代表时序电路输出信号,W0Wm代表存储电路现时输入信号,Q0Qn代表存储电路现时输出信号,A0Ai和Q0Qn共同决定时序电路输出状态Z0Zk。图5.2 时序逻辑电路结构方框图5.1.1 时序电路的分析方法时序电路的分析方法(1)写相关方程式。时钟方程:时序电路中各个触发器CP脉冲之间的逻辑关系。驱动方程:时序电路中各个触发器输入信号之间的逻辑关系。输出方程:时序电路的输出Z=f(A,Q),若无输出时此方程可省略。(2)求各个触发器的状态方程。将时钟方程和驱动方程代入相应触发器的特征方程式中,求出触发器的状态方程。(
3、3)求出对应状态值。列状态表:将电路输入信号和触发器原态的所有取值组合代入相应的状态方程,求得相应触发器的次态,列表得出。画状态图(反映时序电路状态转换规律及相应输入、输出信号取值情况的几何图形)。画时序图(反映输入、输出信号及各触发器状态的取值在时间上对应关系的波形图)。(4)归纳上述分析结果,确定时序电路的功能。5.1.2 时序电路分析举例时序电路分析举例例 1 分析如图5.3 所示的时序电路的逻辑功能。(1)写相关方程式。时钟方程:CP0=CP1=CP 驱动方程:J0=1 K0=1J1=Qn0 K1=Qn0 输出方程:Z=Q1Q0图5.3 时序电路(2)求各个触发器的状态方程。JK触发器
4、特性方程为 将对应驱动方程分别代入特性方程,进行化简变换可得状态方程:(3)求出对应状态值。列状态表:列出电路输入信号和触发器原态的所有取值组合,代入相应的状态方程,求得相应的触发器次态及输出,列表得到表5.1所示的状态表。画状态图如图5.4(a)所示,画时序图如图5.4(b)所示。图5.4 时序电路对应图形(a)状态图;(b)时序图(4)归纳上述分析结果,确定该时序电路的逻辑功能。从时钟方程可知该电路是同步时序电路。从图5.4(a)所示状态图可知:随着CP脉冲的递增,不论从电路输出的哪一个状态开始,触发器输出Q1Q0的变化都会进入同一个循环过程,而且此循环过程中包括四个状态,并且状态之间是递
5、增变化的。当 Q1Q0=11时,输出Z=1;当Q1Q0取其他值时,输出Z=0;在Q1Q0变化一个循环过程中,Z=1只出现一次,故Z为进位输出信号。综上所述,此电路是带进位输出的同步四进制加法计数器电路。从图5.4(b)所示时序图可知:Q0端输出矩形信号的周期是输入CP信号的周期的两倍,所以Q0端输出信号的频率是输入CP信号频率的1/2,对应Q1端输出信号的频率是输入CP信号频率的1/4,因此N进制计数器同时也是一个N分频器,所谓分频就是降低频率,N分频器输出信号频率是其输入信号频率的N分之一。5.2 同同 步步 计计 数数 器器5.2.1 同步计数器同步计数器1.同步二进制计数器同步二进制计数
6、器电路如图5.5所示。图5.5 同步二进制计数器分析过程:(1)写相关方程式。时钟方程:CP0=CP1=CP2=CP 驱动方程:(2)求各个触发器的状态方程。JK触发器特性方程为将对应驱动方程式分别代入JK触发器特性方程式,进行化简变换可得状态方程:(3)求出对应状态值。列状态表如表5.2所示。画状态图如图5.6(a)所示,画时序图如图5.6(b)所示。图 5.6 同步计数器状态图(a)状态图;(b)时序图(4)归纳分析结果,确定该时序电路的逻辑功能。从时钟方程可知该电路是同步时序电路。从状态图可知随着CP脉冲的递增,触发器输出Q2Q1Q0值是递减的,且经过八个CP脉冲完成一个循环过程。2.同
7、步二进制计数器的连接规律和特点同步二进制计数器般由JK触发器和门电路构成,有n个JK触发器(F0Fn1)可以构成N位同步二进制计数器,其具体的连接规律如表5.3所示。根据表5.3所示连接规律可构成同步任意位二进制计数器,同步四位二进制加法计数器如图5.7所示。从图5.3、图5.5、图5.7所示电路,可得出相应结论:同步二进制计数器中不存在外部反馈,并且计数器进制数N和计数器中触发器个数n之间满足N=2n。图5.7 同步四位二进制加法计数器3.同步非二进制计数器例 2 分析图5.8 所示同步非二进制计数器的逻辑功能。图5.8 同步非二进制计数器解(1)写相关方程式。时钟方程:CP0=CP1=CP
8、2=CP 驱动方程:(2)求各个触发器的状态方程:(3)求出对应状态值。列状态表。列出电路输入信号和触发器原态的所有取值组合,代入相应的状态方程,求得相应的触发器次态及输出,列表得到状态表,如表5.4所示。画状态图如图5.9(a)所示,时序图如图5.9(b)所示。(4)归纳分析结果,确定该时序电路的逻辑功能。从表5.4所示状态表可知:计数器输出Q2Q1Q0共有八种状态000111。从图5.9(a)所示状态图可知:随着CP脉冲的递增,触发器输出Q2Q1Q0会进入一个有效循环过程,此循环过程包括了五个有效输出状态,其余三个输出状态为无效状态,所以要检查该电路能否自启动。图5.9 同步计数器对应图形
9、(a)状态图;(b)时序图5.2.2 集成同步计数器集成同步计数器1.集成同步计数器74LS16174LS161是一种同步四位二进制加法集成计数器。其管脚的排列如图5.10所示,逻辑功能如表5.5所示。图 5.10 74LS161管脚排列图2.任意(N)进制计数器1)直接清零法直接清零法是利用芯片的复位端CR和与非门,将N所对应的输出二进制代码中等于“1”的输出端,通过与非门反馈到集成芯片的复位端CR,使输出回零。例如,用74LS161芯片构成十进制计数器,令LD=CTP=CTT=“1”,因为N=10,其对应的二进制代码为1010,将输出端Q3和Q1通过与非门接至74LS161的复位端CR,电
10、路如图5.11所示,实现N值反馈清零法。图5.11 直接清零法构成十进制计数器(a)构成电路;(b)计数过程(即状态图)2)预置数法预置数法与直接清零法基本相同,二者的主要区别在于:直接清零法利用的是芯片的复位端CR,而预置数法利用的是芯片的预置控制端LD和预置输入端D3D2D1D0,因74LS161芯片的LD是同步预置数端,所以只能采用N1值反馈法,其计数过程中不会出现过渡状态。例如,图5.12(a)所示的七进制计数器,先令CR=CTP=CTT=“1”,再令预置输入端D3D2D1D0=0000(即预置数“0”),以此为初态进行计数,从“0”到“6”共有七种状态,“6”对应的二进制代码为011
11、0,将输出端Q2、Q1通过与非门接至74LS161的复位端LD,电路如图5.12(a)所示。若LD=0,当CP脉冲上升沿(CP)到来时,计数器输出状态进行同步预置,使Q3Q2Q1Q0=D3D2D1D0=0000,随即LD=Q2Q1=1,计数器又开始随外部输入的CP脉冲重新计数,计数过程如图5.12(b)所示。图5.12 预置数法构成七进制计数器(同步预置)(a)构成电路;(b)计数过程(即状态图)3)进位输出置最小数法例如,九进制计数器N=9,对应的最小数M=249=7,(7)10=(0111)2,相应的预置输入端D3D2D1D0=0111,并且令CR=CTP=CTT=“1”,电路如图5.13
12、(a)所示,对应状态图如图5.13(b)所示,从01111111共九个有效状态,其计数过程中也不会出现过渡状态,请读者思考其中的原因。图5.13 进位输出置最小数法构成九进制计数器(同步预置)(a)构成电路;(b)计数过程(即状态图)4)级联法用74LS161芯片构成二十四进制计数器,因N=24(大于十六进制),故需要两片74LS161。每块芯片的计数时钟输入端CP端均接同一个CP信号,利用芯片的计数控制端CTP、CTT和进位输出端CO,采用直接清零法实现二十四进制计数,即将低位芯片的CO与高位芯片的CTP相连,将2416=18,把商作为高位输出,余数作为低位输出,对应产生的清零信号同时送到每
展开阅读全文