全国电子设计大赛题目D 简易逻辑分析仪.doc
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《全国电子设计大赛题目D 简易逻辑分析仪.doc》由用户(金钥匙文档)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 全国电子设计大赛题目D 简易逻辑分析仪 全国 电子设计 大赛 题目 简易 逻辑 分析 下载 _其他资料_化学_高中
- 资源描述:
-
1、简易逻辑分析仪(D 题) 一、任务 设计并制作一个8路数字信号发生器与简易逻辑分 析仪,其结构框图如图 1 所示: 二、要求 1 1、基本要求、基本要求 (1)制作数字信号发生器 能产生 8 路可预置的循环移位逻辑信号序列, 输出信号为TTL电平, 序列时钟频率为100Hz, 并能够重复输出。逻辑信号序列示例如图 2 所示。 (2)制作简易逻辑分析仪 a具有采集 8 路逻辑信号的功能,并可设置单 级触发字。 信号采集的触发条件为各路被测信 号电平与触发字所设定的逻辑状态相同。 在满 足触发条件时,能对被测信号进行一次采集、 存储。 b能利用模拟示波器清晰稳定地显示所采集到 的 8 路信号波形,
2、并显示触发点位置。 c8 位输入电路的输入阻抗大于 50k,其逻辑 信号门限电压可在 0.254V 范围内按 16 级变 化,以适应各种输入信号的逻辑电平。 d每通道的存储深度为 20bit。 图 2 重复输出循环移位逻辑序列 00000101 2 2发挥部分发挥部分 (1)能在示波器上显示可移动的时间标志线,并 采用 LED 或其它方式显示时间标志线所对应时 刻的 8 路输入信号逻辑状态。 (2)简易逻辑分析仪应具备 3 级逻辑状态分析触 发功能,即当连续依次捕捉到设定的 3 个触发 字时,开始对被测信号进行一次采集、存储与 显示,并显示触发点位置。3 级触发字可任意 设定(例如:在 8 路
3、信号中指定连续依次捕捉 到两路信号 11、 01、 00 作为三级触发状态字) 。 (3)触发位置可调(即可选择显示触发前、后所 保存的逻辑状态字数)。 (4)其它(如增加存储深度后分页显示等)。 三、评分标准 项目 满分 基本要 设计与总结报告:方案 比较、设计与论证,理 论分析与计算,电路图 及有关设计文件,测试 50 求 方法与仪器,测试数据 及测试结果分析 实际制作完成情况 50 发挥部 分 完成第(1)项 18 完成第(2)项 18 完成第(3)项 5 其它 9 四、说明 1、系统结构框图中的跳接线必须采取可灵活改变的 接插方式。 2、数字信号的采集时钟可采用来自数字信号发生器 的时钟脉冲 clock。 3、测试开始后,参赛者不能对示波器进行任何调整 操作。 4、题中涉及的“字”均为多位逻辑状态。如图 2 中纵 向第一个字为一个 8 位逻辑状态字(00000101),而 发挥部分中的 3 级触发字为 2 位逻辑状态。 参加全国大学生电子设计大赛的同学们加油了! 整理者 Robin QQ 群:74417301 2011-7-17
展开阅读全文