第8章 时序逻辑电路 .ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第8章 时序逻辑电路 .ppt》由用户(hyngb9260)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第8章 时序逻辑电路 时序 逻辑电路
- 资源描述:
-
1、第第8 8章章机械工业出版社同名教材机械工业出版社同名教材配套电子教案配套电子教案第第8 8章章 时序逻辑电路时序逻辑电路 8.1 触发器触发器8.1.1 触发器基本概念触发器基本概念能够存储一位二进制数字信号的逻辑电路称为触发器能够存储一位二进制数字信号的逻辑电路称为触发器(Flip-Flop,简称,简称FF)。)。基本基本RS触发器触发器 电路组成电路组成 逻辑功能逻辑功能 功能缺陷功能缺陷 触发时刻不能同步。触发时刻不能同步。有不定状态。有不定状态。基本基本RS触发器的改进触发器的改进 钟控钟控RS触发器触发器由统一的由统一的CP脉冲触发翻转。脉冲触发翻转。属于电平触发,具有属于电平触发
2、,具有“透明透明”特性。特性。缺点:缺点:存在存在“空翻空翻”现象。现象。主从型主从型RS触发器触发器由主触发器由主触发器F1和从触发器和从触发器F2串接而成。串接而成。属于脉冲触发,不存在属于脉冲触发,不存在“空翻空翻”现象。现象。缺点:缺点:仍有输出状态不定问题。仍有输出状态不定问题。JK触发器触发器JK触发器解决了上述不同步、空翻和不定状态的问题。触发器解决了上述不同步、空翻和不定状态的问题。边沿触发边沿触发根据时钟脉冲根据时钟脉冲CP上升沿或下降沿时刻的输入信号转上升沿或下降沿时刻的输入信号转 换输出状态。换输出状态。抗干扰能力和实用性大大提高,得到了广泛应用。抗干扰能力和实用性大大提
3、高,得到了广泛应用。目前触发器大多采用边沿触发方式。目前触发器大多采用边沿触发方式。C端的小端的小“”表示动态输入,即边沿触发。无小圆圈表示动态输入,即边沿触发。无小圆圈表示上升沿触发;有小圆圈表示下降沿触发。表示上升沿触发;有小圆圈表示下降沿触发。初始状态的预置初始状态的预置预置端预置端 电平有效时,输出状态立即按要求转电平有效时,输出状态立即按要求转换。换。具有强置性质,即与具有强置性质,即与CP脉冲无关,与脉冲无关,与CP脉脉冲不同步。冲不同步。8.1.2 JK触发器触发器 JK触发器基本特性触发器基本特性 功能表功能表 特征方程特征方程 常用常用JK触发器典型芯片介绍触发器典型芯片介绍
4、 上升沿上升沿JK触发器触发器CC 4027 下降沿下降沿JK触发器触发器74LS112【例【例8-1】已知边沿型】已知边沿型JK触发器触发器CP、J、K输入波形如输入波形如图图8-6a所示,试分别按上升沿触发和下降沿触发画出其所示,试分别按上升沿触发和下降沿触发画出其输出端输出端Q波形。波形。解:解:上升沿触发输出波形上升沿触发输出波形Q如图如图8-6b所示。所示。下降沿触发输出波形下降沿触发输出波形Q 如图如图4-14c所示。所示。D触发器的基本特性触发器的基本特性8.1.3 D触发器触发器 功能表功能表 特征方程特征方程 常用常用D触发器典型芯片介绍触发器典型芯片介绍 TTL D触发器触
5、发器74LS74 CMOS D触发器触发器CC 4013【例【例8-3】已知已知4013输入信号输入信号CP、Rd、Sd、D波形波形如图如图8-12a所示,试画出输出信号所示,试画出输出信号Q波形(设初态波形(设初态Q=1)。)。解:画出输出波形如图解:画出输出波形如图8-12b所示。所示。CP1上升沿,上升沿,D=0,Q=0。CP1期间,期间,Sd=1,Q=1(与(与CP1无关)无关)CP2上升沿,上升沿,D=1,Q=1。CP3上升沿,上升沿,D=0,Q=0;CP3=1期间,期间,D变化对变化对Q无影响。无影响。CP4上升沿,上升沿,D=1,Q=1。CP4后,后,Rd=1,Q=0。8.1.4
6、 T触发器和触发器和T 触发器触发器 T触发器触发器 逻辑符号逻辑符号 功能表功能表 特征方程特征方程 T 触发器触发器T 触发器没有专门的逻辑符号。触发器没有专门的逻辑符号。功能:功能:每来一个每来一个CP脉冲,触发器输出状态就翻转一脉冲,触发器输出状态就翻转一次,相当于将次,相当于将CP脉冲二分频。脉冲二分频。特征方程:特征方程:JK触发器和触发器和D触发器转换为触发器转换为T 触发器触发器【例【例8-5】已知电路如图】已知电路如图8-17所示,试求所示,试求Q1、Q2、Q3、Q4表达式。表达式。8.2 寄存器寄存器能存放一组二进制数码的逻辑电路称为寄存器。能存放一组二进制数码的逻辑电路称
7、为寄存器。主要用于在计算机中存放数据和组成加法器、计数器等主要用于在计算机中存放数据和组成加法器、计数器等运算电路。运算电路。8.2.1 数码寄存器数码寄存器 工作原理工作原理 集成数码寄存器集成数码寄存器 8D触发器触发器74LS377 8D锁存器锁存器74LS373 8.2.2 移位寄存器移位寄存器 功能:除具有数码寄存功能外,还能使寄存数码逐位移动。功能:除具有数码寄存功能外,还能使寄存数码逐位移动。用途用途 是计算机系统中的一个重要部件,计算机中的各种算是计算机系统中的一个重要部件,计算机中的各种算术运算就是由加法器和移位寄存器组成的。术运算就是由加法器和移位寄存器组成的。现代通信中数
展开阅读全文