模拟版图中的典型器件-青软课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《模拟版图中的典型器件-青软课件.ppt》由用户(ziliao2023)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 模拟 版图 中的 典型 器件 课件
- 资源描述:
-
1、模拟版图中的典型器件模拟版图中的典型器件 在模拟版图设计中,我们会经常遇到电阻、电容、三极管、二极管、电感等各种模拟器件。对于一个完整的CHIP来讲PAD、ESD器件、SEAL_RING、FUSE等特殊器件的版图设计也是至关重要。下面我们就来学习一下这些典型器件的版图设计。模拟版图中的典型器件 电 阻 电 容 BIPOLAR DIODE 电 感 FUSE SEAL RING PAD ESD电阻 电阻(Resistance)作为集成电路模拟版图中最常见的器件,类型有多种,版图设计要求也较高。电阻最常见的类型主要有:Metal Res :阻值非常低 Poly Res :阻值较低 Diff Res
2、:阻值较高 Well Res :阻值非常高Netlist中的调用:RR1 A B 24000$RNDDLVS Commandfile 中的定义:DEVICE R(RNDD)rndddev hvndr hvndr METAL电阻一、Metal电阻画法:两端用Via接出,或是直接Metal连接。有效部分是两端Via中间的部分,附加res Dummy layer。这种电阻非常少见,一般会用寄生的方式实现。二、poly电阻画法:两端用poly cont接出,有效部分是两端cont间的部分,有效部分加res dummylayer。(不同的制程层次不一样)NWELL的应用主要是起到更好的保护隔离作用。PO
3、LY电阻三、diffusion电阻画法:两端用diffusion cont接出,有效部分是两端cont间的部分,有效部分加res dummylayer。有p/n diffusion之分(不同的制程层次不一样)DIFFUSION电阻WELL电阻-NWELL电阻四、well电阻1、nwell电阻画法:两端用ndiffusion cont接出,有效部分是两端cont间的部分,有效部分加res dummylayer。四、well电阻2、pwell电阻画法:两端用pdiffusion cont接出,有效部分是两端cont间的部分,有效部分加res layer。(别忘记pdiffusion要包pimpla
4、nt)WELL电阻-PWELL电阻电阻及DUMMY的摆放 电阻与其Dummy要保持严格的方向一致,两侧的Dummy长度要与电阻本身长度相同,两端的Dummy长度可以根据实际情况调整。Res Dummy 可以只用到电阻体层次,其它层次可以不用电阻及DUMMY的摆放 电阻体两侧 Dummy 可以适当缩小Width,只保持与电阻体的长度一致。电阻及DUMMY的摆放电阻体两侧 Dummy 还可以作为填充的作用。电阻及DUMMY的摆放电阻矩阵可以很好的实现多个电阻阻值不同的有效摆放电阻及DUMMY的摆放电阻体有时会覆盖一层临近金属层作为对电阻的屏蔽保护措施。电阻电阻电阻注意事项 一、画电阻时,要注意其阻
5、值的算法,有经验的前端设计人员会明确每个电阻的具体Width/Length数值。如果没有明确,可以根据lvs Commandfile中的定义算法自己算出所需数值。二、电阻两端必须用metal引出,不能跳poly或diffusion。三、电阻加dummy时,dummy电阻与电阻space要一致,长度也 要一致。电阻要单独围ring,与其他的device隔开。四、多个电阻放置应朝同一个方向,尽量不要从电阻上走线,串联的电阻要交叉对称放置。电阻注意事项电容 电容(Capacitance)同样是集成电路模拟版图中最常见的器件,类型也有多种,常见的类型主要有:Polyl Cap :会用到两层Poly来实
6、现 Mos Cap :利用Mos的Gate与其Source和Drain来实现 Mim Cap :利用两层金属和其之间CTM来实现 Metal Cap :利用两层甚至更多层金属层来实现,有时会利用Poly跟 metal来实现Netlist中的调用:CC1 A B 2.4p$MPLVS Commandfile 中的定义:DEVICE C(MP)pmcapdev pgate psd 电容的形状一般是方形最好,但有时根据需要,在保证有效面积不变的情况下,形状可以随意调整(主要是根据block的形状与摆放做相应调整,保证block为矩形)。进行电容连线时要分清电容的正负极,如右图,正极为|端。电容一、m
7、os电容画法:poly是电容的一端,一般为正极。source&drain接在一起做电容的另一端,为负极。还有另一种画法,和普通mos画法一样。(下页)MOS电容mos电容:Gate为正极Source/Drain为负极。容值很小一般作为Chip中Power的高频滤波之用。MOS电容二、poly电容画法:由poly1和poly2组成,需要用metal连接出去,一般poly2为正极。POLY电容二、poly电容右图为poly电容的剖面图POLY电容就是(Metal-Insulator-Metal)金属-绝缘体-金属结构。画法:一般是顶层metal与倒数第二层metal之间新加了一层CTM层次。一般把
8、MIM电容划为metal电容。三、MIM电容MIM电容画法:一般是利用多层metal之间的相互寄生效应来实现。三、metal电容METAL电容Metal电容中的“夹心”电容。METAL电容Metal电容中的“梳妆”电容。有些也叫“手指状”电容METAL电容电容无论以何种方式做,都应该用ring圈起,与其他器件隔开。电容与其相关的电路不易离太远,在layout电容时,其面积要计算清楚(有些是定义W/L)。电容的摆放也要注意,尽量均匀、对称。(如右图,如果c1与c2电容的个数是1:8,摆放就按右图)。电容上面严禁走线,尤其是信号线。电容注意事项在要求不是很高的时候电容的形状可以根据block的摆放
9、调整。(注意cap上面有跑线)。电容注意事项 有时会把电容做成小的单位电容,具体摆放时可以根据不同电路中电容的容值摆放多个单位电容来实现空间的有效利用。电容注意事项在要求较高的时候电容的摆放需要加Dummy电容及DUMMY的摆放电容及DUMMY的摆放 可以说电阻电容在模拟电路中即普通又特殊。普通在于它们是模拟电路中最普通不过的器件。特殊在于它们的不请自到,它们寄生在版图中的每个角落,无论是数字版图还是模拟版图。怎样去有效的避免和利用这些寄生出来的不速之客是版图设计者必须考虑的事情,也是一个优秀的版图设计者的必备素质。这就需要我们版图设计工程师在版图设计工作开始之前就要仔细斟酌,跑线的长短、跑线
10、的宽度、跑线的层次、跑线的距离等很多因素都要考虑,只有这样我们才能随着工作资历的增加工作素质才能全面提高,不然的话只能成为一名Layout Engineer,永远不会成为Layout Designer。BIPOLAR电阻电容我们讲完了再讲一下三极管,我们用到最多是双极型晶体管(Bipolar)。双极型晶体管类型主要有两种:NPN型 :一般N型区作为发射极 PNP型 :一般P型区作为发射极双极型晶体管的做法主要有两种:横向和纵向。Netlist中的调用:QQ1 VDD VIN VON PV M=1$EA=1e-10$W=4e-05$L=2.5e-06LVS Commandfile 中的定义:DE
11、VICE Q(PV)emit emit:1 base:1 coll:1 BIPOLAR 双极型晶体管尺寸小所以RC较低,所以相应开关速度会提升。虽然可以实现比Cmos更快的开关速度,可以提供较大的驱动能力,但是由于其较大的功耗使得其使用范围大大缩小。纯粹的BIPOLAR工艺主要应用于功率IC。现在很多Foundry厂都会在CMOS工艺的基础上增加一部分工艺来实现BICMOS,利用BIPOLAR的高驱动能力来当输出级。实现了BIPOLAR的快速、MOS的高密集度。BIPOLAR 我们之前学习过PN结中,N型区域存在大量电子,P型区域存在大量空穴。在结上加一正向电压,结导通。如果我们在这个结的顶端
12、再加一个层,并在两个层之间加一个更高的电压,结果会是什么样子的呢?BIPOLAR我们可以根据右图的电路来学习一下,如果想让下面的结导通,需要一个偏置电压(0.8V),电子通过P区向左运动(从E到B)。当这些电子遇到来自顶部(C端)的一个更大的电压时,电子会怎么走?我们的P型区域很薄,那些流进正偏PN结的电子大部分都跑到上面的区。底部的区发射电子并被顶部的区收集,因此底部区被成为发射极(Emitter),顶部的区被称为集电极(Collector),中间的P型区为基极(Base)。三极管的三极三极管的三极BIPOLAR之前我们说过bipolar的器件一般功耗比较大,这里我们可以看出,在这个电路中,
13、仍然会有部分的电子通过P区向左移动,也就是说会有电流从B端流向E端,这部分电流其实是一个损失(但是如果不加这个电压,这个三极管是不工作的,此处可认为是一个开关)。双机型晶体管工作时,基极一定存在电流,而且双极型晶体管开关的越快,需要的电流越大,所以说双极型晶体管需要更多的功耗。三极管的功耗为什么比较大三极管的功耗为什么比较大BIPOLAR 大家知道在场效应管(就是常说的mos管)中,栅的长度L决定了器件的速度,在双极型管中,由什么决定呢?通过上面的学习,可以知道,NPN的速度由P区的宽度决定,两个N区之间的距离越短,在这个区域中开关电流的速度就越快。而在制作工艺上,有纵向和横向之分,我们一般可
14、以理解为:如果载流子是沿着晶体管断面的垂直方向运动,就称为纵向;如果载流子是沿着晶体管断面的水平方向运动,就称为横向。一般是纵向C包裹,B包裹E;横向是CE被包裹。BIPOLAR 下面我们通过制备一个纵向(Vertical)NPN管的过程来进一步理解器件的版图。第一步:制作集电极区(第一步:制作集电极区(Collector)首先,用一个N型区域构建集电区。注:我们此处的工艺都是基于bicmos的,都是P型硅外延。BIPOLAR 然后在N区顶部通过外延生长一层P型材料,通过扩散,集电区面积就变得更大,浓度也更均匀。为了把区埋层材料引出来,另外注入一个足够深的型杂质和型埋层相接触,从顶部看到的型注
15、入区就成为集电极的接触端。BIPOLAR第二步:制作基极区(第二步:制作基极区(Base)位于N型埋层上方有一个特殊掺杂的P型区,它并不覆盖整个N型埋层,因为还有一部分被注入的N型接触区在这儿。由于P型外延,使得整个区域已经成为P型,由于必须十分小心的控制P型基区的杂质浓度,故对其进行了专门的注入,必须保证注入的P区很浅以得到更快的开关速度。P型外延和基区的P型区域浓度不一样,为了区分基区的画成绿色。BIPOLAR第三步:制作发射极区(第三步:制作发射极区(Emitter)由于基区/发射区结的制备比基区/集电区结的制备要重要的多。因为发射区的电子不能轻易越过势垒,但是,一旦电子通过了基区,集电
展开阅读全文