微型计算机原理与应用习题集及答案(DOC 83页).doc
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《微型计算机原理与应用习题集及答案(DOC 83页).doc》由用户(2023DOC)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微型计算机原理与应用习题集及答案DOC 83页 微型计算机 原理 应用 习题集 答案 DOC 83
- 资源描述:
-
1、百度文库 - 让每个人平等地提升自我微型计算机原理与应用习题集目录第1章 概述1第2章 计算机中的数制与编码2第3章 微处理器及其结构3第4章 8086/8088CPU指令系统8第5章 汇编语言程序设计15第6章 存储器系统26第7章 中断技术29第8章 输入/输出接口技术35第9章 串行通信技术及其接口芯片40模拟试题(一)42参考答案45模拟试题(二)47参考答案49模拟试题(三)50参考答案53河南理工大学 2006-2007 学年第 1 学期55参考答案58近年来某高校硕士研究生入学试题59参考答案63近年某高校研究生入学考试试题66参考答案70近年某高校攻读硕士学位研究生试题71参考
2、答案748383第1章 概述一、填空题1电子计算机主要由 运算器 、 控制器 、 存储器 、 输入设备 和 输出设备 等五部分组成。2 运算器 和 控制器 集成在一块芯片上,被称作CPU。3总线按其功能可分 数据总线 、 地址总线 和 控制总线 三种不同类型的总线。4计算机系统与外部设备之间相互连接的总线称为 系统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ;CPU内部连接各寄存器及运算部件之间的总线称为 内部总线 。5迄今为止电子计算机所共同遵循的工作原理是 程序存储 和 程序控制 的工作原理。这种原理又称为 冯诺依曼型 原理。二、简答题1简述微处理器
3、、微计算机及微计算机系统三个术语的内涵。答:微处理器是微计算机系统的核心硬件部件,它本身具有运算能力和控制功能,对系统的性能起决定性的影响。微处理器一般也称为CPU;微计算机是由微处理器、存储器、I/O接口电路及系统总线组成的裸机系统。微计算机系统是在微计算机的基础上配上相应的外部设备和各种软件,形成一个完整的、独立的信息处理系统。三者之间是有很大不同的,微处理器是微型计算机的组成部分,而微型计算机又是微型计算机系统的组成部分。2什么叫总线?为什么各种微型计算机系统中普遍采用总线结构?答:总线是模块与模块之间传送信息的一组公用信号线。总线标准的建立使得各种符合标准的模块可以很方便地挂在总线上,
4、使系统扩展和升级变得高效、简单、易行。因此微型计算机系统中普遍采用总线结构。3微型计算机系统总线从功能上分为哪三类?它们各自的功能是什么?答:微型计算机系统总线从功能上分为地址总线、数据总线和控制总线三类。地址总线用于指出数据的来源或去向,单向;数据总线提供了模块间数据传输的路径,双向;控制总线用来传送各种控制信号或状态信息以便更好协调各功能部件的工作。第2章 计算机中的数制与编码一、填空题1写出下列原码机器数的真值;若分别作为反码和补码时,其表示的真值又分别是多少?(1)(0110 1110)二进制原码(110 1110)二进制真值(110)十进制真值(0110 1110)二进制反码(110
5、 1110)二进制真值(110)十进制真值 (0110 1110)二进制补码(110 1110)二进制真值(110)十进制真值(2)(1011 0101)二进制原码(011 0101)二进制真值(53)十进制真值(1011 0101)二进制反码(100 1010)二进制真值(74)十进制真值 (1011 0101)二进制补码(100 1011)二进制真值(75)十进制真值2写出下列二进制数的原码、反码和补码(设字长为8位)。(1)(101 0110)二进制真值(0101 0110)原码(0101 0110)反码(0101 0110)补码(2)(101 0110)二进制真值(1101 0110)
6、原码(1010 1001)反码(1010 1010)补码3.X补=78H,则-X补=( 88 )H。4下面各二进制数分别代表原码、反码和补码时,其等效的十进制数值为多少?(1) (1111 1111)二进制原码(127)十进制真值 (1111 1111)二进制反码(0)十进制真值(1111 1111)二进制补码(1)十进制真值(2) (1000 0000)二进制原码(0)十进制真值 (1000 0000)二进制反码(127)十进制真值(1000 0000)二进制补码(128)十进制真值5已知X1= +0010100,Y1= +0100001,X2= -0010100,Y2= -0100001,
7、试计算下列各式(设字长为8位)。(1) X1Y1补= X1补 Y1补= 0001 0100 0010 0001 = 0011 0101(2) X1Y2补= X1补 Y2补= 0001 0100 0010 0001 = 0011 0101(3) X2Y2补= X2补 Y2补= 1110 1100 0010 0001 = 0000 1101(4) X2Y2补= X2补 Y2补= 1110 1100 1101 1111 = 1100 10116将下列十六进制数分别转换成二进制、八进制、十进制和BCD数。 (1)16=(0101,1010)2()8(93. 7265625)10 =(1001,0010
8、,0110,0101,0110,0010,0101)BCD(2),1)2=()10()8()16 =(,0100,0011,0111,0101)BCD7写出下列字符的ASCII码。(1) 9(39H)ASCII码 (2) C (43H)ASCII码(3) $ (24H)ASCII码 (4) 空格 (20H)ASCII码(5) b (62H)ASCII码 (6) 回车 (0DH)ASCII码(7) 换行 (0AH)ASCII码 (8) 报警符 (07H)ASCII码二、选择题1下列无符号数中最小的数是(A)。A(01A5)H B(1,1011,0101)B C(2590)D D(3764)O2下
9、列有符号数中最大的数是(D)。 A1002H B1001 0011 0010 1100B C2570O D9614D3在机器数(A)中,零的表示形式是唯一的。A补码 B原码 C补码和反码 D原码和反码48位二进制数补码的数值表示范围为(A)。A. 128127 B127127C. 一129128 D1281285若下列字符码(ASCII)中有奇偶校验位,但没有数据错误,采用偶校验的字符码是(D)。 A B11010110 C D 6B9H可以看成(ABD )。A无符号数185 B带符号数71的补码 C十进制数99的组合BCD码 D带符号数57的原码第3章 微处理器及其结构一、填空题18086/
10、8088 CPU执行指令中所需操作数地址由 EU 计算出 16 位偏移量部分送 BIU ,由 BIU 最后形成一个 20 位的内存单元物理地址。28086/8088 CPU在总线周期的T1 时刻,用A19/S6A16/S3 输出 20 位地址信息的最高 4 位,而在其他时钟周期,则输出 状态 信息。38086/8088 CPU复位后,从 0FFFF0H 单元开始读取指令字节,一般这个单元在 ROM 区中,在其中设置一条 跳转 指令,使CPU对系统进行初始化。48086系统的存储体系结构中,1MB存储体分 2 个库,每个库的容量都是512K字节,其中和数据总线D15D8相连的库全部由 奇地址 单
11、元组成,称为高位字节库,并用作为此库的选通信号。58086/8088系统中,可以有 64K 个段起始地址,任意相邻的两个段起始地址相距 16 个存储单元。6用段基值及偏移量来指明内存单元地址的方式称为 逻辑地址 。7通常8086/8088 CPU中当EU执行一条占用很多时钟周期的指令时,或者在多处理器系统中在交换总线控制时会出现 空闲 状态。88086 CPU使用 16 根地址线访问I/O端口,最多可访问 64K 个字节端口,使用 20 根地址线访问存储单元,最多可访问 1M 个字节单元。9CPU取一条指令并执行该指令的时间称为 指令 周期,它通常包含若干个 总线 周期,而后者又包含有若干个
12、时钟 周期。二、单项选择题1某微机最大可寻址的内存空间为16MB,其CPU的地址总线至少应有(E)条。A26 B28 C20 D22 E2428086/8088 CPU的RESET引脚至少应维持(A)个时钟周期的正脉冲宽度才能有效复位。A4 B. 5 C2 D33当RESET信号进入高电平状态时,将使8086/8088 CPU的(D)寄存器初始化为0FFFFH。ASS BDS CES DCS48086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在(C)状态之间插入若干等待周期TW。AT1 和T2 BT2 和T3 CT3 和T4 D随机58086/
13、8088 CPU中标志寄存器的主要作用是( D )。A检查当前指令的错误 B纠正当前指令执行的结果与错误C决定是否停机 D产生影响或控制某些后续指令所需的标志68086最小模式下的存储器读周期中地址锁存发生在总线周期的( A )时刻。AT1 BT2 CT3 DT47指令指针IP的作用是( A )。A保存将要执行的下一条指令的地址B保存CPU要访问的内存单元地址C保存运算器运算结果内容D保存正在执行的一条指令88086CPU有两种工作模式,最小模式的特点是( A )。ACPU提供全部控制信号 B由编程进行模式设定 C不需要8282收发器 D需要总线控制器8288三、简答题18086/8088 C
14、PU 分为哪两个部分?如何协调工作?答:EU是执行部件,主要的功能是执行指令和形成有效地址。BIU是总线接口部件,与片外存储器及I/O接口电路传输数据,主要功能是形成实际地址、预取指令和存取操作数。EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。28086/8088 CPU的地址总线有多少位?其寻址范围是多少?答:8086/8088 CPU的地址总线共20 位,最大可寻址1MB空间。38086/8088 CPU使用的存储器为什么要分段?怎么分段?答:8086/8088为16位CPU,其内
15、部的ALU、相关的地址寄存器(如SP、IP以及BX、BP、SI、DI)等都是16位的,因而对存储器地址的处理也只能是16位操作,即8086/8088的直接寻址能力在64KB范围内。而实际上8086/8088有20条地址线,它的最大寻址空间为1MB。这就产生了一个矛盾,即如何用16位的地址寄存器去表示一个20位的存储器物理地址?实际使用的解决办法是:将1MB大小的存储空间分为若干“段”,每段不超过64KB。这样,一个20位的物理地址就可以用“16位段基址:16位偏移量”的形式(称为逻辑地址)来表示了,其中段地址存放在8086/8088的段寄存器中。48086/8088 CPU 中有几个通用寄存器
16、?有几个变址寄存器?有几个指针寄存器?通常哪几个寄存器亦可作为地址寄存器使用?答:8086/8088 CPU 中共有:8个16位的通用寄存器AX、BX、CX、DX 、BP、SP、SI、DI;2个变址寄存器SI、DI;2个指针寄存器BP、SP;其中BX、BP、SI、DI 亦可作地址寄存器。5Intel 8086与8088有何区别?答:8086与8088的区别主要表现在以下几个方面:第一、8086的指令队列可以容纳6个字节,每个总线周期在存储器中取出2个字节指令代码填入队列。而8088只能容纳4个字节,且每个总线周期只能取出1个字节指令代码。第二、8086外部数据总线宽度为16位,8088外部数据
17、总线宽度只有8位。注意:8086和8088外部数据总线的宽度不同将导致扩展主存储器及输入/输出接口时系统地址线和数据线连接方式的不同。第三、其他不同的引脚定义:(1)AD15AD0,在8086中为地址/数据复用,而在8088中AD15AD8 改为A15A8只作地址线用;(2)34、28号引脚定义不同。68086/8088CPU工作在最小模式时:当CPU访问存储器时,要利用哪些信号?当CPU访问外设接口时,要利用哪些信号?答:8086/8088 CPU工作在最小模式时,若访问存储器,需用到以下信号:、ALE、DEN、READY、AD0AD15、A19/S6A16/S3。若访问外设,需用到以下信号
18、:、ALE、DEN、READY、AD0AD15。7试指出下列运算后的各个状态标志,并说明进位标志和溢出标志的区别:(1)1278H3469H答:CF=0 AF=1 ZF=0 SF=0 OF=0 PF=1(2)54E3H27A0H答:CF=0 AF=0 ZF=0 SF=0 OF=0 PF=0(3)3881H3597H答:CF=0 AF=0 ZF=0 SF=0 OF=0 PF=1(4)01E3H01E3H答:CF=0 AF=0 ZF=1 SF=0 OF=0 PF=1其中,进位标志CF 用于判别无符号数运算是否超出数的表示范围,而溢出标志OF 用于判别带符号数运算是否超出数的表示范围。奇偶标志PF
19、只能判断结果低8 位中“1”的个数为奇数还是偶数。8什么是逻辑地址?什么是物理地址?它们之间有什么联系?各用在何处?答:逻辑地址由两个16 位的部分即段基址和偏移量组成,一般在程序中出现的地址都表示为逻辑地址形式;物理地址是一个20 位的地址,它是唯一能代表存储空间每个字节单元的地址,一般只出现在地址总线上。由于8086/8088CPU 中的寄存器只有16 位长,所以程序不能直接存放20 位的物理地址,而必须借助逻辑地址,即用两个16 位的寄存器来表示物理地址。他们之间的关系是:物理地址段基址*16偏移量;另外,一个物理地址可对应多个逻辑地址。9设现行数据段位于存储器0B0000H0BFFFF
20、H 单元,DS 段寄存器内容为多少?答: DS 段寄存器内容为0B000H。10在8086中,逻辑地址、偏移地址、物理地址分别指的是什么? 答:逻辑地址是在程序中对存储器地址的一种表示方法,由段基址和段内偏移地址两部分组成,都是16位的二进制代码,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值。物理地址是8086芯片引线送出的20位地址码,物理地址=段基址*16+偏移地址,用来指出一个特定的存储单元。11给定一个存放数据的内存单元的偏移地址是20C0H,(DS)=0C0E0H,求出该内存单元的物理地址。答:物理地址:0C2EC0H。128086/8088为什么采用地
21、址/数据引线复用技术?答:考虑到芯片成本和体积,8086/8088采用40条引线的封装结构。40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。13怎样确定8086的最大或最小工作模式? 答:引线的逻辑状态决定8086的工作模式,引线接高电平,8086被设定为最小模式,引线接低电平,8086被设定为最大模式。148086基本总线周期是如何组成的?答:基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。15在基于8086的微计算机系统中,存储器是如何组
展开阅读全文