《微型计算机基本原理与应用》课件第 13章存储器及其接口.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《《微型计算机基本原理与应用》课件第 13章存储器及其接口.ppt》由用户(momomo)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微型计算机基本原理与应用 微型计算机基本原理与应用课件第 13章 存储器及其接口 微型计算机 基本原理 应用 课件 13 存储器 及其 接口
- 资源描述:
-
1、第第13章章 存储器及其接口存储器及其接口 本章主要内容本章主要内容1.半导体存储器及其典型芯片半导体存储器及其典型芯片2.存储器接口技术存储器接口技术3.高速缓存(高速缓存(Cache)技术)技术13.1 存储器概述存储器概述13.1.1 存储器的分类存储器的分类13.1.2 存储器的性能指标存储器的性能指标n计算机存储器的性能指标很多,例如存储容量、存取计算机存储器的性能指标很多,例如存储容量、存取速度、存储器的可靠性、性能价格比、功耗等。速度、存储器的可靠性、性能价格比、功耗等。n就功能和接口技术而言,最重要的性能指标是存储器就功能和接口技术而言,最重要的性能指标是存储器的的存储容量存储
2、容量和和存取速度存取速度。1.存储容量存储容量n存储容量是存储器可以容纳的二进制信息总量,即存存储容量是存储器可以容纳的二进制信息总量,即存储信息的总位数储信息的总位数(bits),也称存储器的,也称存储器的位容量位容量。n设存储器芯片的地址线和数据线位数分别是设存储器芯片的地址线和数据线位数分别是p和和q,则,则该存储器芯片的编址单元总数为该存储器芯片的编址单元总数为2p,该存储器芯片的,该存储器芯片的位容量为位容量为2pq。2.存取速度存取速度n存储器的存取速度可用存储器的存取速度可用“存取时间存取时间”和和“存储周期存储周期”这两个时间参数来衡量。这两个时间参数来衡量。n“存取时间存取时
3、间”(Access Time)是指从是指从CPU发出有效存储发出有效存储器地址从而启动一次存储器读器地址从而启动一次存储器读/写操作,到该读写操作,到该读/写操作写操作完成所经历的时间。完成所经历的时间。n“存储周期存储周期”(memory cycle)是连续启动两次独立的存储器是连续启动两次独立的存储器操作所需的最小时间间隔。操作所需的最小时间间隔。n由于存储器在完成读由于存储器在完成读/写操作之后需要一段恢复时间,所以写操作之后需要一段恢复时间,所以通常通常存储器的存储周期略大于存储器的存取时间。存储器的存储周期略大于存储器的存取时间。n如果如果CPU在小于存储周期的时间之内连续启动两次存
4、储器在小于存储周期的时间之内连续启动两次存储器访问,那么存取结果的正确性将不能得到保证。访问,那么存取结果的正确性将不能得到保证。13.1.3 存储系统的层次结构存储系统的层次结构n单独用同一种类型的存储器很难同时满足单独用同一种类型的存储器很难同时满足容量大、速容量大、速度快及价格低度快及价格低这三方面的要求。这三方面的要求。n为了发挥各种不同类型存储器的长处,避开其弱点,为了发挥各种不同类型存储器的长处,避开其弱点,应把它们合理地组织起来,这就出现了存储系统层次应把它们合理地组织起来,这就出现了存储系统层次结构的概念。结构的概念。n实际计算机系统中的存储器层次结构如图实际计算机系统中的存储
5、器层次结构如图13.1所示。所示。图图13.1 存储系统的层次结构存储系统的层次结构CPU寄存器组寄存器组高速缓存高速缓存 (Cache)M1M4M3M2Mn外存外存1外存外存4外存外存3外存外存2外存外存m虚存虚存(virtual memory)主存主存外存外存n上述四级存储系统也可看成两个二级系统:上述四级存储系统也可看成两个二级系统:n 高速缓存高速缓存主存;主存;n 主存主存外存。外存。n这两个二级系统的基本功能和设计目标是不相同的,这两个二级系统的基本功能和设计目标是不相同的,前者的主要目的是为提高前者的主要目的是为提高CPU访问存储器的速度访问存储器的速度,而而后者是为了弥补主存容
6、量的不足。后者是为了弥补主存容量的不足。13.1.4 内存储器的基本结构及其数据组织内存储器的基本结构及其数据组织1.内存储器基本结构内存储器基本结构n计算机内存储器的基本结构及其与计算机内存储器的基本结构及其与CPU的连接情况如的连接情况如图图13.2所示,其中虚线框内为内存储器。该图中表示所示,其中虚线框内为内存储器。该图中表示了内存储器与了内存储器与CPU之间的地址、数据以及控制信息的之间的地址、数据以及控制信息的流动概况流动概况。图图13.2 内存储器基本结构内存储器基本结构CPU时序时序与与控制控制MAR地址译码器地址译码器读读/写驱动器写驱动器MDR存储体存储体MB存储单元存储单元
7、控制总线控制总线N位数据总线位数据总线M位地址总线位地址总线2.内存储器中的数据组织内存储器中的数据组织n在计算机存储系统中,作为一个整体一次读出或写入在计算机存储系统中,作为一个整体一次读出或写入存储器的数据称为存储器的数据称为“存储字存储字”。存储字的位数称为存储字的位数称为“字长字长”。n不同机器的字长有所不同,例如:不同机器的字长有所不同,例如:n8位机位机(如如8080/8085)的存储字是的存储字是8位字长位字长(即一个字节即一个字节);n16位机位机(如如8086)的存储字是的存储字是16位字长;位字长;n32位机位机(如如80386、80486等等)的存储字是的存储字是32位字
8、长位字长。一个多字节的存储字在内存中的存放情况通常有两种不一个多字节的存储字在内存中的存放情况通常有两种不同的格式同的格式:n一种是一种是如在如在Intel 80 x86系统中那样:系统中那样:n一个多字节的存储字的地址是多个连续字节单元中最一个多字节的存储字的地址是多个连续字节单元中最低端字节单元的地址,而此低端字节单元的地址,而此最低端存储单元中存放的最低端存储单元中存放的是多字节存储字中最低字节。是多字节存储字中最低字节。n例如,例如,32位位(4字节字节)的存储字的存储字11223344H在内存中的存在内存中的存放情况如图放情况如图13.3(a)所示,该所示,该32位存储字的地址即是位
9、存储字的地址即是10000H。n这种数据存放格式有人称其为这种数据存放格式有人称其为“小尾存储格式小尾存储格式”(little endian memory format);n另一种另一种存放格式刚好是相反的排列情况:存放格式刚好是相反的排列情况:例如,在例如,在Motorola的的680 x0系统中,系统中,32位存储字位存储字 11223344H的存放情况如图的存放情况如图13.3(b)所示所示.高字节数据高字节数据11H存放在最低地址单元存放在最低地址单元10000H中,中,32位位的存储字的地址的存储字的地址10000H指向最高字节的存储单元。指向最高字节的存储单元。有人称这种存放格式为
10、有人称这种存放格式为“大尾存储格式大尾存储格式”(big endian memory format)。图图13.3 多字节存储字的两种不同存放方式多字节存储字的两种不同存放方式44H33H22H11H11H22H33H44H10000H10001H10002H10003H10003H 10002H10001H 10000H(a)Intel 80 x86系统中系统中(b)Motorola 680 x0系统中系统中13.2 半导体存储器及其典型芯片半导体存储器及其典型芯片n半导体存储器从存储器工作特点及功能的角度,可分半导体存储器从存储器工作特点及功能的角度,可分为读写存储器为读写存储器RAM和只
11、读存储器和只读存储器ROM两大类,其具两大类,其具体分类如图体分类如图13.4所示。所示。n本节将对本节将对RAM和和ROM的工作原理及典型芯片进行分的工作原理及典型芯片进行分析和介绍。析和介绍。图图13.4 半导体存储器的分类半导体存储器的分类半导体存储器半导体存储器EEPROMEPROMPROM掩模式掩模式ROM动态动态RAMDRAM静态静态RAMSRAM可读写存储器可读写存储器RAM只读存储器只读存储器ROMVolatile memoryNon-Volatile memory 13.2.1 可读写存储器可读写存储器RAM1.静态静态RAM(SRAM)(1)静态静态RAM的基本存储单元的基
12、本存储单元n基本存储单元基本存储单元(cells)是组成存储器的基础和核心,用于存是组成存储器的基础和核心,用于存储一位二进制代码储一位二进制代码“0”或者或者“1”。静态静态RAM的基本存储单元通常由的基本存储单元通常由6个个MOS管组成,如图管组成,如图13.5所示。所示。图图13.5 六管静态六管静态RAM基本存储单元基本存储单元T6T8T7T5T3T4T2T1VccABD0X地址译码线(I/O)(I/O)接Y地址译码线D0SRAM的主要特点的主要特点n静态静态RAM存储电路存储电路MOS管较多,管较多,集成度不高集成度不高,同时由,同时由于于T1、T2管必定有一个导通,因而管必定有一个
13、导通,因而功耗较大功耗较大。n静态静态RAM的优点是的优点是不需要刷新电路不需要刷新电路,从而简化了外部,从而简化了外部控制逻辑电路,此外静态控制逻辑电路,此外静态RAM存取速度比动态存取速度比动态RAM快快,因而通常用作微型计算机系统中的,因而通常用作微型计算机系统中的高速缓存高速缓存(Cache)。(2)静态静态RAM芯片举例芯片举例n常用的静态常用的静态RAM芯片主要有芯片主要有6116、6264、62256、628128等。等。n下面重点介绍下面重点介绍6116芯片。芯片。n 6116芯片是芯片是2K8位的高速静态位的高速静态CMOS可读写存储器,可读写存储器,片内共有片内共有1638
14、4个基本存储单元。个基本存储单元。n6116的引脚如图的引脚如图13.6所示。所示。n6116的内部功能框图如图的内部功能框图如图13.7所示。所示。图图13.6 6116芯片引脚图芯片引脚图表表13-1 6116芯片的工作方式芯片的工作方式工作方式工作方式001读读010写写1未选未选CSWEOE图图13.7 6116芯片内部功能框图芯片内部功能框图(3)静态静态RAM组成的存储矩阵和存储模块组成的存储矩阵和存储模块n在微型计算机系统中,常利用存储矩阵和存储模块组在微型计算机系统中,常利用存储矩阵和存储模块组织内存空间。下面简单介绍如何使用静态织内存空间。下面简单介绍如何使用静态RAM构造存
15、构造存储矩阵和存储模块。储矩阵和存储模块。n2141芯片是芯片是4K1位的静态位的静态RAM,即它有,即它有4K个存储单个存储单元,每个存储单元的位数为元,每个存储单元的位数为1位,其引脚布局如图位,其引脚布局如图13.8所示。所示。n图图13.9则是利用则是利用2141芯片构造芯片构造16K8位存储矩阵的框位存储矩阵的框图。图。图图13.8 2141芯片引脚图芯片引脚图VccA10A7A6GND198765432181011121314151617A0WEDoutA5A4A3A2A1DinCSA11A9A8图图13.9 用用4kx1位芯片组成位芯片组成16kx8位存储矩阵位存储矩阵 Memo
16、ry System Design Using ICs nMemory system designers use commercially available RAM chips to design larger memory systems:the major steps in such memory designs are the following:n1.Based on speed and cost parameters,determining the types of memory ICs(static or dynamic)to be used in the design.n2.Se
17、lecting an available IC of the type selected above,based on access time requirements and other physical parameters,such as the restriction on the number of chips that can be used and the power requirements.It is generally better to select an IC with the largest capacity in order to reduce the number
18、 of ICs the system.n3.Determining the number of ICs neededN=(total memory capacity)/(chip capacity).4.Arranging the above N ICs in a P*Q matrix,where Q=(number of bits per word in memory system)/(number of bits per word in the ICs)and P=N/Q.n5.Designing the decoding circuitry to selcet a unique word
19、 corresponding to each address.n We have not addressed the issue of memory control in this design procedure.The control unit of the computer system,of which the memory is a part,should produce control signals to strobe the address into the MAR,enable read/write.and gate the data in and out of MBR at
20、 appropriate times.nThe following example illustrates the design.nExample 3.4 nDesign a 4K*8 memory using Intel 2114 RAM chips n1、Number of chips needed n =Total memory capacity/chip capacityn n =8n2、The memory sysetem MAR will have 12 bits,since 4K=4 1024=,the MBR will have 8 bits.n3、Since 2114s ar
21、e organized with four bits per word.two chips are used in forming a memory word of eight bits.Thus,the eight 2114s are arranged in four rows,with two chips per row.4K18K4212n4.The 2114 has 10 address lines.The least significant 10 bits of the memory system MAR are connected to the 10 address lines o
22、f each 2114.A 2-to-4 decoder is used to decode the most significant two bits of the MAR,to select one of the four rows of 2114 chips through the CS signal on each 2114 chips.n5.I/O lines of chips in each row are connected to the MBR.Note that these I/O lines are configured as tristate.The WE lines o
23、f all the 2114 chips are tied together to form the system WE.n nThe memory system is shown in Figure 3.25.nNote that the number of bits in the memory word can be increased in multiples of 4 simply by including additional columns of chips.If the number of words needs to be extended beyond 4K,addition
24、al decoding circuitry will be needed.n当存储器容量较大时,就需要在存储矩阵的基础上采当存储器容量较大时,就需要在存储矩阵的基础上采用模块式结构组织整个内存空间用模块式结构组织整个内存空间。n图图13.10 给出了一个给出了一个64K8位静态位静态RAM模块的具体线模块的具体线路图。路图。图图13.10 一个一个64Kx8位静态位静态RAM存储模块存储模块16 K8静态 RAM模块选择译码器写脉冲发生器8286(2片)芯片允许信号逻辑电路WECEA13 A0D7 D0OETAB第 1组第 2组第 3组CE3CE2CE1CE0D7 D0ABOETA15A14A
25、13 A0A15 A0A19 A16写控 MWTC读控 MRDC8286(1 片)读/写控制第 0 组地址总线A19 A0n在图在图13.10所示的这种存储器模块结构中,所示的这种存储器模块结构中,CPU输出的输出的地址信号实际上被划分为三个层次地址信号实际上被划分为三个层次(字段字段)来使用:来使用:高高4位地址位地址(A19A16)作作“模块选择模块选择”之用;之用;接下来的接下来的2位位(A15、A14)作为作为“组选择组选择”;剩下的剩下的14位位(A13A0)作为存储芯片的作为存储芯片的“片内地址片内地址”,片内地址用以选择芯片中的存储单元。片内地址用以选择芯片中的存储单元。整个地址
展开阅读全文