数字电路7..2.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电路7..2.ppt》由用户(saw518)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路
- 资源描述:
-
1、1 1BistableBistable Elements Elements(双稳态元件)(双稳态元件)QQ_LIt has two stable states:Q=1 and Q=0 bistable circuit(双稳电路)双稳电路)When power is first applied to the circuit,it randomly comes up in one state or the other and stays there forever.2 2亚稳态的存在使电路的状态可能出亚稳态的存在使电路的状态可能出现不确定性。现不确定性。稳态稳态稳态稳态亚稳态亚稳态 Random
2、noise will tend to drive a circuit that is operating at the metastable point toward one of the stable operating points.从一个从一个“稳态稳态”转换到另一个转换到另一个“稳稳态态”需加一定宽度的脉冲(足够的驱需加一定宽度的脉冲(足够的驱动)。动)。Metastable BehaviorMetastable Behavior(亚稳态特性)(亚稳态特性)Vin1Vout1=Vin2=Vout23 3S-R LatchS-R LatchS QR QNLogic symbolReset
3、Set清清0置10 00 11 01 1S Rlast state0 11 00 0Q QNFunction tableS QR QQQNRS0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1S R01001100QQ*状态转移真值表4 4S S -R LatchR LatchS_L=R_L=11 11 00 10 0S_L R_Llast state0 11 01 1Q QNFunction tableretain previous stateS_L=1,R_L=0Q=0,QN=1S_L=0,R_L=1Q=1,QN=0S_L=R_L=0Q=QN=1,不定状态SR
4、 清清 0 0 置置 1 1禁止状态禁止状态S QR QLogic symbolQQNS_LR_L5 5S-R Latch with EnableS-R Latch with EnableSRC0 X X1 0 01 0 11 1 01 1 1C S Rlast statelast state0 11 01 1Q QN Function table(1)C=0,retain previous state(2)C=1,like an S-R latch注意:当S=R=1时,若C由10,则下一状态不可预测。QQNS_LR_L 清清 0 0 置置 1 1禁止状态禁止状态SCRQQLogic symb
5、ol6 6D LatchD LatchD=1时,时,Q=1C=0,QQNSRDC输出状态保持不变;输出状态保持不变;输出随输入状态而改变。输出随输入状态而改变。C=1,D=0时,时,Q=0Q=Dtransparent latch透明锁存器透明锁存器D QC QLogic symbolC D Q QN1 0 0 11 1 1 0 0 X Function tablelast state7 7QDC tpLH(CQ)tpHL(DQ)tpLH(DQ)tpHL(CQ)tsetupsetup time建立时间tholdhold time保持时间 There is a window of time aro
6、und the falling edge of C when the D input must not change.propagation delay:tpLH(CQ),tpHL(CQ),tpHL(DQ),tpLH(DQ)D LatchD Latch Typical operation8 8Application of LatchApplication of LatchD QC QD QC QD QC QD QC QDIN3:0 WRDOUT3:0RDmemory unit9 9只用一片只用一片1 1位全加器实现?位全加器实现?X YCI COSX YCI COSX YCI COSC0S0S
7、1SnX0 Y0X1 Y1Xn Yn串串行行加加法法器器C1C2C1S0X0 Y0C0X YCI COSC2S1X1 Y1C1反馈反馈C3S2X2 Y2C2利用利用反馈反馈和时钟控制和时钟控制Application of LatchApplication of Latch Iterative Circuit1010X YCI COSX YCI COSX YCI COSC0S0S1SnX0 Y0X1 Y1Xn Yn串串行行加加法法器器C1C2暂存暂存X YCI COSCi+1SiXi YiCi时钟控制时钟控制利用锁存器暂存运算结果。利用锁存器暂存运算结果。Application of Latch
8、Application of Latch Iterative Circuit11 11暂存暂存X YCI COSCi+1SiXi YiCi时钟控制时钟控制利用锁存器暂存运算结果。利用锁存器暂存运算结果。Q DQ CXYCISiCi+1XiYiCiSCOCLK串行输入、串行输出需要有效的时钟控制Application of LatchApplication of Latch Iterative Circuit1212D Flip-flop D Flip-flop(D D触发器)触发器)D QC QD QC QQQNDCLK(1)CLK=0时,时,(2)CLK=1时,时,主锁存器工作,接收输入信号
9、主锁存器工作,接收输入信号 Qm=D;从锁存器不工作,输出从锁存器不工作,输出 Q 保持不变保持不变.主锁存器不工作,主锁存器不工作,Qm 保持不变保持不变;从锁存器工作,将从锁存器工作,将 Qm 传送到输出端传送到输出端.主主 master从从 slaveQm1313DCLKQQmD QC QD QC QQQNDCLK主主 master从从 slaveQmD Flip-flop D Flip-flop(D D触发器)触发器)1414DCLKQD CLK Q QN0 0 11 1 0X 0 last stateX 1 last statefunction tableD Q CLK Qlogic
10、 symboledge-triggered behaviorPositive-edge-triggered D flip-flop(正边沿触发式正边沿触发式D触发器触发器)sample the D input only at the rising edge of a CLK signal.characteristic equation(特征方程)(特征方程)Q*=D“*”表示时钟触发沿到表示时钟触发沿到来后输出来后输出Q的新状态。的新状态。1515DCLKQDC QD触发器触发器 边沿有效边沿有效D锁存器锁存器 电平有效电平有效1616 CLKQtpLH(CQ)tpHL(CQ)tsetupSe
展开阅读全文