数字电路7..1.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电路7..1.ppt》由用户(saw518)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路
- 资源描述:
-
1、1 1逻辑电路分为两大类:逻辑电路分为两大类:combinational logic circuit(组合逻辑电路)(组合逻辑电路)sequential logic circuit(时序逻辑电路)(时序逻辑电路)任何时刻的输出仅取决于当时的输入。任何时刻的输出仅取决于当时的输入。任一时刻的输出不仅取决于当时的输入,任一时刻的输出不仅取决于当时的输入,还取决于过去的输入序列。还取决于过去的输入序列。电路特点:无反馈回路、无记忆元件电路特点:无反馈回路、无记忆元件电路特点:有反馈回路、有记忆元件电路特点:有反馈回路、有记忆元件2 2 Latches and Flip-flops Clocked S
2、ynchronous State-Machine Analysis Clocked Synchronous State-Machine DesignChapter 7 Chapter 7 Sequential Logic Sequential Logic Design PrinciplesDesign Principles(时序逻辑设计原理)(时序逻辑设计原理)3 37.1 7.1 BistableBistable Elements Elements(双稳态元件)(双稳态元件)QQ_LIt has two stable states:Q=1 and Q=0 bistable circuit(双
3、稳电路)双稳电路)When power is first applied to the circuit,it randomly comes up in one state or the other and stays there forever.4 4Vin1Vout1Vin2Vout2Vout2Vin2=Vin2=Vout2stable 稳态metastable 亚稳态QQ_LVin1 Vout1Vin2 Vout2Analog AnalysisAnalog Analysis(模拟分析)(模拟分析)5 5亚稳态的存在使电路的状态可能出亚稳态的存在使电路的状态可能出现不确定性。现不确定性。稳态
4、稳态稳态稳态亚稳态亚稳态 Random noise will tend to drive a circuit that is operating at the metastable point toward one of the stable operating points.从一个从一个“稳态稳态”转换到另一个转换到另一个“稳稳态态”需加一定宽度的脉冲(足够的驱需加一定宽度的脉冲(足够的驱动)。动)。Metastable BehaviorMetastable Behavior(亚稳态特性)(亚稳态特性)Vin1Vout1=Vin2=Vout26 67.2 7.2 Latches and Fl
5、ip-FlopsLatches and Flip-Flops(锁存器与触发器)(锁存器与触发器)LatchLatch change its outputs according to its inputs directly at any time.Flip-FlopFlip-Flop change its outputs only when a clocking signal is changing(at the edge of a CLK signal).S-R Latch D Latch D Flip-Flop J-K Flip-Flop T Flip-FlopContents:basic
6、building blocks of most sequential circuits7 7QQNRS(1)S=R=0The circuit retains previous state.00QQLNOR gate not gate Q*=Q QN*=QNNext state(新态)(新态)Present state(原态)(原态)S-R LatchS-R LatchPrinciples:8 8QQNRS10(2)S=0,R=1a.原态:Q=0,QN=101新态:Q*=0,QN*=1b.原态:Q=1,QN=0新态:Q*=0,QN*=1锁存器锁存器清清0:Q*=0 QN*=1即使即使S,R无效无
7、效(=0),锁存器仍能锁定锁存器仍能锁定0态态.Reset10(a)QQNRS1001(b)0101S-R LatchS-R LatchPrinciples:9 9QQNRS01(3)S=1,R=0a.原态:原态:Q=1,QN=010新态:新态:Q*=1,QN*=0b.原态:原态:Q=0,QN=1新态:新态:Q*=1,QN*=0锁存器锁存器置置1:Q*=1 QN*=0即使即使S,R无效无效(=0),锁存器仍能锁定锁存器仍能锁定1态态.Set01(a)QQNRS0110(b)0110S-R LatchS-R LatchPrinciples:1010QQNRS(4)S=R=100Q*=QN*=0当
8、当S,R无效无效(=0)时,时,11QQN00状态不确定!“禁止禁止”S-R LatchS-R LatchPrinciples:1 0 1 0 11 11S-R LatchS-R LatchS QR QNLogic symbolResetSet清清0置10 00 11 01 1S Rlast state0 11 00 0Q QNFunction tableS QR QQQNRS0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1S R01001100QQ*状态转移真值表1212 tpw(min)0 00 11 01 1S Rlast state0 11 00 0Q
展开阅读全文