书签 分享 收藏 举报 版权申诉 / 19
上传文档赚钱

类型VHDL的描述风格.ppt

  • 上传人(卖家):hwpkd79526
  • 文档编号:5713493
  • 上传时间:2023-05-05
  • 格式:PPT
  • 页数:19
  • 大小:143.50KB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《VHDL的描述风格.ppt》由用户(hwpkd79526)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    VHDL 描述 风格
    资源描述:

    1、VHDLVHDL的描述风格的描述风格 1 行为描述方式行为描述方式 2 数据流描述方式(数据流描述方式(RTL描述方式)描述方式)3 结构化描述方式结构化描述方式 VHDL语言是通过语言是通过结构体结构体具体描述整个具体描述整个设计实体设计实体的逻辑功的逻辑功能。通常结构体有四种不同的描述方式:能。通常结构体有四种不同的描述方式:行为描述方式行为描述方式(behavior)、)、数据流描述方式数据流描述方式(dataflow)或寄存器)或寄存器RTL描描述方式、述方式、结构化描述结构化描述方式(方式(structural)以及)以及混合描述混合描述方式。方式。VHDL通过这四种不同的描述方式从

    2、不同的侧面描述结构体的通过这四种不同的描述方式从不同的侧面描述结构体的功能。前三种是最基本的描述方式,他们组合起来就成为混合功能。前三种是最基本的描述方式,他们组合起来就成为混合描述方式。描述方式。下面结合一个全加器来说明这四种描述风格,全加器的端口下面结合一个全加器来说明这四种描述风格,全加器的端口示意图如图所示,其输入输出关系如表所示。示意图如图所示,其输入输出关系如表所示。FullAdderxyc_insumc_out全加器的输入输出关系全加器的输入输出关系 输入输入 输出输出c_in x y c_out sum 0 0 0 0 00 0 1 0 10 1 0 0 10 1 1 1 01

    3、 0 0 0 11 0 1 1 01 1 0 1 01 1 1 1 1 全加器框图全加器框图一、一、行为描述方式行为描述方式 行为描述输入与输出间转换的行为行为描述输入与输出间转换的行为,不需包含任,不需包含任何结构信息,它对设计实体按算法的路径来描述。何结构信息,它对设计实体按算法的路径来描述。行为描述在行为描述在EDA工程中通常被称为高层次描述,工程中通常被称为高层次描述,设设计工程师只需要注意正确的实体行为、准确的函数计工程师只需要注意正确的实体行为、准确的函数模型和精确的输出结果就可以了,无需关注实体的模型和精确的输出结果就可以了,无需关注实体的电路组织和门级实现。电路组织和门级实现。

    4、例例 1:1位二进制数全加器位二进制数全加器LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY full_adder ISPORT(x,y,c_in:IN STD_LOGIC;Sum,c_out:OUT STD_LOGIC);END full_adder;ARCHITECTURE behav OF full_adder ISBEGIN PROCESS(x,y,c_in)VARIABLE n:INTEGER;CONSTANT sum_vector:STD_LOGIC_VECTOR(0 TO 3):=“0101”;CONSTANT carry_vecto

    5、r:STD_LOGIC_VECTOR(0 TO 3):=“0011”;BEGIN n:=0;IF x=1 THEN n:=n+1;END IF;IF y=1 THEN n:=n+1;END IF;IF c_in=1 THEN n:=n+1;END IF;-(0 TO 3)sum=sum_vector(n)AFTER 2*tpd;-sum_vector初值为初值为“0101”c_out=carry_vector(n)AFTER 3*tpd;-carry_vector初值为初值为“0011”END PROCESS;-(0 TO 3)END behav;输入输入 输出输出c_in x y c_out

    6、 sum 0 0 0 0 00 0 1 0 10 1 0 0 10 1 1 1 01 0 0 0 11 0 1 1 01 1 0 1 01 1 1 1 1 对照真值表解释程序对照真值表解释程序二、数据流描述方式二、数据流描述方式 数据流描述方式表示行为,也隐含表示结构,数据流描述方式表示行为,也隐含表示结构,它描述了数据流的运动路线、运动方向和运动结果。它描述了数据流的运动路线、运动方向和运动结果。对于全加器,对于全加器,用布尔方程描述其逻辑功能如下用布尔方程描述其逻辑功能如下:s=x XOR y sum=s XOR c_in c_out=(x AND y)OR(s AND c_in)下面是基

    7、于上述布尔方程的数据流风格的描述下面是基于上述布尔方程的数据流风格的描述:例例 2:全加器:全加器LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY full_adder IS GENERIC(tpd:TIME:=10 ns););PORT(x,y,c_in:IN STD_LOGIC;Sum,c_out:OUT STD_LOGIC);END full_adder;ARCHITECTURE dataflow OF full_adder ISBEGIN s=x XOR y AFTER tpd;sum=s XOR c_in AFTER tpd;c_out=

    8、(x AND y)OR(s AND c_in)AFTER 2*tpd;END dataflow;三、结构描述方式三、结构描述方式结构化描述方式就是在多层次的设计中,高结构化描述方式就是在多层次的设计中,高层次的设计可以调用低层次的设计模块,或层次的设计可以调用低层次的设计模块,或直接用门电路设计单元来构成一个复杂逻辑直接用门电路设计单元来构成一个复杂逻辑电路的方法。电路的方法。利用结构化描述方法将已有的利用结构化描述方法将已有的设计成果方便地用于新的设计中设计成果方便地用于新的设计中,能大大提,能大大提高设计效率。在结构化描述中,建模的焦点高设计效率。在结构化描述中,建模的焦点是端口及其互连关

    9、系。是端口及其互连关系。三、结构描述方式三、结构描述方式结构化描述的建模步骤如下:结构化描述的建模步骤如下:(1)元件说明)元件说明(2)元件例化)元件例化(3)元件配置)元件配置元件说明用于描述局部接口;元件例化是要相对于其元件说明用于描述局部接口;元件例化是要相对于其他元件来放置该元件;元件配置用于指定元件所用的他元件来放置该元件;元件配置用于指定元件所用的设计实体。设计实体。HalfAdderscORGateAdderHalfscc_inxybacc_outsumU1U2U3对于上图给出的全加器端口结构,可以认为它是由对于上图给出的全加器端口结构,可以认为它是由两个半两个半加器和一个或门

    10、加器和一个或门组成的组成的。基于上图所示的结构,可以写出全加器的结构化描述设计基于上图所示的结构,可以写出全加器的结构化描述设计程序如下。程序如下。例:全加器的结构化描述例:全加器的结构化描述LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY half_adder IS GENERIC(tpd:TIME:=10 ns););PORT(in1,in2:IN STD_LOGIC;sum,carry:OUT STD_LOGIC);END half_adder;ARCHITECTURE rtl OF half_adder ISBEGINPROSESS(in1

    11、,in2)BEGIN sum=in1 XOR in2 AFTER tpd;carry=in1 AND in2 AFTER tpd;END PROCESS;END rtl;-半加器设计完毕半加器设计完毕LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY or_gate IS GENERIC(tpd:TIME:=10 ns););PORT(in1,in2:IN STD_LOGIC;out1:OUT STD_LOGIC);END or_gate;ARCHITECTURE rtl OF or_gate ISBEGIN out1=in1 OR in2 AFTE

    12、R tpd;END rtl;-或门设计完毕或门设计完毕 LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY full_adder IS GENERIC(tpd:TIME:=10 ns););PORT(x,y,c_in:IN STD_LOGIC;Sum,c_out:OUT STD_LOGIC);END full_adder;ARCHITECTURE structural OF full_adder IS SIGNAL a,b,c:STD_LOGIC;COMPONENT half_adder PORT(in1,in2:IN STD_LOGIC;sum,c

    13、arry:OUT STD_LOGIC);END COMPONENT;COMPONENT or_gate PORT(in1,in2:IN STD_LOGIC;out1:OUT STD_LOGIC);END COMPONENT;FOR u1,u2:half_adder USE ENTITY WORK.half_adder(rtl);FOR u3:or_gate USE ENTITY WORK.or_gate(trl);BEGIN u1:half_adder PORT MAP(x,y,b,a);u2:half_adder PORT MAP(c_in,b,sum,c);u3:or_gate PORT

    14、MAP(c,a,c_out);END structural;由上例可见,对于一个复杂的电子系统,可以将其分解为若由上例可见,对于一个复杂的电子系统,可以将其分解为若干个子系统,每个子系统再分解成模块,形成多层次设计。干个子系统,每个子系统再分解成模块,形成多层次设计。这样,可以使更多的设计者同时进行合作。在多层次设计中,这样,可以使更多的设计者同时进行合作。在多层次设计中,每个层次都可以作为一个元件,再构成一个模块或系统,可每个层次都可以作为一个元件,再构成一个模块或系统,可以先分别仿真每个元件,然后再整体调试。所以说以先分别仿真每个元件,然后再整体调试。所以说结构化描结构化描述不仅是一种设计

    15、方法,而且是一种设计思想,是大型电子述不仅是一种设计方法,而且是一种设计思想,是大型电子系统高层次设计的重要手段。系统高层次设计的重要手段。四、混合描述风格四、混合描述风格 在实际设计工作中,可以采用上述三种描述方式的任意组合,在实际设计工作中,可以采用上述三种描述方式的任意组合,这就是混合描述。同样还是图所给出端口结构的全加器模型,这就是混合描述。同样还是图所给出端口结构的全加器模型,其混合描述方式如下。其混合描述方式如下。例例:全加器的混合描述全加器的混合描述LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY xor_gate IS GENERI

    16、C(tpd:TIME:=10 ns););PORT(in1,in2:IN STD_LOGIC;out1:OUT STD_LOGIC);END xor_gate;ARCHITECTURE behavioral OF xor_gate ISBEGIN out1=in1 XOR in2 AFTER tpd;END behavioral;LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY full_adder IS GENERIC(tpd:TIME:=10 ns););PORT(x,y,c_in:IN STD_LOGIC;Sum,c_out:OUT STD_

    17、LOGIC);END full_adder;ARCHITECTURE mix OF full_adder IS COMPONENT xor_gate PORT(in1,in2:IN STD_LOGIC;out1:OUT STD_LOGIC);END COMPONENT;SIGNAL s:STD_LOGIC;FOR ALL:xor_gate USE ENTITY WORK.xor_gate(behavioral);BEGIN u1:xor_gate PORT MAP(x,y,s);u2:xor_gate PORT MAP(s,c_in,sum);c_out=(x AND y)OR(s AND c_in)AFTER 2*tpd;END mix;

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:VHDL的描述风格.ppt
    链接地址:https://www.163wenku.com/p-5713493.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库