存储电路寄存器课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《存储电路寄存器课件.ppt》由用户(ziliao2023)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储 电路 寄存器 课件
- 资源描述:
-
1、1第五章第五章 半导体存储电路半导体存储电路21、了解各种半导体存储电路的结构,理解工作原理并掌握、了解各种半导体存储电路的结构,理解工作原理并掌握使用方法。使用方法。2、SR锁存器、触发器、锁存器、触发器、寄存器寄存器和存储器和存储器的工作的工作特点。特点。3、不同触发器的逻辑功能及动作特点。、不同触发器的逻辑功能及动作特点。4、扩展存储器容量的方法。扩展存储器容量的方法。5、用存储器设计组合逻辑电路的原理和方法。、用存储器设计组合逻辑电路的原理和方法。本章要求本章要求3存储电路:存储电路:在计算机或数字系统中在计算机或数字系统中存储存储数据。数据。存储单元:存储单元:只能存储只能存储一位一
2、位数据的电路。数据的电路。存储电路存储电路寄存器(寄存器(Register):):存储存储一组一组数据的存储电路。数据的存储电路。存储器(存储器(Memory):):存储存储大量大量数据的存储电路。数据的存储电路。存储单元存储单元静态静态存储单元:存储单元:锁存器和触发器锁存器和触发器,由门电路构成,不断,由门电路构成,不断电则数据不丢失且工作速度快电则数据不丢失且工作速度快动态动态存储单元:利用电容的存储单元:利用电容的电荷存储效应电荷存储效应来存储数据。来存储数据。要定期要定期刷新刷新保证数据不丢失,速度慢但结构简单。保证数据不丢失,速度慢但结构简单。寄存器:寄存器:由一组触发器构成,由一
3、组触发器构成,N个触发器组成的寄存器可存储一组个触发器组成的寄存器可存储一组N位位的二值数据,各触发器输入输出都有引出脚与外电路相连可快速交换的二值数据,各触发器输入输出都有引出脚与外电路相连可快速交换数据。数据。4随机存储器(随机存储器(Random Access Memory RAM):):数据数据易失易失,用于存放一些临时性的数据或中间结果、需要,用于存放一些临时性的数据或中间结果、需要经常改变的存储内容。经常改变的存储内容。只读存储器(只读存储器(Read-Only Memory ROM):):掉电不掉电不丢失数据,丢失数据,用于存放永久性的、不变的数据用于存放永久性的、不变的数据。存
4、储器存储器ROM掩模掩模ROM可编程可编程ROM:PROM可擦除可编程可擦除可编程ROM:EPROM电抹可编程电抹可编程ROM:E2PROMRAM静态静态RAM(SRAM):静态存储单元静态存储单元动态动态RAM(DRAM):动态存储单元):动态存储单元5 Q 端、端、Q 端为两个端为两个互补互补的的输出端输出端;1.电路结构电路结构 1 1QQSDRDQ=1、Q=0,定义为定义为 1 态态;置置1输入端输入端(置位端置位端)置置0输入端输入端(复位端复位端)SD、RD端端是信号是信号引入端引入端。脚标脚标“D”表示直接输入表示直接输入。电路中有电路中有反馈反馈门电路的门电路的输入端输入端、输
5、出端交叉耦合输出端交叉耦合。00vO1vO2vI11Iv 1Iv Q=0、Q=1,定义为定义为 0 态态;-有有记忆记忆功能功能611100000置置1 1清清0 0保保持持10原态原态01000原态原态1保保持持3、特性表、特性表10012、工作原理、工作原理(1 1输入有效输入有效)1 1QQSDRD 1 1QQSDRD 1 1QQSDRD 1 1QQSDRDQ-原态原态/初态,初态,Q*-新态新态/次态次态11000111001101100010110110010000*QQRSDD7不允许不允许11不允许不允许4、简化特性、简化特性表表S SD D R RD D 1 0 1 0 0 0
6、*1 1置置1 1 清清0 00 0Q Qn n保持保持Q Qn n+1 1说说 明明1 1 1 1 0 1 0 1 0 0 0 0 002、工作原理、工作原理(1 1输入有效输入有效)1 1QQSDRD3、特性表、特性表0 0 0 00 0 1 11 0 0 11 0 1 10 1 0 00 1 1 01 1 0 01 1 1 0*QQRSDD0次态不定次态不定00 1 1QQSDRD0的约束条件。循所以正常工作下,应遵不定”信号同时消失后,的“和表根据工作原理得到真值输入端为置输入端,为置”状态为“”状态为“定义:,引出输入端用来置两个或非门接成反馈,工作原理01210010101101D
7、DDDDDRSQQSSRQQQQ*.,.8约束条件约束条件:SR=0。(不允许不允许出现出现 SD=RD=0 的情况的情况)4.逻辑框图逻辑框图SRQSDRDQ“0”0”输入有效输入有效“1”1”输输入入有有效效SRQSDRDQ&QQSDRD不允许不允许0 11*1置置 1 1 清清 0 00Qn 保保 持持Qn+1说说 明明0 01 0 1 1 SD RD 910u动作特点动作特点在任何时刻,输入都能直接改变输出的状态。在任何时刻,输入都能直接改变输出的状态。例例5.2.1 已知已知由与非门构由与非门构成的成的SR锁存锁存器输入端的器输入端的波形,试画波形,试画出输出端出输出端Q和和Q 的波
8、形的波形解:波形如解:波形如图图5.2.3所示所示图图5.2.310同为同时为和QQRSDD,11【问题问题】锁存器的锁存器的作用是什么?作用是什么?SDRDQ12Q开关开关电路电路实现了开关的实现了开关的稳稳定切换定切换-防抖。防抖。12按按逻辑功能逻辑功能分:分:按按触发方式触发方式分:分:触发器触发器的特点:的特点:只有当触发信号只有当触发信号CLK到来到来时,触发器的时,触发器的置置1置置0端才端才起作用起作用;触发信号可作为多个触发器的触发信号可作为多个触发器的同步控制同步控制信号信号/时钟时钟。SR型、型、D型、型、JK型、型、T型等型等。电平电平触发、触发、边沿边沿触发、触发、脉
9、冲脉冲触发。触发。在锁存器在锁存器置置1置置0输入输入基础上增加一个基础上增加一个触发信号输入端触发信号输入端 -时钟信号时钟信号CLOCK(CLK/CP)13G1、G2 门构成门构成SR锁存器,锁存器,&QQSDRD&CLKRSG1G2G3G41.电路结构电路结构G3、G4 门构成输入控制电路。门构成输入控制电路。触发信号触发信号同步控制信号同步控制信号/时钟信号时钟信号(脉冲脉冲)/时钟时钟/使能控制信号使能控制信号(CLK/CP/EN)CLK=0 时,时,CLK=1 时,时,G3、G4 门封锁,门封锁,触发器不起作用触发器不起作用,输出输出保持原态保持原态。G3、G4 门打开,门打开,触
10、发器工作触发器工作。142.工作原理工作原理(“1”触发有效)触发有效)CLK=0 时,时,CLK=1,在,在 S 端有效端有效时时,CLK=1,在,在 R 端端 有效有效时时,11111111000000CLK=1 时,时,&QQ&CLKRSG1G2G3G4&QQ&CLKRSG1G2G3G4G3、G4 门封锁,门封锁,触发器不起作用触发器不起作用,输出输出保持原态保持原态。G3、G4 门打开,门打开,触发器工作触发器工作。输出为输出为“1”态态。输出为输出为“0”态态。153.特性表特性表CLK R S Qn+101110 00 11 01 110QnQnX X1*15.逻辑符号逻辑符号不允
11、许不允许置置1 1 清清0 0保持保持说说 明明保持保持4.说明说明1)表中表中*表示:若表示:若 R、S 端同时有效,端同时有效,则当则当 R、S 端的有端的有效信号效信号同时消失时,电路的同时消失时,电路的次态不定次态不定;3)输入端的约束条件:输入端的约束条件:1S1RQSRQC1CLK2)状态转换分别由状态转换分别由R、S和和CLK控制。控制。R、S控制状态控制状态转换的结果;转换的结果;CLK控制状态转换的时间。控制状态转换的时间。S.R=016 SD(/RD)=0,即可将触发器,即可将触发器置置1(/清零清零),不受不受CLK和输入和输入信号的控制信号的控制。应在。应在CLK0的状
12、态下进行的状态下进行在在CLK控制控制下下正常工作正常工作时应使时应使 SD=RD=1。6.带异步置位、复位端的电平触发带异步置位、复位端的电平触发SR触发器触发器图图5.3.2 在某些应用场合,有时需要在时钟在某些应用场合,有时需要在时钟CLK到来之前,先将触到来之前,先将触发器预置成指定状态,故实际的同步发器预置成指定状态,故实际的同步SR触发器设置了异步置位触发器设置了异步置位端端S D 和异步复位端和异步复位端R D 小圆圈表示低小圆圈表示低电平有效电平有效无小圆圈表示无小圆圈表示高电平触发高电平触发 在在 CLK=1(有效电平有效电平)的全部时间里,)的全部时间里,S、R端信号端信号
13、的变化都将引起触发器输出状态的变化。的变化都将引起触发器输出状态的变化。7.动作特点动作特点171.电路结构电路结构&QQSDRD&CLKRSG1G2G3G41DCLK D Qn+1011 0 11Qn0X置置1 1 清清0 0保持保持说说 明明2.特性表特性表 (“1”触发有效触发有效)3.逻辑符号逻辑符号1DQDQC1CLK181 2SRQCLKRD干扰信号干扰信号跳变跳变问题问题1:抗干扰能力差抗干扰能力差。在在 CLK=1(有效电平)的全部时间里,输入端(有效电平)的全部时间里,输入端S、R状态的变化都将引起触发器输出状态的变化。状态的变化都将引起触发器输出状态的变化。CLK=0后,触
14、发器保存的是后,触发器保存的是CLK回到回到0以前瞬间的状态。以前瞬间的状态。1.动作特点动作特点2.缺点缺点19CPSR 在在CLK=1期间期间输入发生多次变化输入发生多次变化,则触发器的,则触发器的输输出出状态也可能状态也可能发生多次翻转发生多次翻转。在在一个时钟脉冲周期一个时钟脉冲周期中,触发器发生中,触发器发生多次翻转多次翻转(两次或两次以上翻转)(两次或两次以上翻转)的现象叫做的现象叫做空翻空翻。问题问题2:空翻空翻。有效翻转有效翻转空翻空翻20边沿触发的触发器的特点边沿触发的触发器的特点:触发器只在触发器只在时钟跳转时时钟跳转时(上升沿上升沿/下降沿下降沿)发生发生翻转翻转 ;在在
15、CLK=1或或0期间,期间,输入端的任何变化输入端的任何变化都都不影响输出不影响输出。上升沿上升沿/正边沿触发正边沿触发:触发器的翻转发生在上升沿。触发器的翻转发生在上升沿。下降沿下降沿/负边沿触发负边沿触发:触发器的翻转发生在下降沿。触发器的翻转发生在下降沿。产生背景:产生背景:提高触发器的可靠性,增强抗干扰能力。提高触发器的可靠性,增强抗干扰能力。CLK=1(或(或0)期间输入控制电平的改变不影响触发器期间输入控制电平的改变不影响触发器的次态。的次态。21用两个电平触发用两个电平触发D D触发器组成的边沿触发器触发器组成的边沿触发器当当CLK0,触发,触发器状态不变,器状态不变,FF1输输
展开阅读全文