书签 分享 收藏 举报 版权申诉 / 25
上传文档赚钱

类型数字电路试题五套(含答案)汇总(DOC 23页).doc

  • 上传人(卖家):2023DOC
  • 文档编号:5570774
  • 上传时间:2023-04-25
  • 格式:DOC
  • 页数:25
  • 大小:2.27MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《数字电路试题五套(含答案)汇总(DOC 23页).doc》由用户(2023DOC)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    数字电路试题五套含答案汇总DOC 23页 数字电路 试题 答案 汇总 DOC 23
    资源描述:

    1、数字电子技术试卷一一、 填空(每空1分,共分)、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD、最基本的门电路是: 、 、 。、有N个变量组成的最小项有 个。4、基本RS触发器的特征方程为_ ,约束条件是 _.5、若存储器的容量是2564RAM,该RAM有 _存储单元,有 字,字长_位,地址线 根。6、用N位移位寄存器构成的扭环形计数器的模是_.7、若令JK触发器的J=K=T则构成的触发器为_.8、如图所示,Y= 。9、如图所示逻辑电路的输出Y= 。10、已知Y=,则= , 。11、组合逻辑电路的特点是_、_;与组合逻辑电路相比,时

    2、序逻辑电路的输出不仅仅取决于此刻的_;还与电路 有关。二、 化简(每小题5分,共20分)1、公式法化简()()2、用卡诺图法化简下列逻辑函数()()三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)P QA QB QC QD CT 74LS161 LD CP A B C D CrQA 、QB 、QC、QD:数据输出端;A 、B、C、D:数据输入端;P、T:计数选通端;:异步复位端;CP:时钟控制输入端;:同步并置数控制端;C:位输出端;五、某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为

    3、副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)数字电子技术试卷一参考答案一、 填空(每空1分,共分)1、;、;。2、与、或、非。3、。4、5、1024、256、4位、8根。6、2N。7、T触发器。8、Y=A+B。9、10、;=11、即刻输入、即刻输出;输入信号、原来状态。二、 化简(每小题5分,共20分)1、公式法:;2、卡诺图法:;三、(本题10分)四、(本题15分)反馈置“0”法:五、(本题15分)解:根据设计要求,设输入变量为A(主评判员)、

    4、B、C(副评判员)=1时,认为合格;A、B、C=0时认为不合格;输出变量为L=1通过,L=0不通过。六、(本题15分)数字电子技术试卷二一、填空(每空1分,共20分)1、(1001101)2=( )10=( )8=( )16; (27)10=( )8421BCD。2、客观事物的最基本的逻辑关系有_ 逻辑_ 逻辑和_逻辑三种。3、函数的反演式= ;函数的对偶式 = 。4、51个“1”连续进行异或运算,其结果是 。5、基本R-S触发器的特征方程为_ ;约束条件是 。6、按照逻辑功能的不同特点,数字电路可分为_、_两大类。7、J-K触发器,当J=K=0时,触发器处于_状态;J=0、K=1时,触发器状

    5、态为_;K=0、J=1时,触发器状态为_;J=K=1时,触发器状态_。8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为 ;构成最长模计数器模长为 。二、化简(每题5分,共20分)1、用公式法化简下列逻辑函数。 1) 2) 2、用卡诺图法化简下列逻辑函数。 1)(0,2,3,4,8,10,11) 2) (0,1,4,9,12,)+(2,3,6,10,11,14)三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分) 四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形

    6、画出Q波形。(8分) 五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表如下所示。(16分)六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)数字电子技术试卷二参考答案一、填空(每空1分,共20分)1、77,115,4D,00100111。2、与、或、非。3、,。4、1。5、,(或RS=0)。6、组合逻辑电路,时序逻辑电路。7、保持,置“0”,置“1”,翻转(或计数)。8、6,7。二、化简(每题5分,共20分)1、1)F=A+B 2)2、1) 2)数字电子技术试卷三一、填空题(共19

    7、分,每空1分) 1按逻辑功能的不同特点,数字电路可分为 和 两大类。 2在逻辑电路中,三极管通常工作在 和 状态。 3(406)10=( )8421BCD 4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。 5TTL集成JK触发器正常工作时,其和端应接 电平。 6单稳态触发器有两个工作状态 和 ,其中 是暂时的。 7一般ADC的转换过程由 、 、 和 4个步骤来完成。 8存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。一、 判断题(共16分,每题2分) 1TTL或非门多余输入端可以接高电平。( ) 2寄存器属于组合逻辑电

    8、路。( ) 3555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( ) 4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( ) 5PLA的与阵列和或阵列均可编程。( ) 6八路数据分配器的地址输入(选择控制)端有8个。( ) 7关门电平UOFF是允许的最大输入高电平。( ) 8最常见的单片集成DAC属于倒T型电阻网络DAC。( )三、选择题(共16分,每题2分) 1离散的,不连续的信号,称为( )。A模拟信号 B.数字信号2组合逻辑电路通常由( )组合而成。 A门电路 B.触发器 C.计数器38线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( )。

    9、A111 B.010 C.000 D.1014十六路数据选择器的地址输入(选择控制)端有( )个。 A16 B.2 C.4 D.85一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。 A4:6 B.1:10 C.4:10 D.2:46常用的数字万用表中的A/D转换器是( )。 A逐次逼近型ADC B.双积分ADC C.并联比较型ADC7ROM属于( )。 A组合逻辑电路 B.时序逻辑电路8有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。 A.1011-0110-1100-10000000 B.1011-010

    10、1-0010-00010000四、综合题(32分)1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9分)Z= BC=02、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例: 与门 Y=AB &BAY&YBA=1YBA u O u I CTG (a) (b) (c) (a) (b) (c) (d) (d) 3、分析下列电路是几进制的计数器。(10分)4、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分) 555定时器功能表输入输出TH(uI1)(uI2)u

    11、OVTD状态0低导通1VCCVCC高截止1VCC不变不变1VCCVCC低导通 1 3VCC 2 3VCC uo 0 0 uI ttDTHOUTVSSCO0.01FuOuIVCC12345678VCC555 五、设计题(17分)1、试用3线8线译码器74LS138和门电路实现下列函数。(10分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 2、 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(7分) 74LS161逻辑功能表CTPCTTCPQ3 Q2 Q1 Q00111101

    12、110101 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法计数&Q3 Q2 Q1 Q0CPCP74LS161COCR LD CTP CTT D3 D2 D1 D0“1”“1”“1” 数字电子技术试卷三答案一、填空题(共19分,每空1分)组合逻辑电路、 时序逻辑电路1 饱和、 截止2 0100 0000 01103 A和B两个、 YAB、 YAB、 YA=B4 高5 稳态、 暂稳态、暂稳态6 采样、 保持、 量化、 编码7 存储单元的总和、 2154二、判断题(共16分,每题2分)1 2 3 4 5 6 7 8三、选择题(共16分,每题2分)1 2 3

    13、4 5 6 7 8四、综合题1、解()真值表 (2分) (2)卡诺图化简(3分) A B C Z 0 0 0 0 0 0 1 1 0 1 010BCA010010111111 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 (3)逻辑图 (表达式2分,逻辑图2分)=11ZCBA Z=AB+C BC=02、解(a) 异或门 Y= AB (2分) (b) 集电极开路与非门 Y=(2分)(c) 三态门 =0时, Y=;=1时,Y=高阻抗 (2分)(d) CMOS传输门 C=1、C=0时,u O= u I (2分)3、解: (1分) (2分) 状态表 (3分)CP 0001

    14、1011Q1Q0/Z/1/0/0/0Z0 0 0 0 1(2分)01 0 1 1 002 1 0 1 103 1 1 0 01归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)4、 1 3VCC 2 3VC uo 0 0 uI tt五、设计题目1、解:Z(A、B、C)=AB+C=AB(C+)+C(B+)=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= (5分)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z(5分)2、(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(

    15、1分)(2)该电路构成同步十进制加法计数器。(2分)0000000110011000101000110111001001010110010087654231910(3)状态图(4分)数字电子技术试卷四一、填空题:(152=30分)1.完成数制转换 (101011111)2=( )16( )8421BCD ,(3B)16=( )10( )8421BCD2.三种基本的逻辑运算关系是 、 、 。3.Z=AB+AC的对偶式为 。4.晶体三极管有三种工作状态: 、 、 ,在数字电路中三极管一般作为开关元件使用,即工作在 和 。5.存储8位二进制信息,要 个触发器。6.JK触发器特征方程为 。二、单项选择

    16、题:(53=15分)1.下列各式中的四变量A、B、C、D的最小项是: 。 (A)ABCD (B)AB(C+D) (C)+B+C+ (D)A+B+C+D2.Y=的反函数为 。 (A)= (B)= (C)= (D)=3.四个逻辑变量的取值组合共有 。 (A)8 (B)16(C)4 (D)154.已知逻辑函数F(A,B)ABAB,是函数值为1的A,B取值组合是: 。 (A)00,11 (B)01,00 (C)01,10 (D)01,115.20488位RAM芯片,其数据线的个数是: 。 (A)11 (B)8 (C)14 (D)211三、综合题。(55分)1. 用与非门实现逻辑函数Z=AB+AC(5分

    17、)2. 判断函数是否会出现竞争冒险现象。(10分)3. 用数据选择器实现函数Z=F(A,B,C)=m(0,2,4,5,6,7)(10分) X2 X1 X0 D0 D1 D2 D3 D4 D5 D6 D74.下列电路为几进制计数器?画出状态转换图。(12分)5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)数字电子技术试卷四答案一、 填空题1.15F、1101010001,59、10110012.与、或、非3. (AB) (A+C)4.截止、放大、饱和,截止、饱和5.86.Qn1JQn KQn二、 选择题A A B C B三、 综合题1

    18、. 2.会出现竞争冒险。例:B1,C0,D1;B0,C1,D1等等3. X2 X1 X0 D0 D1 D2 D3 D4 D5 D6 D74.10进制计数器。从0110 11115.驱动方程:J1=K1=1 J2=K2= J3=K3= 输出方程:C 状态方程:从000 111同步8进制加法计数器,当计数到111状态时C输出1数字电子技术试卷五一、 填空题(20分)1数字信号只有 和 两种取值。2十进制123的二进制数是 ;八进制数是 ;十六进制数是 。3设同或门的输入信号为A和B,输出函数为F。若令B=0,则F= 若令B=1,则F= 4三态门的输出有 、 、 三种状态。5设JK触发器的起始状态Q

    19、=1若令J=1,K=0,则 。若令J=1,K=1,则 。6BCD七段翻译码器输入的是 位 码,输出有 个。7一个N进制计数器也可以称为 分频器。8有一个6位D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为 。9设ROM容量为256字8位,则它应设置地址线 条,输出线 条。10用256字4位RAM,扩展容量为1024字8位RAM,则需要 片。二 、选择题(20分)1 离散的,不连续的信号,称为( )A、模拟信号 B、数字信号2 组合逻辑电路通常由( )组合而成。A、门电路 B、触发器 C、计数器3 十六路数据选择器的地址输入(选择控制)端有( )个A、16 B、2

    20、C、4 D、84 一位8421BCD码译码器的数据输入线与译码输出线的组合是( )A、4:6 B、1:10 C、4:10 D、2:45 能实现脉冲延时的电路是( )A、多谐振荡器 B、单稳态触发器 C、施密特触发器68线3线优先编码器的输入为 ,当优先级别最高的有效时,其输出 的值是( ) A、111 B、010 C、000 D、1017JK触发器在CP作用下,若状态必须发生翻转,则应使( )A、J=K=0 B、J=K=1 C、J=O,K=18有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A、1011011011001000000

    21、0 B、101101010010000100009有一位二进制数码需要暂时存放起来,应选用( )A、触发器 B、2选1数据选择器 C、全加器10EPROM是指( )A、随机读写存储器 B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器三 、判断题(10分)1、n个变量的逻辑函数,其全部最小项共有n个。 ( ) 2、与非门可以用作反相器。 ( )3、寄存器是组合逻辑器件。 ( )4、寄存器要存放n位二进制数码时,需要个触发器。 ( )5、3位二进制计数器可以构成模值为的计数器。 ( )6、十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。 ( )7、JK触发器在CP作用下,若J

    22、=K=1,其状态保持不变。 ( )8、要对16个输入信号进行编码,至少需要4位二进制码。 ( )9、组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。 ( )10、一个容量为2564位的RAM有4条数据线。 ( )四 、 化简逻辑函数(15分)1 用代数法化简2 用卡诺图化简,写出与或式F(A、B、C、D)=m(0,1,4,7,8,19,13)+(2,5,8,12,15)五、综合题(35分)1、用译码器实现函数。(15分)2、分析下图所示的同步时序电路。要求:写出驱动方程;列出状态转换真值表;画出状态转换图及工作波形图。并描述电路的功能。(20分) 数字电子技术试卷五答案一、 填空题(20分

    23、)1、 0 , 12、 1111011, 173, 7133、 A4、 0, 1, 高阻5、 1, 06、 4, 二进制, 77、 N8、 5.5V9、 8, 810、 8二、选择题(20分)1、B 2、A 3、C 4、C 5、B 6、C 7、B 8、A 9、A 10、D三、判断题(10分)1、 2、 3、 4、 5、 6、 7、 8、 9、 10、四、化简逻辑函数(15分)1、 (过程略)2、 (过程略)五、综合题(35分)1、解:(1)根据逻辑函数选用译码器。由于函数Y中有A、B、C三个变量,故选用3线-8线译码器74LS138。其输出为低电平有效,故再选一个与非门。 (2)因为74LS1

    24、38的输出表达式为: ,i=07(3)写出逻辑函数的最小项表达式:(4)将逻辑函数与74LS138的输出表达式进行比较,设A= A2、B= A1、C= A0,得:(5)所以,用一片74LS138再加一个与非门就可实现函数。其逻辑图如上图所示。2、(1) 驱动方程: (2)状态方程 (3)状态转换真值表、状态图、时序图CP 1 0 0 0 1 1 12 1 1 1 1 1 03 1 1 0 1 0 14 1 0 1 1 0 05 1 0 0 0 1 16 0 1 1 0 1 07 0 1 0 0 0 18 0 0 1 0 0 0(4)从状态图可知,随着CP脉冲的递增,触发器输出Q2Q1Q0值是递减的,且经过8个CP脉冲完成一个循环过程。所以,此电路是一个同步3位二进制(或1位八进制)减法计数器。

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:数字电路试题五套(含答案)汇总(DOC 23页).doc
    链接地址:https://www.163wenku.com/p-5570774.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库