《集成电路原理与设计》课件2.1 闩锁、设计规则和SOI.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《《集成电路原理与设计》课件2.1 闩锁、设计规则和SOI.ppt》由用户(momomo)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路原理与设计 集成电路原理与设计课件2.1 闩锁、设计规则和SOI 集成电路 原理 设计 课件 2.1 闩锁 规则 SOI
- 资源描述:
-
1、集成电路原理与设计集成电路原理与设计制作工艺:闩锁效应、版图规则和制作工艺:闩锁效应、版图规则和SOI2第二章第二章 集成电路制作工艺集成电路制作工艺n2.1.1 集成电路加工的基本操作集成电路加工的基本操作n2.1.2 MOS结构和分类结构和分类n2.2.1 N阱阱CMOS工艺工艺n2.2.2 深亚微米深亚微米CMOS工艺工艺n2.3.1 CMOS IC中的寄生效应中的寄生效应n2.3.2 CMOS版图设计规则版图设计规则n2.3.3 SOI工艺工艺3铜互连可以减少连线层数铜互连可以减少连线层数4CMOS 工艺5寄生效应:场区寄生MOS晶体管防止出现寄生沟道的措施:足够厚的场氧化层 场区注硼
2、6体硅体硅CMOSCMOS中的闩锁效应中的闩锁效应VDD VSS Vin Vout 7闩锁效应闩锁效应:等效电路等效电路Q1Q2Q3Q4VoutVoutRwRsn如果某些干如果某些干扰使得扰使得Vout高于高于Vdd或或者低于者低于Gnd n引起寄生双引起寄生双极器件极器件Q3或或Q4导通导通VDD n寄生晶体管寄生晶体管Q1、Q2,寄生电阻,寄生电阻Rnw、Rsub构成等效电路构成等效电路Q1和和Q2交叉耦合形成正反馈回路交叉耦合形成正反馈回路电流在电流在Q1和和Q2之间循环放大之间循环放大VDD和和GND之间形成极大的电流,电源和地之间锁定在一之间形成极大的电流,电源和地之间锁定在一个很低
3、的电压个很低的电压(维持电压维持电压Vh)9防止闩锁效应防止闩锁效应的措施的措施1.减小阱区和衬底的寄生电阻减小阱区和衬底的寄生电阻 2.降低寄生双极晶体管的增益降低寄生双极晶体管的增益 3.使衬底加反向偏压使衬底加反向偏压 4.加保护环加保护环5.用外延衬底用外延衬底6.采用采用SOI 工艺工艺10抑制闩锁效应:抑制闩锁效应:n1、减小寄生电阻n2、降低寄生晶体管增益n3、衬底加反向偏压114、保护环、保护环125、外延衬底、外延衬底6.SOI工艺1314第二章第二章 集成电路制作工艺集成电路制作工艺n2.1.1 集成电路加工的基本操作集成电路加工的基本操作n2.1.2 MOS结构和分类结构
4、和分类n2.2.1 N阱阱CMOS工艺工艺n2.2.2 深亚微米深亚微米CMOS工艺工艺n2.3.1 CMOS IC中的寄生效应中的寄生效应n2.3.2 CMOS版图设计规则版图设计规则n2.3.3 SOI工艺工艺15根据版图数据制作掩模版根据版图数据制作掩模版16集成电路的设计过程集成电路的设计过程n现代现代VLSI的设计的设计过程是一个从抽象过程是一个从抽象到具体的过程到具体的过程n抽象的目的是提高抽象的目的是提高设计层级,提高设设计层级,提高设计能力计能力n设计的过程就是逐设计的过程就是逐步对高层级的抽象步对高层级的抽象设计向低层级的设设计向低层级的设计进行映射的过程计进行映射的过程Co
5、nceptionValidationAbstractionDetailImplementationFabrication17集成电路的集成电路的设计层级设计层级n最早的最早的IC设计设计根据版图数据加根据版图数据加工掩模版,利用工掩模版,利用掩模版进行加工掩模版进行加工n当时的当时的IC设计设计人员同机械和建人员同机械和建筑设计人员类似,筑设计人员类似,用直尺和坐标纸用直尺和坐标纸工作工作SYSTEMGATECIRCUITVoutVinCIRCUITVoutVinMODULE+DEVICEn+SDn+G18集成电路的设计过程集成电路的设计过程n设计的过程就是逐设计的过程就是逐步对高层级的抽象步
6、对高层级的抽象设计向低层级的设设计向低层级的设计进行映射的过程计进行映射的过程n版图设计是设计过版图设计是设计过程的最后一步,也程的最后一步,也称作设计实现称作设计实现ConceptionValidationAbstractionDetailImplementationFabrication19设计实现版图设计P+铝多晶硅有源区阱引线孔P注入框VDDVinGndoutVn版图设计的目的是完成集成电路加工所需的版图设计的目的是完成集成电路加工所需的各个掩模版上的图形的设计各个掩模版上的图形的设计n版图设计的主要约束条件是面积,对模拟电版图设计的主要约束条件是面积,对模拟电路来说还可能会影响性能甚
7、至功能路来说还可能会影响性能甚至功能n由于半导体是精细加工,器件和电路的功能由于半导体是精细加工,器件和电路的功能和性能都依赖于版图图形,加工工艺对版图和性能都依赖于版图图形,加工工艺对版图设计提出限制条件,以避免可能的加工错误,设计提出限制条件,以避免可能的加工错误,这些限制条件就是这些限制条件就是设计规则设计规则20Design Rulesn设计规则是设计者和设计规则是设计者和工艺工程师之间的接工艺工程师之间的接口口n设计规则保证满足设设计规则保证满足设计规则的设计加工后计规则的设计加工后的器件可以达到工艺的器件可以达到工艺的标准性能的标准性能21CMOS Process LayersLa
8、yerPolysiliconMetal1Metal2Contact To PolyContact To DiffusionViaWell(p,n)Active Area(n+,p+)ColorRepresentationYellowGreenRedBlueMagentaBlackBlackBlackSelect(p+,n+)Greenn在版图设计在版图设计工具中,把工具中,把每个数据层每个数据层规定一个层规定一个层名,并用某名,并用某个颜色和填个颜色和填充来区分充来区分22Metal2431090 WellActive33Polysilicon22Different PotentialSame
9、 PotentialMetal1332Contactor ViaSelect2or62Hole设计规则规定设计规则规定同层和不同层同层和不同层数数据之间的宽度和间距等要求据之间的宽度和间距等要求23CMOS Inverter LayoutAAnp-substrateFieldOxidep+n+InOutGNDVDD(a)Layout(b)Cross-Section along A-AAA24n金属金属1n多晶硅多晶硅n有源区有源区nP阱阱n接触孔接触孔nP+注入注入VddGnd25n金属金属1n多晶硅多晶硅n有源区有源区nP阱阱n接触孔接触孔nP+注入注入26违背版图设计规违背版图设计规则的结
展开阅读全文