书签 分享 收藏 举报 版权申诉 / 16
上传文档赚钱

类型《集成电路原理与设计》课件5.3加法器电路.ppt

  • 上传人(卖家):momomo
  • 文档编号:5563996
  • 上传时间:2023-04-24
  • 格式:PPT
  • 页数:16
  • 大小:684.50KB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《《集成电路原理与设计》课件5.3加法器电路.ppt》由用户(momomo)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    集成电路原理与设计 集成电路 原理 设计 课件 5.3 加法器 电路
    资源描述:

    1、1第五章第五章 数字集成电路基本模块数字集成电路基本模块5.3 加法器电路加法器电路2加法器n二进制加法n加法器结构设计n加法器电路设计3行波进位加法器-串行进位链进位逻辑求和逻辑G,P逻辑AiBiGiPiCi-1CiSi进位逻辑求和逻辑G,P逻辑A0B0G0P0C-1C0S0进位逻辑求和逻辑G,P逻辑A1B1G1P1C1S1.进位逻辑求和逻辑G,P逻辑AnBnGnPnCn-1CnSn.Generate(G)=ABPropagate(P)=ABB 4 配有超前进位链的加法器配有超前进位链的加法器w 多位加法器可以分成4位一组配进位链;w 用第二层进位链产生组进位输出5Carry-Lookahe

    2、ad AdderiiiiiiiiiijgpppgppgpgG123123233iiiijppppP123jiijcPGc4)1(4计算计算p,g信号模块信号模块计算组进位计算组进位P,G输出组进位信号输出组进位信号C4(j+1)aibiCinCjGjPjai+1bi+1gi+1pi+1gipiai+2bi+2ai+3bi+3gi+1pi+1gi+1pi+1C4(j+1)C4j+1C4j+2C4j+3P,G Group6超前进位超前进位:电路结构电路结构333233232132103210inCGP CGP GP P GP P PGP P P P Cw 公式加括号。公式加括号。w 四位一组四位一

    3、组CLACLA逻辑逻辑w 一级门实现,扇入较大一级门实现,扇入较大7Two-Levels of Logic Implementation of the Carry Block(最大扇入5)8Three-Levels of Logic Implementation of the Carry Block(限制扇入)进位逻辑电路结构9iiCBACBAS)()(PCGCCABACBACiioino)()(n进位逻辑可以用与或逻辑实现,也可以进位逻辑可以用与或逻辑实现,也可以用多路选择器实现用多路选择器实现n与或逻辑适合用静态与或逻辑适合用静态CMOSCMOS,多路器适,多路器适合传输门逻辑合传输门逻辑

    4、TCGCCiioT=A+B10()()SA B CAB C()()COAB CA B A只有只有2020个个MOSFETMOSFET构成!构成!用传输门实现全加器用传输门实现全加器VDDABYABABABA B11一种静态一种静态CMOSCMOS进位链电路进位链电路333233232132103210inCGPCGPGPPGPP PGPP PPC12进位链:多输出多米诺进位链:多输出多米诺VDDC0PPP123PGGG123GCCCC3210in0333233232132103210inCGPCGPGPPGPP PGPP PPCManchester 进位链KiPiCiCi+1clkKill(K

    5、)=A BPropagate(P)=A BCo=g+pCiP=a xor b!Co=!(g+pCi)=!a!b+(!a+!b)!C说明如果操作数和进位说明如果操作数和进位信号都取反,则进位输信号都取反,则进位输出为正确结果取反出为正确结果取反Generate(G)=AB 4-bit MCC AdderKP!C0clkKPKPKP&A0B0A1B1A2B2A3B3S0S1S2S3!C1!C2!C3!C4delay is roughly proportional to n*2(as n pass transistors are connected in series)so usually grou

    6、p 4 stages together and buffer the carry chain with an inverter between each group15Manchester Carry ChainP0Ci,0P1G0P2G1P3G2P4G3G4VDDImplement P with pass-transistorsImplement kill(delete)with pull-downUse dynamic logic to reduce the complexity and speed upVDDC0PPP123PGGG123GCCCC3210in0本节总结n二进制加法基础二进制加法基础n加法器结构加法器结构n加法器电路加法器电路16

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:《集成电路原理与设计》课件5.3加法器电路.ppt
    链接地址:https://www.163wenku.com/p-5563996.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库