书签 分享 收藏 举报 版权申诉 / 70
上传文档赚钱

类型ARM硬件调试方法课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:5217761
  • 上传时间:2023-02-17
  • 格式:PPT
  • 页数:70
  • 大小:1.58MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《ARM硬件调试方法课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    ARM 硬件 调试 方法 课件
    资源描述:

    1、2004全国高校全国高校ARM嵌入式教学及科研师资高级嵌入式教学及科研师资高级培训班讲稿培训班讲稿 嵌入式硬件平台设计嵌入式硬件平台设计华中科技大学华中科技大学 武汉创维特武汉创维特1/1/2023主讲:刘铁刚主讲:刘铁刚提纲硬件系统的调试硬件系统的调试第四章 嵌入式硬件平台设计S3C2410XS3C2410X概述概述嵌入式系统体系结构设计嵌入式系统体系结构设计S3C44B0XS3C44B0X概述概述印刷电路板的设计印刷电路板的设计系统的硬件选型及电路设计系统的硬件选型及电路设计2嵌入式系统的软硬件框架嵌入式系统体系结构设计嵌入式嵌入式微处理器微处理器SDRAMSDRAMROMROMI/OI/

    2、OA/DA/DD/AD/A人机交互接口人机交互接口通用接口通用接口实时操作系统实时操作系统(RTOS)RTOS)图形用户图形用户接口接口BSP/HAL BSP/HAL 板极支持包板极支持包/硬件抽象层硬件抽象层文件系统文件系统应用程序应用程序嵌入式系统嵌入式系统硬件层硬件层OSOS层层驱动层驱动层应用层应用层软件软件硬件硬件串口、并口、USB、以太网等LED、LCD、触摸屏、鼠标、键盘等Linux、uCLinux、uC/OS-II等3嵌入式系统的开发步骤嵌入式系统体系结构设计体系结构设计系统需求分析:规格说明书机械/结构设计硬件设计软件设计系统集成系统测试产品4嵌入式系统的开发步骤q系统需求分

    3、析:确定设计任务和目标,并提炼出设系统需求分析:确定设计任务和目标,并提炼出设计规格说明书,作为正式设计指导和验收的标准。系统计规格说明书,作为正式设计指导和验收的标准。系统的需求一般分功能性需求和非功能性需求两方面。功能的需求一般分功能性需求和非功能性需求两方面。功能性需求是系统的基本功能,如输入输出信号、操作方式性需求是系统的基本功能,如输入输出信号、操作方式等;非功能需求包括系统性能、成本、功耗、体积、重等;非功能需求包括系统性能、成本、功耗、体积、重量等因素。量等因素。嵌入式系统体系结构设计q体系结构设计:描述系统如何实现所述的功能和非体系结构设计:描述系统如何实现所述的功能和非功能需

    4、求,包括对硬件、软件和执行装置的功能划分以功能需求,包括对硬件、软件和执行装置的功能划分以及系统的软件、硬件选型等。一个好的体系结构是设计及系统的软件、硬件选型等。一个好的体系结构是设计成功与否的关键。成功与否的关键。5嵌入式系统的开发步骤嵌入式系统体系结构设计q硬件硬件/软件协同设计:基于体系结构,对系统的软件、软件协同设计:基于体系结构,对系统的软件、硬件进行详细设计。为了缩短产品开发周期,设计往往硬件进行详细设计。为了缩短产品开发周期,设计往往是并行的。是并行的。q系统集成:把系统的软件、硬件和执行装置集成在系统集成:把系统的软件、硬件和执行装置集成在一起,进行调试,发现并改进单元设计过

    5、程中的错误。一起,进行调试,发现并改进单元设计过程中的错误。q系统测试:对设计好的系统进行测试,看其是否满系统测试:对设计好的系统进行测试,看其是否满足规格说明书中给定的功能要求。足规格说明书中给定的功能要求。6JX44B0系列教学系统的硬件组成嵌入式系统体系结构设计q本章将以武汉创维特公司生产的本章将以武汉创维特公司生产的JX44B0JX44B0教学系统为教学系统为原型,详细分析系统的硬件设计步骤、实现细节以及调原型,详细分析系统的硬件设计步骤、实现细节以及调试技巧等。试技巧等。S3C44B0XS3C44B0X4 4MBMBFlash(BIOS)Flash(BIOS)USBUSB 接口接口R

    6、SRS-232232接口接口JTAGJTAG 调试端口调试端口LCDLCD显示显示及触摸屏及触摸屏键盘接口键盘接口以太网接口以太网接口音频接口音频接口基于基于ARM7TDMIARM7TDMI的的32位微处理32位微处理器器SamsungSamsungS3C44B0XS3C44B0X4 4MBMBFlash(BIOS)Flash(BIOS)USBUSB 接口接口RSRS-232232接口接口JTAGJTAG 调试端口调试端口LCDLCD显示显示及触摸屏及触摸屏以太网接口以太网接口音频接口音频接口8MB SDRAM8MB SDRAM系统内存系统内存7S3C44B0X内部结构图S3C44B0X概述8

    7、S3C44B0X片上资源S3C44B0X概述qARM7TDMIARM7TDMI核、工作频率核、工作频率6666MHzMHz;q8 8KB CacheKB Cache,外部存储器控制器;外部存储器控制器;qLCDLCD控制器;控制器;q4 4个个DMADMA通道;通道;q2 2通道通道UARTUART、1 1个多主个多主I2CI2C总线控制器、总线控制器、1 1个个IISIIS总线控制器;总线控制器;q5 5通道通道PWMPWM定时器及一个内部定时器;定时器及一个内部定时器;q7171个通用个通用I/OI/O口;口;q8 8个外部中断源;个外部中断源;q8 8通道通道1010位位ADCADC;q

    8、实时时钟等。实时时钟等。9S3C44B0X特性S3C44B0X概述q内核内核:2.5:2.5V I/O:3.0 V V I/O:3.0 V 到到 3.6 3.6 V Vq最高为最高为6666MHzMHzq160 160 LQFP/160 FBGALQFP/160 FBGA10S3C44B0X的引脚分布图S3C44B0X概述11S3C44B0X的引脚信号描述 总线控制信号S3C44B0X概述12S3C44B0X的引脚信号描述 DRAM/SDRAM/SRAMS3C44B0X概述输入13S3C44B0X的引脚信号描述 LCD控制信号S3C44B0X概述14S3C44B0X的引脚信号描述 TIMER/

    9、PWM控制信号S3C44B0X概述15S3C44B0X的引脚信号描述 中断控制信号S3C44B0X概述16S3C44B0X的引脚信号描述 DMA控制信号S3C44B0X概述17S3C44B0X的引脚信号描述 UART控制信号S3C44B0X概述18S3C44B0X的引脚信号描述 IIC-BUS控制信号S3C44B0X概述19S3C44B0X的引脚信号描述 IIS-BUS控制信号S3C44B0X概述20S3C44B0X的引脚信号描述 SIO控制信号S3C44B0X概述21S3C44B0X的引脚信号描述 ADCS3C44B0X概述22S3C44B0X的引脚信号描述 GPIOS3C44B0X概述23

    10、S3C44B0X的引脚信号描述 复位和时钟信号S3C44B0X概述24S3C44B0X的引脚信号描述 JTAG测试逻辑S3C44B0X概述25S3C44B0X的引脚信号描述 电源S3C44B0X概述26S3C44B0X的存储器映射S3C44B0X概述SROM为ROM或SRAM特殊功能寄存器27S3C44B0X芯片及引脚分析系统的硬件选型及电路设计qS3C44B0XS3C44B0X共有共有160160只引脚,采用只引脚,采用QFPQFP封装封装q具有大量的电源和接地引脚,以及地址总线、数据总线具有大量的电源和接地引脚,以及地址总线、数据总线和通用和通用I/OI/O口,以及其他的专用模块如口,以及

    11、其他的专用模块如UARTUART、IICIIC等接口等接口q在硬件系统的设计中,应当注意芯片引脚的类型,在硬件系统的设计中,应当注意芯片引脚的类型,S3C44B0XS3C44B0X的引脚主要分为三类,即:输入(的引脚主要分为三类,即:输入(I I)、)、输出(输出(O O)、)、输入输入/输出(输出(I/OI/O)q输出类型的引脚主要用于输出类型的引脚主要用于S3C44B0XS3C44B0X对外设的控制或通信,对外设的控制或通信,由由S3C44B0XS3C44B0X主动发出,这些引脚的连接不会对主动发出,这些引脚的连接不会对S3C44B0XS3C44B0X自身自身的运行有太大的影响的运行有太大

    12、的影响q输入输入/输出类型的引脚主要是输出类型的引脚主要是S3C44B0XS3C44B0X与外设的双向数据与外设的双向数据传输通道传输通道28S3C2410X内部结构图S3C2410X概述29S3C2410X片上资源S3C2410X概述q5555个中断源,个中断源,2424个外部中断口个外部中断口;q1616KB KB 指令指令CacheCache,16KB16KB数据数据CacheCache;q4 4通道通道1616bitbit带带PWMPWM的定时器及的定时器及1 1通道通道1616bitbit内部定时器;内部定时器;q3 3通道通道UARTUART、1 1个多主个多主I2CI2C总线控制

    13、器、总线控制器、1 1个个IISIIS总线控制器,一总线控制器,一 个个SPISPI接口;接口;q4 4个个DMADMA控制器,控制器,8 8通道通道1010位位ADCADC;q实时时钟等。实时时钟等。q存储器控制器,支持存储器控制器,支持NAND FLASHNAND FLASH启动,启动,4 4BKBK用于启动的内部缓用于启动的内部缓 存区;存区;q两个两个USBUSB主、一个主、一个USBUSB从;从;q支持支持SDSD卡卡/MMCMMC卡;卡;qLCDLCD控制器,支持黑白、控制器,支持黑白、STNSTN、TFTTFT显示器;触摸屏接口支持;显示器;触摸屏接口支持;30S3C2410X特

    14、性S3C2410X概述q最高为最高为203203MHzMHzq272272脚的脚的FBGAFBGA封装封装q内核内核:1.8:1.8V I/O:3.3 VV I/O:3.3 V31S3C2410X的引脚分布图S3C2410X概述32电源电路设计DC-DC转换芯片系统的硬件选型及电路设计q有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到3.33.3V V的转换,如的转换,如Linear Linear TechnologyTechnology的的LT108XLT108X系列。常见的型号和对应的电流输出如下:系列。常见的型号和对应的电流输出如下:LT1083 LT1083 7.5A7.5

    15、ALT1084 LT1084 5A5ALT1085 LT1085 3A3ALT1086 LT1086 1.5A1.5Aq有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到2.52.5V V的转换,常用的如的转换,常用的如Linear Linear TechnologyTechnology的的LT1761LT1761。33电源电路设计3.3V系统的硬件选型及电路设计q需要使用需要使用3.33.3V V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:DC 7.5V 2A直流电源整流、定向拨动开关DC-DC转换芯片LT1086滤波电路34电源电路设计2.5V

    16、系统的硬件选型及电路设计q需要使用需要使用2.52.5V V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:滤波电路DC3.3V35晶振电路设计系统的硬件选型及电路设计q晶振电路用于向晶振电路用于向CPUCPU及其他电路提供工作时钟。在该系统中,及其他电路提供工作时钟。在该系统中,S3C44B0XS3C44B0X使用无源晶振,晶振的接法如下图所示:使用无源晶振,晶振的接法如下图所示:系统时钟PLL的滤波电容(700pF左右)系统时钟晶体电路的输入信号系统时钟晶体电路的输出信号36晶振电路设计系统的硬件选型及电路设计q根据根据S3C44B0XS3C44B0X的最高

    17、工作频率以及的最高工作频率以及PLLPLL电路的工作方式,选电路的工作方式,选择择1010MHzMHz的无源晶振,的无源晶振,1010MHzMHz的晶振频率经过的晶振频率经过S3C44B0XS3C44B0X片内的片内的PLLPLL电路倍频后,最高可以达到电路倍频后,最高可以达到6666MHzMHz。q片内的片内的PLLPLL电路兼有倍频和信号提纯的功能,因此,系统可电路兼有倍频和信号提纯的功能,因此,系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。开关时钟所造成的高频噪声。37复位电路设计系统的硬件选型

    18、及电路设计q采用采用IMP706IMP706看门狗芯片看门狗芯片低电平复位JP2短接后,必须定时(1.6S)喂狗,否则将引起系统复位在规定时间内没有喂狗,将输出低电平复位及看门狗功能是否有效,如果短接则有效复位按键,JP2短接时才有效38JTAG接口电路设计接口简介系统的硬件选型及电路设计qJTAG(Joint Test Action GroupJTAG(Joint Test Action Group,联合测试行动小组联合测试行动小组)是一种国际标准是一种国际标准测试协议,主要用于芯片内部测试及对系统进行仿真、调试。测试协议,主要用于芯片内部测试及对系统进行仿真、调试。qJTAGJTAG技术是

    19、一种嵌入式调试技术,它在芯片内部封装了专门的测试电路技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路TAPTAP(Test Access PortTest Access Port,测试访问口),通过专用的测试访问口),通过专用的JTAGJTAG测试工具对内部测试工具对内部节点进行测试。节点进行测试。q目前大多数比较复杂的器件都支持目前大多数比较复杂的器件都支持JTAGJTAG协议,如协议,如ARMARM、DSPDSP、FPGAFPGA器件等。器件等。q标准的标准的JTAGJTAG接口是接口是4 4线:线:TMSTMS、TCKTCK、TDITDI、TDOTDO,分别为测试模式选择、分别

    20、为测试模式选择、测试时钟、测试数据输入和测试数据输出。测试时钟、测试数据输入和测试数据输出。qJTAGJTAG测试允许多个器件通过测试允许多个器件通过JTAGJTAG接口串联在一起,形成一个接口串联在一起,形成一个JTAGJTAG链,能链,能实现对各个器件分别测试。实现对各个器件分别测试。JTAGJTAG接口还常用于实现接口还常用于实现ISPISP(In-System In-System ProgrammableProgrammable在系统编程)功能,如对在系统编程)功能,如对FLASHFLASH器件进行编程等。器件进行编程等。q通过通过JTAGJTAG接口,可对芯片内部的所有部件进行访问,

    21、因而是开发调试嵌接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌入式系统的一种简洁高效的手段。目前入式系统的一种简洁高效的手段。目前JTAGJTAG接口的连接有两种标准,即接口的连接有两种标准,即1414针针接口和接口和2020针接口。针接口。39JTAG接口电路设计14针接口及定义系统的硬件选型及电路设计40JTAG接口电路设计20针接口及定义系统的硬件选型及电路设计41JTAG接口电路设计接口电路系统的硬件选型及电路设计必须接上拉14针接口42S3C44B0X最小系统系统的硬件选型及电路设计qS3C44B0X+S3C44B0X+电源电路电源电路+晶振电路晶振电路+复位电路复位电路+J

    22、TAGJTAG接接口口电路可构成真正意义上的最小系统电路可构成真正意义上的最小系统q程序可运行于程序可运行于S3C44B0XS3C44B0X内部的内部的8 8KB RAMKB RAM中中q程序大小有限,掉电后无法保存,只能通过程序大小有限,掉电后无法保存,只能通过JTAGJTAG接口调试接口调试程序程序43SDRAM接口电路设计SDRAM简介系统的硬件选型及电路设计q与与FlashFlash存储器相比较,存储器相比较,SDRAMSDRAM不具有掉电保持数据的特性,不具有掉电保持数据的特性,但其存取速度大大高于但其存取速度大大高于FlashFlash存储器,且具有读存储器,且具有读/写的属性,因

    23、写的属性,因此此,SDRAMSDRAM在系统中主要用作程序的运行空间,数据及堆栈区。在系统中主要用作程序的运行空间,数据及堆栈区。q当系统启动时,当系统启动时,CPUCPU首先从复位地址首先从复位地址0 0 x0 x0处读取启动代码,处读取启动代码,在完成系统的初始化后,程序代码一般应调入在完成系统的初始化后,程序代码一般应调入SDRAMSDRAM中运行,以中运行,以提高系统的运行速度,同时,系统及用户堆栈、运行数据也都提高系统的运行速度,同时,系统及用户堆栈、运行数据也都放在放在SDRAMSDRAM中。中。qSDRAMSDRAM具有单位空间存储容量大和价格便宜的优点,已广泛具有单位空间存储容

    24、量大和价格便宜的优点,已广泛应用在各种嵌入式系统中。应用在各种嵌入式系统中。SDRAMSDRAM的存储单元可以理解为一个电的存储单元可以理解为一个电容,总是倾向于放电,为避免数据丢失,必须定时刷新(充容,总是倾向于放电,为避免数据丢失,必须定时刷新(充电)。因此,要在系统中使用电)。因此,要在系统中使用SDRAMSDRAM,就要求微处理器具有刷新就要求微处理器具有刷新控制逻辑,或在系统中另外加入刷新控制逻辑电路。控制逻辑,或在系统中另外加入刷新控制逻辑电路。S3C44B0XS3C44B0X在片内具有独立的在片内具有独立的SDRAMSDRAM刷新控制逻辑,可方便地与刷新控制逻辑,可方便地与SDR

    25、AMSDRAM接口。接口。44SDRAM接口电路设计SDRAM选型系统的硬件选型及电路设计q目前常用的目前常用的SDRAMSDRAM为为8 8位位/16/16位的数据宽度,工作电压一般为位的数据宽度,工作电压一般为3.33.3V V。主要的生产厂商为主要的生产厂商为HYUNDAIHYUNDAI、WinbondWinbond等。他们生产的同等。他们生产的同型器件一般具有相同的电气特性和封装形式,可通用。型器件一般具有相同的电气特性和封装形式,可通用。q本系统中使用本系统中使用WinbondWinbond的的W986416DHW986416DH。qW986416DHW986416DH存储容量为存储

    26、容量为4 4组组1616M M位(位(8 8M M字节),工作电压为字节),工作电压为3.33.3V V,常见封装为常见封装为5454脚脚TSOPTSOP,兼容兼容LVTTLLVTTL接口,支持自动刷新接口,支持自动刷新(Auto-RefreshAuto-Refresh)和自刷新(和自刷新(Self-RefreshSelf-Refresh),),1616位数据宽度。位数据宽度。45SDRAM接口电路设计W986416DH引脚分布系统的硬件选型及电路设计46SDRAM接口电路设计W986416DH引脚信号描述系统的硬件选型及电路设计47SDRAM接口电路设计SDRAM接口电路系统的硬件选型及电路

    27、设计48SDRAM接口电路设计电路说明系统的硬件选型及电路设计q一片一片W986416DHW986416DH构建构建1616位位的的SDRAMSDRAM存储器系统存储器系统,将其配置到将其配置到Bank6Bank6,即将即将S3C44B0XS3C44B0X的的nGCS6nGCS6接至两片接至两片W986416DHW986416DH的的/CSCS端。此端。此时时SDRAMSDRAM地址为地址为0 0 x0c000000-0 x0c7fffffx0c000000-0 x0c7fffff。qW986416DHW986416DH的的CLKCLK端接端接S3C44B0XS3C44B0X的的SCLKSCL

    28、K端;端;qW986416DHW986416DH的的CKECKE端接端接S3C44B0XS3C44B0X的的SCKESCKE端;端;qW986416DHW986416DH的的/RASRAS、/CAS/CAS、/WE/WE端分别接端分别接S3C44B0XS3C44B0X的的nSDRASnSDRAS端、端、nSDCASnSDCAS端、端、nSDWEnSDWE端;端;qW986416DHW986416DH的的A12A12A0A0接接S3C44B0XS3C44B0X的地址总线的地址总线ADDRADDRADDRADDR;qW986416DHW986416DH的的BA1BA1、BA0BA0接接S3C44B

    29、0XS3C44B0X的地址总线的地址总线ADDRADDR、ADDRADDR;qW986416DHW986416DH的数据总线接的数据总线接S3C44B0XS3C44B0X的数据总线的低的数据总线的低1616位位XDATAXDATAXDATAXDATA;49FLASH接口电路设计FLASH简介系统的硬件选型及电路设计qFlashFlash存储器是一种可在系统(存储器是一种可在系统(In-SystemIn-System)进行电擦写,进行电擦写,掉电后信息不丢失的存储器。掉电后信息不丢失的存储器。q它具有低功耗、大容量、擦写速度快、可整片或分扇区在它具有低功耗、大容量、擦写速度快、可整片或分扇区在系

    30、统编程(烧写)、擦除等特点,并且可由内部嵌入的算法完系统编程(烧写)、擦除等特点,并且可由内部嵌入的算法完成对芯片的操作,因而在各种嵌入式系统中得到了广泛的应用。成对芯片的操作,因而在各种嵌入式系统中得到了广泛的应用。q作为一种非易失性存储器,作为一种非易失性存储器,FlashFlash在系统中通常用于存放程在系统中通常用于存放程序代码、常量表以及一些在系统掉电后需要保存的用户数据等。序代码、常量表以及一些在系统掉电后需要保存的用户数据等。50FLASH接口电路设计FLASH选型系统的硬件选型及电路设计q常用的常用的FlashFlash为为8 8位或位或1616位的数据宽度,编程电压为单位的数

    31、据宽度,编程电压为单3.33.3V V。主要的生产厂商为主要的生产厂商为INTELINTEL、ATMELATMEL、AMDAMD、HYUNDAIHYUNDAI等。等。q本系统中使用本系统中使用INTELINTEL的的TE28F320BTE28F320B。qTE28F320BTE28F320B存储容量为存储容量为3232M M位(位(4 4M M字节),工作电压为字节),工作电压为2.72.7V V3.6V3.6V,采用采用4848脚脚TSOPTSOP封装或封装或4848脚脚FBGAFBGA封装,封装,1616位数据宽位数据宽度。度。qTE28F320BTE28F320B仅需单仅需单3 3V V

    32、电压即可完成在系统的编程与擦除操作,电压即可完成在系统的编程与擦除操作,通过对其内部的命令寄存器写入标准的命令序列,可对通过对其内部的命令寄存器写入标准的命令序列,可对FlashFlash进进行编程(烧写)、整片擦除、按扇区擦除以及其他操作。行编程(烧写)、整片擦除、按扇区擦除以及其他操作。51FLASH接口电路设计TE28F320B引脚分布系统的硬件选型及电路设计52FLASH接口电路设计 TE28F320B引脚信号描述系统的硬件选型及电路设计53FLASH接口电路设计FLASH接口电路系统的硬件选型及电路设计54FLASH接口电路设计电路说明系统的硬件选型及电路设计q地址总线地址总线 A2

    33、0A20A0A0与与S3C44B0S3C44B0的地址总线的地址总线 ADDR20ADDR20ADDR0ADDR0相连;相连;q1616位数据总线位数据总线 DQ15DQ0DQ15DQ0与与S3C44B0S3C44B0的低的低1616位数据总线位数据总线 XDATA15XDATA0XDATA15XDATA0相连。相连。q注意此时应将注意此时应将S3C44B0XS3C44B0X的的OM1:0OM1:0置为置为0101,选择,选择Bank0Bank0为为1616位工作方式。位工作方式。q一片一片TE28F320BTE28F320B构建构建1616位位的的FLASHFLASH存储器系统,将其配置到存

    34、储器系统,将其配置到Bank0Bank0,即将即将S3C44B0XS3C44B0X的的nGCS0nGCS0接至两片接至两片TE28F320BTE28F320B的的CECE端。此时端。此时FLASHFLASH地址为地址为0 0 x00000000-0 x004fffffx00000000-0 x004fffff。55S3C44B0X扩展系统系统的硬件选型及电路设计qS3C44B0XS3C44B0X最小系统最小系统+SDRAM+FLASHSDRAM+FLASH电路可构成一个完全电路可构成一个完全的嵌入式系统的嵌入式系统q可运行于可运行于SDRAMSDRAM中的程序,也可以运行中的程序,也可以运行F

    35、LASHFLASH中的程序中的程序q程序大小可以很大,如果将程序保存到程序大小可以很大,如果将程序保存到FLASHFLASH中,掉电后不中,掉电后不会丢失,因此,既可以通过会丢失,因此,既可以通过JTAGJTAG接口调试程序,也可以将程序接口调试程序,也可以将程序烧写到烧写到FLASHFLASH,然后运行然后运行FLASHFLASH中的程序中的程序q在此基础上加入必要的接口及其他电路,就构成了具体的在此基础上加入必要的接口及其他电路,就构成了具体的S3C44B0XS3C44B0X应用系统应用系统56串口接口电路设计串口简介系统的硬件选型及电路设计q几乎所有的微控制器、几乎所有的微控制器、PCP

    36、C都提供串行接口,使用电子工业都提供串行接口,使用电子工业协会(协会(EIAEIA)推荐的推荐的RS-232-CRS-232-C标准,这是一种很常用的串行数据标准,这是一种很常用的串行数据传输总线标准。传输总线标准。q早期它被应用于计算机和终端通过电话线和早期它被应用于计算机和终端通过电话线和MODEMMODEM进行远距进行远距离的数据传输,随着微型计算机和微控制器的发展,不仅远距离的数据传输,随着微型计算机和微控制器的发展,不仅远距离,近距离也采用该通信方式。在近距离通信系统中,不再使离,近距离也采用该通信方式。在近距离通信系统中,不再使用电话线和用电话线和MODEMMODEM,而直接进行端

    37、到端的连接。而直接进行端到端的连接。qRS-232-CRS-232-C标准采用的接口是标准采用的接口是9 9芯或芯或2525芯的芯的D D型插头,以常用型插头,以常用的的9 9芯芯D D型插头为例,各引脚定义如下所示:型插头为例,各引脚定义如下所示:57串口接口电路设计串口芯片选型系统的硬件选型及电路设计q要完成最基本的串行通信功能,实际上只需要要完成最基本的串行通信功能,实际上只需要RXDRXD、TXDTXD和和GNDGND即可,但由于即可,但由于RS-232-CRS-232-C标准所定义的高、低电平信号与标准所定义的高、低电平信号与S3C44B0XS3C44B0X系统的系统的TTLTTL电

    38、路所定义的高、低电平信号完全不同。电路所定义的高、低电平信号完全不同。qTTLTTL的标准逻辑的标准逻辑“1”“1”对应对应2 2V V3.3V3.3V电平,标准逻辑电平,标准逻辑“0”“0”对对应应0 0V V0.4V0.4V电平,而电平,而RS-232-CRS-232-C标准采用负逻辑方式,标准逻辑标准采用负逻辑方式,标准逻辑“1”“1”对应对应-5-5V V-15V-15V电平,标准逻辑电平,标准逻辑“0”“0”对应对应+5+5V V+15V+15V电平,电平,显然,两者间要进行通信必须经过信号电平的转换。显然,两者间要进行通信必须经过信号电平的转换。q目前常使用的电平转换电路为目前常使

    39、用的电平转换电路为SipexSipex公司的公司的SP3232ESP3232E。58串口接口电路设计SP3232E引脚分布系统的硬件选型及电路设计59串口接口电路设计串口接口电路系统的硬件选型及电路设计RS232电平TTL电平60IIC接口电路设计IIC简介系统的硬件选型及电路设计qIICIIC总线是一种用于总线是一种用于ICIC器件之间连接的二线制总线。它通过器件之间连接的二线制总线。它通过SDASDA(串行数串行数据线)及据线)及SCLSCL(串行时钟线)两线在连接到总线上的器件之间传送信息,并串行时钟线)两线在连接到总线上的器件之间传送信息,并根据地址识别每个器件:不管是微控制器、存储器

    40、、根据地址识别每个器件:不管是微控制器、存储器、LCDLCD驱动器还是键盘接驱动器还是键盘接口。口。q带有带有IICIIC总线接口的器件可十分方便地用来将一个或多个微控制器及外总线接口的器件可十分方便地用来将一个或多个微控制器及外围器件构成系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由围器件构成系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由于连接线和连接引脚少,因此其构成的系统价格低,器件间总线简单,结构于连接线和连接引脚少,因此其构成的系统价格低,器件间总线简单,结构紧凑,而且在总线上增加器件不影响系统的正常工作,系统修改和可扩展性紧凑,而且在总线上增加器件不影响系统的正

    41、常工作,系统修改和可扩展性好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总线的时好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总线的时钟,因此在嵌入式系统中得到了广泛的应用。钟,因此在嵌入式系统中得到了广泛的应用。qS3C44B0XS3C44B0X内含一个内含一个IICIIC总线主控器,可方便地与各种带有总线主控器,可方便地与各种带有IICIIC接口的器件接口的器件相连。相连。q在本实验系统中,外扩一片在本实验系统中,外扩一片KS24C08KS24C08作为作为IICIIC存储器。存储器。KS24C08KS24C08提供提供1 1K K字字节的节的EEPROMEEPRO

    42、M存储空间,可用于存放少量在系统掉电时需要保存的数据。存储空间,可用于存放少量在系统掉电时需要保存的数据。61IIC接口电路设计IIC接口电路系统的硬件选型及电路设计62印刷电路板设计注意事项63电源质量与分配印刷电路板的设计q电源滤波电源滤波为提高系统的电源质量,消除低频噪声对系统的影响,为提高系统的电源质量,消除低频噪声对系统的影响,一般应在电源进入印刷电路板的位置和靠近各器件的电一般应在电源进入印刷电路板的位置和靠近各器件的电源引脚处加上滤波器,以消除电源的噪声,常用的方法源引脚处加上滤波器,以消除电源的噪声,常用的方法是在这些位置加上几十到几百微法的电容。是在这些位置加上几十到几百微法

    43、的电容。同时,在系统中除了要注意低频噪声的影响,还要注同时,在系统中除了要注意低频噪声的影响,还要注意元器件工作时产生的高频噪声,一般的方法是在器件意元器件工作时产生的高频噪声,一般的方法是在器件的电源和地之间加上的电源和地之间加上0.10.1uFuF左右地电容,可以很好地滤左右地电容,可以很好地滤除高频噪声的影响。除高频噪声的影响。64电源质量与分配印刷电路板的设计q电源分配电源分配实际的工程应用和理论都证实,电源的分配对系统的稳定性有很实际的工程应用和理论都证实,电源的分配对系统的稳定性有很大的影响,因此,在设计印刷电路板时,要注意电源的分配问题。大的影响,因此,在设计印刷电路板时,要注意

    44、电源的分配问题。在印刷电路板上,电源的供给一般采用电源总线(双面板)或电在印刷电路板上,电源的供给一般采用电源总线(双面板)或电源层(多层板)的方式。电源总线由两条或多条较宽的线组成,由源层(多层板)的方式。电源总线由两条或多条较宽的线组成,由于受到电路板面积的限制,一般不可能布得过宽,因此存在较大的于受到电路板面积的限制,一般不可能布得过宽,因此存在较大的直流电阻,但在双面板的设计中也只好采用这种方式了,只是在布直流电阻,但在双面板的设计中也只好采用这种方式了,只是在布线的过程中,应尽量注意这个问题。线的过程中,应尽量注意这个问题。在多层板的设计中,一般使用电源层的方式给系统供电。该方式在多

    45、层板的设计中,一般使用电源层的方式给系统供电。该方式专门拿出一层作为电源层而不再在其上布信号线。由于电源层遍及专门拿出一层作为电源层而不再在其上布信号线。由于电源层遍及电路板的全面积,因此直流电阻非常的小,采用这种方式可有效的电路板的全面积,因此直流电阻非常的小,采用这种方式可有效的降低噪声,提高系统的稳定性。降低噪声,提高系统的稳定性。65同类型信号线的分布印刷电路板的设计q在各种微处理器的输入输出信号中,总有相当一部分是在各种微处理器的输入输出信号中,总有相当一部分是相同类型的,例如数据线、地址线。相同类型的,例如数据线、地址线。q对这些相同类型的信号线应该成组、平行分布,同时注对这些相同

    46、类型的信号线应该成组、平行分布,同时注意它们之间的长短差异不要太大,采用这种布线方式,不但意它们之间的长短差异不要太大,采用这种布线方式,不但可以减少干扰,增加系统的稳定性,还可以使布线变得简单,可以减少干扰,增加系统的稳定性,还可以使布线变得简单,印刷电路板的外观更美观。印刷电路板的外观更美观。66硬件调试硬件系统的调试q尽可能的从简单到复杂,一个单元一个单元地焊接调试,尽可能的从简单到复杂,一个单元一个单元地焊接调试,以便在调试过程中遇到困难时缩小故障范围,在调试过程中,以便在调试过程中遇到困难时缩小故障范围,在调试过程中,应先确定电路没有短路,才能通电调试。应先确定电路没有短路,才能通电

    47、调试。q先从最小系统调试:先从最小系统调试:S3C44B0X+S3C44B0X+电源电路电源电路+晶振电路晶振电路 +复位电路复位电路+JTAGJTAG接口接口q然后加上然后加上SDRAMSDRAM,再加上再加上FLASHFLASH,然后再加上其它接口然后再加上其它接口q芯片在工作时有一定的发热是正常的,但如果有芯片特芯片在工作时有一定的发热是正常的,但如果有芯片特别发烫,则一定有故障存在,需断电检查确认无误后方可继别发烫,则一定有故障存在,需断电检查确认无误后方可继续通电调试。续通电调试。67电源、晶振及复位电路调试硬件系统的调试q调试电源电路之前,尽量少接器件,通电之前检查有无调试电源电路

    48、之前,尽量少接器件,通电之前检查有无短路现象短路现象q用示波器观测,晶振的输出应为用示波器观测,晶振的输出应为1010MHzMHzq复位电路的复位电路的nRESETnRESET端在未按按钮时输出应为高电平端在未按按钮时输出应为高电平(3.33.3V V),),按下按钮后变为低电平,按钮松开后应恢复到高按下按钮后变为低电平,按钮松开后应恢复到高电平电平68JTAG接口电路调试硬件系统的调试q调试调试JTAGJTAG接口电路之前,应该保证晶振已经起振接口电路之前,应该保证晶振已经起振q检测检测JTAGJTAG接口的接口的TMSTMS、TCKTCK、TDITDI、TDOTDO信号是否已与信号是否已与S3C44B0XS3C44B0X的对应引脚相连的对应引脚相连q连接调试器,看是否能够连接上,如果连接不上,检查连接调试器,看是否能够连接上,如果连接不上,检查TMSTMS、TCKTCK、TDITDI、TDOTDO等等信号是否正常信号是否正常q正常工作时,正常工作时,TRSTTRST应该为高电平,如果连接不上调试器,应该为高电平,如果连接不上调试器,需要检查该信号需要检查该信号69嵌入式硬件平台设计谢谢!70

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:ARM硬件调试方法课件.ppt
    链接地址:https://www.163wenku.com/p-5217761.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库