电子技术课件第5章-时序逻辑电路.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电子技术课件第5章-时序逻辑电路.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 课件 时序 逻辑电路
- 资源描述:
-
1、 电子技术基础第5章 时序逻辑电路5.1 双稳态触发器5.2 寄存器5.3 计数器 电子技术基础 数数字字电电路路组合逻辑电路组合逻辑电路时序逻辑电路时序逻辑电路由逻辑门组成由逻辑门组成由触发器组成由触发器组成输出信号随着输输出信号随着输入信号消失入信号消失输出信号没有消失。输出信号没有消失。具有记忆功能!具有记忆功能!返回5.15.1 双稳态触发器双稳态触发器 电子技术基础 5.15.1 双稳态触发器双稳态触发器双稳态触发器的输出状态为双稳态触发器的输出状态为0 0或或1 1;输出状态不仅和现时的输入有关,还与输出状态不仅和现时的输入有关,还与原来的输出状态有关;原来的输出状态有关;双稳态触
2、发器具有记忆功能。双稳态触发器具有记忆功能。目前常用的有目前常用的有R-S触发器、触发器、D型触发器、型触发器、JK触发器触发器等。等。双稳态触发器的内部由逻辑门组成双稳态触发器的内部由逻辑门组成;返回 电子技术基础 能力知识点1 R-S触发器 1.1.基本基本R-SR-S触发器的结构触发器的结构反馈线反馈线两个输入端两个输入端两个输出端,状态相反。两个输出端,状态相反。负负脉脉冲冲低电平低电平使触发使触发器输出器输出0 0或或1 1。返回 电子技术基础 2.2.逻辑功能分析:逻辑功能分析:设原状态:设原状态:的状态不变。的信号消失后,输出端保证QRD。1S ,0R(1)DD0 01 10 0
3、1 11 11 10 0输出仍保持:输出仍保持:0Q0 01,0QQ返回RD=0,SD=1时时,不论原来状态如何,不论原来状态如何,Q=0。电子技术基础 设原状态:设原状态:10QQ。0S ,1R(2)DD0 01 11 10 00 01 11 1输出变为:输出变为:1Q0 0的状态不变。的信号消失后,输出端保证QSDRD=1,SD=0时时,不论原来状态如何,不论原来状态如何,Q=1。返回 电子技术基础 设原状态:设原状态:10QQ。1S ,1R(3)DD0 01 11 11 11 10 0输出仍为:输出仍为:0Q1 1的状态保持不变。,输出端由于两根反馈线的作用Q0 00 0返回 电子技术基
4、础 设原状态:设原状态:01QQ。1S ,1R(3)DD1 10 01 11 10 01 1输出仍为:输出仍为:1Q0 01 11 1RD=1,SD=1时时,Q 保持原来状态不变。保持原来状态不变。返回 电子技术基础 设原状态:设原状态:10QQ。0S ,0R(4)DD0 01 10 00 01 1输出全为输出全为1,实实际工作中这是不际工作中这是不允许出现的!因允许出现的!因为,当为,当RD、SD的低电平信号消的低电平信号消失后,输出端的失后,输出端的状态不能确定。状态不能确定。1 1当当RD=SD=0同时变为同时变为1 1时,翻转快的门输出变时,翻转快的门输出变为为0 0,另一个不翻转。例
5、如,另一个不翻转。例如,B门翻转快门翻转快.1 11 10 00 01 1返回 电子技术基础 真值表真值表:1101010100不定不定DRDS1nQnQ同时变同时变1 1后输出后输出状态不能确定。状态不能确定。置置1 1端端置置0 0端端基本基本R-SR-S触发器是其它触发器组成的一部分,触发器是其它触发器组成的一部分,其作用是预置其它触发器的初始状态。其作用是预置其它触发器的初始状态。返回 电子技术基础 能力知识点2 J-K触发器 主从型主从型J JK K触发器是由两个可控触发器是由两个可控R RS S触发器触发器外加一个非门组成。其中外加一个非门组成。其中F F1 1和和F F2 2为为
6、RSRS触发器。触发器。主触发器主触发器从触发器从触发器时钟脉冲时钟脉冲反馈线反馈线QS QR QJS KQR S返回 电子技术基础 QJS KQR 功能分析:功能分析:时钟没来之前,首时钟没来之前,首先将触发器置先将触发器置0,即即0nnQQC=0C=0时时,主触发器不主触发器不工作,从触发器工工作,从触发器工作,接收信息。作,接收信息。0C=1C=1时,主触发器工时,主触发器工作,从触发器不工作,从触发器不工作;作;01001返回 电子技术基础 (1 1)J=1,K=00当当C=1C=1时,主触发器时,主触发器工作,从触发器不工作,从触发器不工作;工作;10101QJS0KQR11nQSR
7、SR0,01所以由于nQC00 10nQ设原状态返回 电子技术基础 (1 1)J=1,K=001010SSRR10当当C=0C=0时,主触发器时,主触发器不工作,从触发器不工作,从触发器工作;接收信息。工作;接收信息。1QJS0KQR111nnQQ,1C由于01110,11nQKJ时,在时钟脉冲的后沿来到时,当后沿后沿0nQ设原状态返回 电子技术基础 (2 2)J=1,K=10当当C=1C=1时,主触发器时,主触发器工作,从触发器不工作,从触发器不工作;工作;11101QJS0KQR11nQSSRR0,01所以由于nQC00 10nQ设原状态返回 电子技术基础 (2 2)J=1,K=10111
8、0SSRR10当当C=0C=0时,主触发器时,主触发器不工作,从触发器不工作,从触发器工作;接收信息。工作;接收信息。1QJS0KQR111nnQQ,1C由于01111,11nQKJ时,在时钟脉冲的后沿来到时,当后沿后沿0nQ设原状态返回 电子技术基础 (2 2)J=1,K=11当当C=1C=1时,主触发器时,主触发器工作,从触发器不工作,从触发器不工作;工作;11100QJS1KQR01nQSSRR1,01所以由于nQC11 01nQ设原状态返回 电子技术基础 (2 2)J=1,K=10QJS1KQR01nQ11110SSRR11 01nQ设原状态当当C=0C=0时,主触发器时,主触发器不工
9、作,从触发器不工作,从触发器工作;接收信息。工作;接收信息。010,111nnQQC所以由于001,11nQKJ时,在时钟脉冲的后沿来到时,当由上分析可见:当由上分析可见:当J=1,K=1时,在时钟脉冲的后时,在时钟脉冲的后沿来到时,触发器翻转,原来是沿来到时,触发器翻转,原来是0 0就翻成就翻成1 1,原来,原来是是1 1就翻成就翻成0 0。返回 电子技术基础 nQ真值表真值表真值表和逻辑符号真值表和逻辑符号逻辑符号逻辑符号应用:应用:组成分频器、寄存器和计数器。组成分频器、寄存器和计数器。触发器触发器后沿翻转后沿翻转返回 电子技术基础 CKJ1nQ【例【例5.15.1】已知已知J JK K
10、触发器的输入波形如图所触发器的输入波形如图所示,试画出示,试画出 的波形。的波形。1nQ0nQ设返回 电子技术基础 【例【例5.2】已知】已知JK触发器如图所示,试画出在触发器如图所示,试画出在 时钟脉冲的作用下,输出端时钟脉冲的作用下,输出端Q的波形。的波形。解解J-KJ-K触发器接成计数状态,组成触发器接成计数状态,组成2 2分频器。分频器。返回 电子技术基础 能力知识点3 D 触发器 为了解决空翻问题,由为了解决空翻问题,由六个与非门组成维持阻六个与非门组成维持阻塞型塞型D D触发器,逻辑电路触发器,逻辑电路如图所示。如图所示。&e&fQQ&c&d&a&bDC逻辑符号逻辑符号触发器触发器
11、前沿翻转前沿翻转一个输入端一个输入端返回 电子技术基础 其翻转过程请自行分析。其翻转过程请自行分析。.0(1,01nQCD上升沿)时,真值表真值表DQn+10011D D触发器的输出触发器的输出状态随着输入状状态随着输入状态变化。态变化。返回 电子技术基础 【例【例5.35.3】画出】画出D D触发器的输出波形。触发器的输出波形。分频器。组成触发器接成计数状态,则因为。设2,0DQDQn解解返回 电子技术基础 (74LS73)(74LS73)J-KJ-K触发器触发器的管脚图的管脚图(74LS74)(74LS74)D D触发器的触发器的管脚图管脚图返回 电子技术基础 5.25.2 寄存器寄存器寄
12、存器:数码寄存器和移位寄存器。寄存器:数码寄存器和移位寄存器。寄存器的组成:触发器及其附加逻辑门。寄存器的组成:触发器及其附加逻辑门。寄存数码的位数:寄存数码的位数:n n个触发器可以寄存个触发器可以寄存n n位数码。位数码。寄存数码的输入方式:并行输入与串行输入。寄存数码的输入方式:并行输入与串行输入。寄存数码的输出方式:并行输出与串行输出。寄存数码的输出方式:并行输出与串行输出。返回 电子技术基础 返回能力知识点1 数码寄存器 四位数码寄存器四位数码寄存器分析:分析:送入寄存数码送入寄存数码1 1 0 0 1 1 1 1清零清零0 0 0 00 0 0 0寄存数码寄存数码0 0 1 1 0
13、 0 0 01 1 0 0 1 1 1 1取出数码取出数码1 1 0 0 1 1 1 1 电子技术基础 能力知识点2 移位寄存器 移位移位:来一个时钟脉冲,寄存器就寄存一位数码,:来一个时钟脉冲,寄存器就寄存一位数码,所存的数码在时钟脉冲的作用下,向左或向右移所存的数码在时钟脉冲的作用下,向左或向右移动。根据移位的方向,分成动。根据移位的方向,分成左移左移寄存器、寄存器、右移右移寄寄存器和存器和双向移位双向移位寄存器。寄存器。寄存数码的输入、输出方式:寄存数码的输入、输出方式:1.1.串行输入、串行输出;串行输入、串行输出;2.2.串行输入、并行输出;串行输入、并行输出;3.3.并行输入、串行
14、输出;并行输入、串行输出;4.4.并行输入、并行输出;并行输入、并行输出;返回 电子技术基础 四位左移寄存器四位左移寄存器数码左移一位数码左移一位清零清零左移控制端左移控制端为高电平为高电平 0 0 0 0 0 0 0 01 1C=1,C=1,送最高位送最高位1 11 10 00 0 0 00 0 1 1 0 0 0 0 0 0C=2,C=2,送次高位送次高位1 11 11 11 11 11 1返回左移控制端左移左移:在移位脉冲作用下,寄存器中的数码依次由高位:在移位脉冲作用下,寄存器中的数码依次由高位向低位移动一位,称为左移。反之,称为向低位移动一位,称为左移。反之,称为右移右移。数码左移二
展开阅读全文