书签 分享 收藏 举报 版权申诉 / 118
上传文档赚钱

类型第15章触发器和时序逻辑电路课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:5167852
  • 上传时间:2023-02-15
  • 格式:PPT
  • 页数:118
  • 大小:3.52MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《第15章触发器和时序逻辑电路课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    15 触发器 时序 逻辑电路 课件
    资源描述:

    1、下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录触发触发。下一页下一页返回返回上一页上一页退出退出章目录章目录 原来的状态原来的状态 下面介绍下面介绍,下一页下一页返回返回上一页上一页退出退出章目录章目录“0”和和“1”态态;2.;“0”或或“1”下一页下一页返回返回上一页上一页退出退出章目录章目录反馈线反馈线&G1&G2两互补输出端两互补输出端两输入端两输入端下一页下一页返回返回上一页上一页退出退出章目录章目录 触发器输出与输入的逻辑关系触发器输出与输入的逻辑关系101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态(1

    2、)SD=1,RD=0&G1&G2下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“0”态态10触发器保持触发器保持“0”态不变态不变复位复位 结论结论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 SD=1,RD=0时时,将使将使触发器触发器 置置“0”或称或称 为为复位复位。&G1&G2下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“0”态态0翻转为翻转为“1”态态(2)SD=0,RD=1&G1&G2下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“1”态态01触发器保持触发器保持“1”态不变态不变置位置位 结论结

    3、论:不论不论 触发器原来触发器原来 为何种状态,为何种状态,当当 SD=0,RD=1时时,将使将使触发器触发器 置置“1”或称或称 为为置位置位。&G1&G2下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“0”态态1保持为保持为“0”态态(3)SD=1,RD=1&G1&G2下一页下一页返回返回上一页上一页退出退出章目录章目录设原态为设原态为“1”态态11触发器保持触发器保持“1”态不变态不变 当当 SD=1,RD=1时时,触发器保持触发器保持 原来的状态,原来的状态,即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。&G1&G2下一页下一页返回返回上一页上一页退出

    4、退出章目录章目录&G1&G2110011111110若若G2先翻转,则触发器为先翻转,则触发器为“1”态态“1”态态(4)SD=0,RD=0 当信号当信号SD=RD=0同时变为同时变为1时,由时,由于与非门的翻转于与非门的翻转时间不可能完全时间不可能完全相同,触发器状相同,触发器状态可能是态可能是“1”态,态,也可能是也可能是“0”态,态,不能根据输入信不能根据输入信号确定。号确定。10下一页下一页返回返回上一页上一页退出退出章目录章目录 逻辑符号逻辑符号QQSDRDSDRDQ1 0 0 置置00 1 1 置置11 1 不变不变 保持保持0 0 1,同时变,同时变 1后不确定后不确定功能功能下

    5、一页下一页返回返回上一页上一页退出退出章目录章目录基本基本R-S触发器触发器导引电路导引电路&G4SR&G3CP&G1&G2SDRDQQ下一页下一页返回返回上一页上一页退出退出章目录章目录当当CP=0时时01111&G1&G2SDRDQQ&G4SR&G3CP下一页下一页返回返回上一页上一页退出退出章目录章目录当当 CP=1 时时1打开打开11&G1&G2SDRDQQ&G4SR&G3CP下一页下一页返回返回上一页上一页退出退出章目录章目录当当 CP=1 时时1(1)S=0,R=00011触发器保持原态触发器保持原态触发器状态由触发器状态由R,S 输入状态决定。输入状态决定。11&G1&G2SDR

    6、DQQ&G4SR&G3CP下一页下一页返回返回上一页上一页退出退出章目录章目录1101010(2)S=0,R=1触发器置触发器置“0”(3)S=1,R=0触发器置触发器置“1”11&G1&G2SDRDQQ&G4SR&G3CP下一页下一页返回返回上一页上一页退出退出章目录章目录1110011110Q=1Q=011(4)S=1,R=1 当时钟由当时钟由 1变变 0 后后触发器状态不定触发器状态不定11&G1&G2SDRDQQ&G4SR&G3CP下一页下一页返回返回上一页上一页退出退出章目录章目录0 0 SR0 1 01 0 11 1 不定不定(CP0)Qn+1Qn称称“现态现态”或或“原态原态”Q

    7、n+1时钟到来后触发器的状态,称时钟到来后触发器的状态,称“次态次态”或或“新新态态”逻辑符号逻辑符号QQSRCPSDRD下一页下一页返回返回上一页上一页退出退出章目录章目录不定不定不定不定QQ10 0 SR0 1 01 0 11 1 不定不定Qn+1Qn下一页下一页返回返回上一页上一页退出退出章目录章目录CP0 0 SR 0 1 0 1 0 1 1 1 不定不定Qn+1QnQ=SQ=R下一页下一页返回返回上一页上一页退出退出章目录章目录从触发器从触发器主触发器主触发器CP CPKQRQJS 1互补时互补时钟控制钟控制主、从主、从触发器触发器不能同不能同时翻转时翻转RS C从触发器从触发器QQ

    8、QQSDRDR C主触发器主触发器QJKQS下一页下一页返回返回上一页上一页退出退出章目录章目录主触发器主触发器 主触发器主触发器01CP011RS C从触发器从触发器QQQQSDRDR C主触发器主触发器QJKQS10下一页下一页返回返回上一页上一页退出退出章目录章目录10主触发器封锁主触发器封锁0C01CP0101RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(1)J=1,K=1 设触发器设触发器原态为原态为“0”态态翻转为翻转为“1”态态11 0110101001011RS 从触发器从触发器QQ

    9、QQSDRDR QJKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录CP01010设触发器原设触发器原态为态为“1”态态为为“?”状态状态J=1,K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,态翻转一次,即具即具有计数功能。有计数功能。(1)J=1,K=11RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(2)J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态01 100101011001设触发器原设触发器原态为态为“0”态态

    10、为为“?”态态1RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录01CP010(3)J=1,K=0 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011010100101设触发器原设触发器原态为态为“1”态态为为“?”态态RS 从触发器从触发器QQQQSDRD1R Q JKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录CP010(4)J=0,K=0 设触发器原设触发器原态为态为“0”态态保持原态保持原态00 010001RS C从触发器从触发器QQQQSDRD1R

    11、CQ JKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录CP010nQJS nKQR CP高电平时主触高电平时主触发器状态由发器状态由J、K决决定,从触发器状态定,从触发器状态不变。不变。CP下降沿下降沿()触触发器翻转发器翻转(主、从触主、从触发器状态一致)。发器状态一致)。RS 从触发器从触发器QQQQSDRD1R Q JKQSCP 主触发器主触发器下一页下一页返回返回上一页上一页退出退出章目录章目录nQJS nKQR Qn10 0 1 1 1 0 0Qn 0 10 1 0 1 0 1 0 1 下一页下一页返回返回上一页上一页退出退出章目录章目录J K Qn

    12、+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn ()触发器工作时触发器工作时SD、RD应接高电平。应接高电平。CPQJKSDRDQ下一页下一页返回返回上一页上一页退出退出章目录章目录010 CP高电平时触发高电平时触发器接收信号并暂存器接收信号并暂存(即主触发器状态由即主触发器状态由 J、K决定,从触发器状决定,从触发器状态保持不变)。态保持不变)。要求要求CP高电平期间高电平期间J、K的状态保持不变。的状态保持不变。CP下降沿下降沿()触发器触发器翻转翻转(主、从触发器状主、从触发器状态一致态一致)。CP低电平时低电平时,主主触发器触发器封锁封锁,J、K不起作用不起作用1RS 从触

    13、发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器01CP下一页下一页返回返回上一页上一页退出退出章目录章目录下降沿触发翻转下降沿触发翻转例:例:JK 触发器工作波形触发器工作波形CPJKQ下一页下一页返回返回上一页上一页退出退出章目录章目录基本基本R-S触发器触发器导引电路导引电路&G2&G1QQSDRD&G3&G4&G5&G6CPD反反馈馈线线下一页下一页返回返回上一页上一页退出退出章目录章目录&G2&G1QQSDRD&G3&G4&G5&G6CPD01101100101下一页下一页返回返回上一页上一页退出退出章目录章目录&G2&G1QQSDRD&G3&G4&G5&G6CD01

    14、011110110下一页下一页返回返回上一页上一页退出退出章目录章目录D Qn+1 0101逻辑符号逻辑符号D CPQQRDSDQn+1=Dn;下一页下一页返回返回上一页上一页退出退出章目录章目录 CPDQ下一页下一页返回返回上一页上一页退出退出章目录章目录仍为下降沿仍为下降沿触发翻转触发翻转D Qn+1 0101J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnD1CPQJKSDRDQ下一页下一页返回返回上一页上一页退出退出章目录章目录T CPQJ KSDRDQ(保持功能保持功能)(计数功能计数功能)J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn下一页

    15、下一页返回返回上一页上一页退出退出章目录章目录T CPQD=QD Qn+1 0101CPQQD下一页下一页返回返回上一页上一页退出退出章目录章目录 按功能分按功能分下一页下一页返回返回上一页上一页退出退出章目录章目录RDQDFF0d0Q0QDFF1d1Q1d2QDFF2Q2QDFF3d3Q3清零清零寄存指令寄存指令000011011101CP触发器状态不变触发器状态不变下一页下一页返回返回上一页上一页退出退出章目录章目录四位数码寄存器四位数码寄存器FF3FF3FF3FF31DENENENEN&CPRDIEOE(取出)(寄存)(清零)Q3Q2Q1Q0d3d2d1d01D1D1D下一页下一页返回返

    16、回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录清零清零D1移位脉冲移位脉冲23410111QQ3Q1Q2RD000000010011101110111 1QJKFF0Q0QJKFF2QJKFF1QJKFF3QQQ从高位向低从高位向低位依次输入位依次输入数码输入数码输入下一页下一页返回返回上一页上一页退出退出章目录章目录111010110011000输出输出清零清零D10111QQ3Q1Q2RD10111 1QJKFF0Q0QJKFF2QJKFF2QJKFF3QQQ5移位脉冲移位脉冲786数码输入数码输入下一页下一页返回返回上一页上一页退出退出章目录章目录

    17、左移寄存器波形图左移寄存器波形图12345678CP111111DQ0Q3Q2Q1111待存待存数据数据0111下一页下一页返回返回上一页上一页退出退出章目录章目录0001123移位脉冲移位脉冲Q2 Q1 Q0移位过程移位过程Q3寄寄 存存 数数 码码 D001110000清清 零零110左移一位左移一位001011左移二位左移二位01011左移三位左移三位10114左移四位左移四位101并并 行行 输输 出出下一页下一页返回返回上一页上一页退出退出章目录章目录1 清零清零0DQ2SDRDd2&F2Q1SDRDd1&F1Q0SDRDd0&F0DDQ3SDRDd3&F3DDCP下一页下一页返回返

    18、回上一页上一页退出退出章目录章目录FF3FF1FF0d0d1d2d3Q0Q1Q2Q3FF2dQ0Q1Q2Q3FF3FF1FF0FF2d0d1d2d3Q3FF3FF1FF0FF2Q3dFF3FF1FF0FF2下一页下一页返回返回上一页上一页退出退出章目录章目录既能左移也能右移。既能左移也能右移。DQ2DQ1DQ01&111&1&.RDCPS左移输入左移输入 待输数据由待输数据由 低位至高低位至高 位依次输入位依次输入待输数据由待输数据由高位至低位高位至低位依次输入依次输入101右移输入右移输入移位控制端移位控制端000000&010下一页下一页返回返回上一页上一页退出退出章目录章目录右移右移串行

    19、串行输入输入左移左移串行串行输入输入UCCQ0Q1Q2Q3S1S0 CP16151413121110913456782D0D1D2D3DSRDSL RDGND 74LS194并行输入并行输入下一页下一页返回返回上一页上一页退出退出章目录章目录011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从Q3向右移动向右移动)左移左移(从从Q0向左移动向左移动)并行输入并行输入 RDCPS1 S0功功 能能 UCCQ0Q1Q2Q3S1S0CP16151413121110974LS19413456782D0D1D2D3DSRDSL RDGND下一页下一页返回返回上一页上一页

    20、退出退出章目录章目录两片两片74LS194构成的八位双向移位寄存器构成的八位双向移位寄存器下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录1010清零清零RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2CP计数脉冲计数脉冲三位异步二进制加法计数器三位异步二进制加法计数器在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发当相邻低位触发器由器由1变变 0 时翻转时翻转下一页下一页返回返回上一页上一页退出退出章目录章目录 二二 进进 制制 数数 Q2 Q1 Q0 0

    21、0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(CP)下一页下一页返回返回上一页上一页退出退出章目录章目录异步二进制加法器工作波形异步二进制加法器工作波形 每个触发器翻转的时间有先后,每个触发器翻转的时间有先后,与计数脉冲不同步与计数脉冲不同步 CP12345678 Q0Q1Q2下一页下一页返回返回上一页上一页退出退出章目录章目录?思考思考1、各触发器、各触发器CP应如何连接?应如何连接?CPRDQDQQ0F0QDQQ1FF1QDQQ2FF2下一页下一页返回返回上一页上一页退出退出章目录章目录下一

    22、页下一页返回返回上一页上一页退出退出章目录章目录 计数脉冲同时加到各位触发器上,计数脉冲同时加到各位触发器上,当每个到来后当每个到来后触发器状态是否改变要看触发器状态是否改变要看J、K的状态。的状态。QQFF3QQFF2QQFF1QQFF0Q3Q2Q0Q1DRCPJKJKJKJK由主从型由主从型 JK 触发器组成的同步四位二进制加法计数器触发器组成的同步四位二进制加法计数器当当Q2=Q1=Q0=1 时再来一时再来一个时钟个时钟翻转。翻转。下一页下一页返回返回上一页上一页退出退出章目录章目录计数计数脉冲数脉冲数二进制数二进制数十进十进制数制数Q3 Q2 Q1 Q0012345678 0 0 0

    23、0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 12345678计数计数脉冲数脉冲数二进制数二进制数十进十进制数制数Q3 Q2 Q1 Q0 9 10 11 12 13 14 15 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 19 101112131415 16 0 0 0 0 0 四位二进制加法计数器的状态表四位二进制加法计数器的状态表下一页下一页返回返回上一页上一页退出退出章目录章目录FF0每输入一每输入一C翻一次翻一次FF1FF2FF3J0=

    24、K0=1Q0=1J1=K1=Q0Q1=Q0=1J2=K2=Q1 Q0Q2=Q1=Q0=1J3=K3=Q2 Q1 Q0J0=K0=1J1=K1=Q0J2=K2=Q1 Q0J3=K3=Q2 Q1 Q0下一页下一页返回返回上一页上一页退出退出章目录章目录 74LS161型四位同步二进制计数器型四位同步二进制计数器(a)外引线排列图;外引线排列图;(b)逻辑符号逻辑符号A0A1A3A2UCC:16 GND:8EPETCPLDRD34561112131415Q0Q3Q1Q2RCO74LS161710291A01CP234RCO5A36EP7GND8911101213141516+UCC74LS161LD

    25、A1A2ETQ0Q3Q1Q2RD(a)(b)下一页下一页返回返回上一页上一页退出退出章目录章目录01111 1 10 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保 持持 保保 持持 0 0 0 0下一页下一页返回返回上一页上一页退出退出章目录章目录RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲下一页下一页返回返回上一页上一页退出退出章目录章目录 CP0=CP K0=1 J0=Q2K1=1 J1=1CP1=Q0J2=Q0Q1K2=1CP2=CP RD

    26、QJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲下一页下一页返回返回上一页上一页退出退出章目录章目录 CP0=CP=0 K0=1 J0=Q2=1 K1=1 J1=1 CP1=Q0=0J2=Q0Q1=0K2=1CP2=CP=0 RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲下一页下一页返回返回上一页上一页退出退出章目录章目录011111 011111011111111111011101011111000010012010301141005000CP1=Q0下一页下一页返回返回上一页上一页退出退出章目录章目录CP12345Q0Q1Q2下

    27、一页下一页返回返回上一页上一页退出退出章目录章目录1.同步同步下一页下一页返回返回上一页上一页退出退出章目录章目录RDQJKQFF0QJKQFF1 CP计数脉冲计数脉冲QJKQFF2QJKQQ3FF3Q2Q1Q0下一页下一页返回返回上一页上一页退出退出章目录章目录二进制数二进制数Q3Q2Q1Q0脉冲数脉冲数(CP)十进制数十进制数0123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890下一页下一页返回返回上一页上一页退出退出章目录章目录Q0Q1Q2Q3

    28、CP12345678910 常用常用74LS160型同步十进制加法计数器型同步十进制加法计数器,其外引脚排其外引脚排列及功能表与列及功能表与74LS161型计数器相同。型计数器相同。下一页下一页返回返回上一页上一页退出退出章目录章目录小结小结:1、异步计数器:、异步计数器:CP脉冲不是同时加到各个触发器上,只是最低位的触发器加计数脉冲,脉冲不是同时加到各个触发器上,只是最低位的触发器加计数脉冲,其他触发器的时钟控制端是与相邻低位触发器的输出相连,各触发器的动作有先有后。其他触发器的时钟控制端是与相邻低位触发器的输出相连,各触发器的动作有先有后。2、同步计数器:时钟脉冲同时加到各个触发器上。、同

    29、步计数器:时钟脉冲同时加到各个触发器上。3、二进制计数器与十进制计数器的区别:、二进制计数器与十进制计数器的区别:二进制计数器是以二进制计数器是以“逢二进一逢二进一”累计计数;累计计数;例如以四位二进制加法计数器为例可以累计例如以四位二进制加法计数器为例可以累计 015,所以当第,所以当第 16 个个 CP 到来时,已超出到来时,已超出计数范围,这时计数器应回到计数范围,这时计数器应回到 0000。n位的二进制计数器可以累计位的二进制计数器可以累计 0(2n1)个数,)个数,当第当第 2n 个个 CP 到来时,已超出计数范围,这时计数器应回到到来时,已超出计数范围,这时计数器应回到 0000。

    30、十进制计数器是以十进制计数器是以“逢十进一逢十进一”累计计数,累计计数,只是十进制的每一位数都用二进制数码来只是十进制的每一位数都用二进制数码来表示。由于十进制数的每一位都只有表示。由于十进制数的每一位都只有 09 十个数字。因此采用四位二进制计数器来累计十个数字。因此采用四位二进制计数器来累计十进制数的每一位数时,只需取用十进制数的每一位数时,只需取用00001001。当计数到。当计数到 9,即四个触发器的状态为,即四个触发器的状态为1001,再来一个计数脉冲,计数器不能像二进制计数器那样翻转成,再来一个计数脉冲,计数器不能像二进制计数器那样翻转成 1010,而必须返回,而必须返回到到 00

    31、00,同时向高一位十进制计数器进位。,同时向高一位十进制计数器进位。下一页下一页上一页上一页下一页下一页返回返回上一页上一页退出退出章目录章目录Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录110 10清零清零0000Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录0置置“9”1100 1 1 Q1RD CP

    32、0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录 0 011Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录 0 011输入脉冲输入脉冲输出二进制输出二进制输入脉冲输入脉冲输出五进制输出五进制Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQ

    33、FF0下一页下一页返回返回上一页上一页退出退出章目录章目录 0 011输入脉冲输入脉冲输出十进制输出十进制Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0下一页下一页返回返回上一页上一页退出退出章目录章目录输输 入入输输 出出Q2Q3R01S92S91R02Q1Q011011011000000001010R01S92S91R02有任一为有任一为“0”有任一为有任一为“0”下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录Q3Q2Q1Q00123456

    34、789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890下一页下一页返回返回上一页上一页退出退出章目录章目录例:六进制计数器例:六进制计数器六六种种状状态态Q3Q2Q1Q00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 0下一页下一页返回返回上一页上一页退出退出章目录章目录1111S92S91Q3Q0Q2Q1R01R02CP1CP0计数器清零计数器清零S92S91

    35、Q3Q0Q2Q1R01R02CP1CP0计数器清零计数器清零&.下一页下一页返回返回上一页上一页退出退出章目录章目录0100(4)S92S91Q3Q0Q2Q1R01R02CP1CP0计数计数脉冲脉冲S92S91Q3Q0Q2Q1R01R02CP1CP0十位十位个位个位下一页下一页返回返回上一页上一页退出退出章目录章目录 例例2:六十进制计数器六十进制计数器Q3 Q2 Q1 Q0S9(1)S9(2)R0(1)R0(2)CP1 CP0 个位个位Q3 Q2 Q1 Q0S9(1)S9(2)R0(1)R0(2)CP0CP1 十位十位 个位为十进制,十位为六进制。个位为十进制,十位为六进制。个位的最高位个位

    36、的最高位 Q3 接十位的接十位的 CP0,个位十进制,个位十进制计数器经过十个脉冲循环计数器经过十个脉冲循环一次,每当第十个脉冲来到后一次,每当第十个脉冲来到后 Q3由由 1 变为变为 0,相当于,相当于一个下降沿,使一个下降沿,使十位六进制十位六进制计数器计数。经过六十个计数器计数。经过六十个脉冲,个位和脉冲,个位和十位十位计数器都恢复为计数器都恢复为 0000。下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录VAVBUCC调转调转地地+C1+C2QQRDSD5k5k5kT5下一页下一页返回返回上一页上一页退出退出章目录章目录2/3 U

    37、CC2/3 UCC1/3 UCC011/3 UCC112/3 UCC2/3 UCCRD=1SD=0uCR1R2.+C充电充电C放电放电12/3 UCC01101Q=0导通导通1下一页下一页返回返回上一页上一页退出退出章目录章目录(地地)1101Q=1截止截止00012/3 UCC1010Q=1010 110Q=0下一页下一页返回返回上一页上一页退出退出章目录章目录(1/3UCC)Q=0Q=1T导通,导通,C通过通过T放放电电,uC 0接通电源接通电源RD=0SD=1保持保持“0”态态RD=1SD=1+UCC48562713.uCCuiuOR0.01F上升到上升到2/3 UCCuituCtuOt

    38、下一页下一页返回返回上一页上一页退出退出章目录章目录uituCtuOt暂稳态暂稳态tptp=RC ln3=1.1RC2/3UCCQ=1Q=0T截止截止C充电充电RD=0SD=1Q=0Q=1因此暂稳态的长短因此暂稳态的长短取决于取决于RC时间常数时间常数RD=1SD=0+UCC48562713.uCCuiuOR0.01F下一页下一页返回返回上一页上一页退出退出章目录章目录&uiuBuAuouituBtuotuAt下一页下一页返回返回上一页上一页退出退出章目录章目录短时用照明灯短时用照明灯48162357uOui+UCCSRCuituottp下一页下一页返回返回上一页上一页退出退出章目录章目录uO

    39、按一下按一下按钮按钮 S未按未按0KT的线圈的线圈不通电不通电KT 的触点的触点断开断开灯灯灭灭1通电通电闭合闭合亮亮48162357uOui+UCCCSKTKTD1D2R下一页下一页返回返回上一页上一页退出退出章目录章目录&1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ下一页下一页返回返回上一页上一页退出退出章目录章目录&1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ开始比赛时,按下复位开关开始比赛时,按下复位开关S。0011100未比赛时未比赛时A1,A2为为“0”复位开关复位开关S断开。断开。下一页下一页返回返回上一页上一页退出

    40、退出章目录章目录&1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ00110010110001保持不变保持不变下一页下一页返回返回上一页上一页退出退出章目录章目录21.5.2 四人抢答电路四人抢答电路CT74LS1751234567816151413121110 9D1D2D3D4Q1Q3Q2Q41Q2Q3Q4QDRGNDCPUCC CT74LS175外引线排列图外引线排列图四人抢答电路的主要器件是四人抢答电路的主要器件是 CT74LS175 型四上升沿型四上升沿 D 触发器,触发器,其外引线排列图如右图,它的清其外引线排列图如右图,它的清零端零端 和时钟脉冲和时钟

    41、脉冲CP是四个是四个 D 触触发器共用的。发器共用的。DR抢答前先清零抢答前先清零,Q4 Q1 均为均为0,相应的发光二极管相应的发光二极管 LED 都不亮;都不亮;均为均为 1,与非门与非门G1的输出为的输出为 0,扬声器不响。同时,扬声器不响。同时,G2 输出为输出为 1,将,将 G3 打开,时钟脉冲打开,时钟脉冲 CP 经过经过 G3 进入进入 D 触发器的触发器的 CP 端。此时,端。此时,由于由于 S1 S4 均未按下均未按下,D1 D4 均为均为 0,所以触发器的状态不变。所以触发器的状态不变。1Q4Q工作原理:工作原理:下一页下一页返回返回上一页上一页退出退出章目录章目录4 30

    42、0 LEDCRD1Q1Q&G174LS175S14 1M+5VS2S3S4&G3&G2+5V8 3DG10010K C1D2D3D4D2Q4Q4Q3Q3Q2Q工作原理:工作原理:抢答前清抢答前清“0”00000下一页下一页返回返回上一页上一页退出退出章目录章目录 若若S1首先被按首先被按下下,D1和和Q1 均变为均变为1,相应的发光二相应的发光二极管亮;极管亮;变为变为0,G1的输出为的输出为1,扬扬声器响。同时声器响。同时,G2 输出为输出为0,将将G3 封封闭闭,时钟脉冲时钟脉冲CP便不能经过便不能经过G3 进进入入 D 触发器。由触发器。由于没有时钟脉冲于没有时钟脉冲,因此因此,再按其它

    43、按再按其它按钮钮,就不起作用了就不起作用了,触发器的状态不触发器的状态不会改变。会改变。1Q4 300 LEDCRD1Q1Q&G174LS175S14 1M+5VS2S3S4&G3&G2+5V8 3DG10010K C1D2D3D4D2Q4Q4Q3Q3Q2Q抢答开始,若抢答开始,若S1先被按下先被按下10000101下一页下一页返回返回上一页上一页退出退出章目录章目录21.5.3 数字钟数字钟 电路由三部分组成电路由三部分组成:1.标准秒脉冲发生电路标准秒脉冲发生电路 这部分电路由石英晶这部分电路由石英晶体振荡器和六级十分频体振荡器和六级十分频器组成。器组成。显示显示(时时)译码译码时计数器时

    44、计数器(24进制进制)显示显示(分分)译码译码分计数器分计数器 (60进制进制)显示显示(秒秒)译码译码秒计数器秒计数器(60进制进制)&+5 V校校“时时”S2&石英晶体石英晶体 振荡器振荡器1整形整形106 Hz 105 Hz 104 Hz103 Hz102 Hz 10 Hz 1 Hz1s六级十分频器六级十分频器&+5 V校校“分分”S1G1G2G3下一页下一页返回返回上一页上一页退出退出章目录章目录 这部分电路包括两个六十进制计数器、一个二十四这部分电路包括两个六十进制计数器、一个二十四进制计数器以及相应的译码显示器。进制计数器以及相应的译码显示器。以校以校“分分”电路为例来说电路为例来

    45、说明。明。(1)在正常计时时,与非门在正常计时时,与非门 G1 的一个输入端为的一个输入端为 1,将,将它打开,使秒计数器输出的分脉冲加到它打开,使秒计数器输出的分脉冲加到 G1 的另一个输入的另一个输入端,并经端,并经 G3 进入分计数器,而此时进入分计数器,而此时 G2 有一个输入端为有一个输入端为 0,因此被封闭,校准用的秒脉冲进不去。因此被封闭,校准用的秒脉冲进不去。(2)在校在校“分分”时,按下开关时,按下开关 S1,情况与,情况与(1)相反,相反,G1 被封闭,被封闭,G2 打开,标准秒脉冲直接进入分计数器,进打开,标准秒脉冲直接进入分计数器,进行快速校行快速校“分分”。时校准电路的工作原理与分校准电路相同。时校准电路的工作原理与分校准电路相同。

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:第15章触发器和时序逻辑电路课件.ppt
    链接地址:https://www.163wenku.com/p-5167852.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库