模拟IC模块设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《模拟IC模块设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 模拟 IC 模块 设计 课件
- 资源描述:
-
1、模拟模拟ICIC及其模块设计及其模块设计浙大微电子学院微纳电子研究所 韩雁 2017 年5月第三讲第三讲内容1.1.ICIC制造工艺及模拟制造工艺及模拟ICIC工艺流程工艺流程2.2.模拟模拟ICIC设计需要具备的条件设计需要具备的条件3.3.模拟模拟ICIC设计受非理想因素的影响设计受非理想因素的影响4.4.带隙基准源的设计带隙基准源的设计5.5.运算放大器的设计运算放大器的设计6.6.电压比较器的设计电压比较器的设计7.7.压控振荡器的设计压控振荡器的设计8.8.过温保护电路的设计过温保护电路的设计9.9.欠压保护电路的设计欠压保护电路的设计2023-2-15浙大微电子浙大微电子2/34内
2、容1.1.ICIC制造工艺及模拟制造工艺及模拟ICIC工艺流程工艺流程2.2.模拟模拟ICIC设计需要具备的条件设计需要具备的条件3.3.模拟模拟ICIC设计受非理想因素的影响设计受非理想因素的影响4.4.带隙基准源的设计带隙基准源的设计5.5.运算放大器的设计运算放大器的设计6.6.电压比较器的设计电压比较器的设计7.7.压控振荡器的设计压控振荡器的设计8.8.过温保护电路的设计过温保护电路的设计9.9.欠压保护电路的设计欠压保护电路的设计2023-2-15浙大微电子浙大微电子3/341 1、IC制造工艺及模拟制造工艺及模拟IC工艺流程工艺流程 IC制造工艺 数字IC电路(CMOS工艺)模拟
3、IC电路(Bipolar工艺、CMOS工艺)数模混合信号IC电路(CMOS、BiCMOS工艺)功率IC电路(BCD工艺,SOI工艺)ASIC制造常用工艺(um)标准CMOS工艺(0.5,0.35,0.18,0.13,65nm)2023-2-15浙大微电子浙大微电子4/34Bipolar/CMOS/DMOS/SOI 工艺 CMOS DMOS SOIBipolar2023-2-15浙大微电子浙大微电子5/341 1、ICIC制造的基本工艺流程制造的基本工艺流程1、P阱阱(或或N阱阱)2、有源区、有源区(制作制作MOS晶体管的区域晶体管的区域)3、N-场注入(调整P型MOS管场区的杂质浓度,减小寄生
4、效应)4、P-场注入(调整N型MOS管场区的杂质浓度,减小寄生效应)5、多晶硅栅、多晶硅栅(MOS管的栅极或称门极管的栅极或称门极)6、N+注入注入(形成形成N型型MOS管的源漏区管的源漏区)7、P+注入注入(形成形成P型型MOS管的源漏区管的源漏区)8、引线孔、引线孔(金属铝与硅片的接触孔金属铝与硅片的接触孔)9、一铝、一铝(第一层金属连线第一层金属连线)10、通孔、通孔(两层金属铝线之间的接触孔两层金属铝线之间的接触孔)11、二铝、二铝(第二层金属连线第二层金属连线)12、压焊块、压焊块(输入、输出引线压焊盘输入、输出引线压焊盘)2023-2-15浙大微电子浙大微电子6/342、模拟模拟I
5、CIC设计需要具备的条件设计需要具备的条件 电路设计软件及模型电路设计软件及模型 电路图绘制软件电路图绘制软件(Schematic Capture)电路仿真验证电路仿真验证 软件(软件(SPICE)器件工艺模型(器件工艺模型(SPICE MODEL)*2023-2-15浙大微电子浙大微电子7/34某某ICIC制造公司提供的制造公司提供的SPICE Model SPICE Model(NMOS)*NMOS(NML7).MODEL&1 NMOS LEVEL=1 KP=1.8E-5 TOX=7E-8 LD=1.0E-6 XJ=1.0E-6 UO=320&GAMMA=0.83 PMI=0.695 RD
6、=27 RS=27&CBD=7.8E-14 CBS=7.8E-14 PB=0.74 CGSO=5.9E-10 CGDO=5.9E-10&CGBO=9.9E-9 MJ=0.33 LAMBDA=0.016 TPG=-1 IS=1.0E-15*END2023-2-15浙大微电子浙大微电子8/34某某ICIC制造公司提供的制造公司提供的SPICE Model SPICE Model(NMOS)*NMOS(NML7).MODEL&1 NMOS LEVEL=1 KP=1.8E-5 TOX=7E-8 LD=1.0E-6 XJ=1.0E-6 UO=320&GAMMA=0.83 PMI=0.695 RD=27
7、RS=27&CBD=7.8E-14 CBS=7.8E-14 PB=0.74 CGSO=5.9E-10 CGDO=5.9E-10&CGBO=9.9E-9 MJ=0.33 LAMBDA=0.016 TPG=-1 IS=1.0E-15*END2023-2-15浙大微电子浙大微电子9/34模拟模拟ICIC设计需要具备的条件(续)设计需要具备的条件(续)版图设计软件及验证文件版图设计软件及验证文件 版图绘制软件版图绘制软件(Virtuso)设计规则检查软件设计规则检查软件(DRC)版图版图-电路图一致性检查电路图一致性检查(LVS)寄生参数提取软件寄生参数提取软件(Extracter)后三项软件需要的规
8、则文件后三项软件需要的规则文件*GND2023-2-15浙大微电子浙大微电子10/34所需所需DRC规则文件规则文件(Design Rule Check)(Design Rule Check)ivIf(switch(drc?)then ;条件转移语句,选择是否运行;条件转移语句,选择是否运行drcdrc(nwell width 4.8 1.a:Min nwell width=4.8);检查;检查N阱宽度是否小于阱宽度是否小于4.8umdrc(nwell sep 1.8 1.b:Min nwell to nwell spacing=1.8);检查;检查N阱之间的最小间距是否小于阱之间的最小间距是
9、否小于1.8umdrc(nwell ndiff enc 0.6 1.c:nwell enclosure ndiff=0.6);检查;检查N阱过覆盖阱过覆盖N扩散区是否大于扩散区是否大于0.6umdrc(nwell pdiff enc w!=nil&schPlist-w!=nil then if(layPlist-w!=schPlist-w then sprintf(errorW,Gate width mismatch:%gu layout to%gu schematic,float(layPlist-w),float(schPlist-w)return(errorW)if(layPlist-l
10、!=nil&schPlist-l!=nil then if(layPlist-l!=schPlist-l then sprintf(errorL,Gate length mismatch:%gu layout to%gu schematic,float(layPlist-l),float(schPlist-l)return(errorL)return(nil)2023-2-15浙大微电子浙大微电子12/34所需所需 Extract(寄生)器件、参数提取文件(寄生)器件、参数提取文件drcExtractRules(ivIf(switch(extract?)then;定义识别层:ngate=geo
展开阅读全文