微机组装与维护第2章-中央处理器课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《微机组装与维护第2章-中央处理器课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 组装 维护 中央处理器 课件
- 资源描述:
-
1、微微机组装与维护技术机组装与维护技术赵小明赵小明 主编主编第第2章章 中央处理器中央处理器科学出版社科学出版社微机组装与维护技术(第二版)微机组装与维护技术(第二版)本章主要介绍本章主要介绍CPU相关的基础知识、相关的基础知识、CPU性能指标、性能指标、CPU封装技术、主流封装技术、主流CPU发展过程及特点、发展过程及特点、CPU发展新发展新构架和迅驰技术等内容。在学习过程中要求掌握构架和迅驰技术等内容。在学习过程中要求掌握CPU相相关的基础知识与基本概念,以及关的基础知识与基本概念,以及CPU相关性能指标与特相关性能指标与特点;同时要求了解点;同时要求了解CPU的封装技术的相关知识、主流的封
2、装技术的相关知识、主流CPU的发展过程、的发展过程、CPU发展的新构架及迅驰技术。发展的新构架及迅驰技术。本章要点本章要点微机组装与维护技术(第二版)微机组装与维护技术(第二版)v CPU相关基础知识的理解相关基础知识的理解v CPU性能指标的理解性能指标的理解v CPU新构架相关知识的理解新构架相关知识的理解本章难点本章难点微机组装与维护技术(第二版)微机组装与维护技术(第二版)CPU常用到的一些概念与术语:常用到的一些概念与术语:v SIMD(Single Instruction Multiple Data,单指令多数据,单指令多数据流):单条指令同时处理多个数据,即单条指令可以并行流):
3、单条指令同时处理多个数据,即单条指令可以并行执行多个数据。执行多个数据。v MMX(Multi Media Extensions,多媒体扩展指令集):,多媒体扩展指令集):共有共有57条指令,是条指令,是Intel公司开发的第一代公司开发的第一代SIMD指令集,指令集,它允许它允许CPU同时对同时对24个甚至个甚至8个数据进行并行处理。个数据进行并行处理。v 3DNow!(3D No Waiting):):AMD开发的开发的SIMD指令集,指令集,共有共有21条指令,克服了条指令,克服了MMX没有浮点处理能力的弱点,没有浮点处理能力的弱点,但由于指令条数有限,仅增强了但由于指令条数有限,仅增强
4、了3D游戏功能。游戏功能。v SSE(Streaming SIMD Extensions,单指令多数据流扩,单指令多数据流扩展):也叫展):也叫KNI指令集,为指令集,为Intel开发的第二代开发的第二代SIMD指令指令集,增加了集,增加了50条条SIMD浮点指令。浮点指令。2.1 CPU相关的基础知识相关的基础知识(1)微机组装与维护技术(第二版)微机组装与维护技术(第二版)v KNI(Katmai New Instructions,Katmai新指令集):即新指令集):即SSE。v RISC(Reduced Instruction Set Computing,精简指令集,精简指令集计算机)
5、:只有最常用的基本指令集。计算机):只有最常用的基本指令集。v CISC(Complex Instruction Set Computing,复杂指令集,复杂指令集计算机):相对于计算机):相对于RISC而言,它的指令位数较长,且指令而言,它的指令位数较长,且指令系统庞大而复杂。系统庞大而复杂。v Post-RISC:内核是:内核是RISC,外围是,外围是CISC,结合了两种架构,结合了两种架构的优点。的优点。v Instructions Cache(指令缓存):主内存与(指令缓存):主内存与CPU之间的快之间的快速存储区域。速存储区域。v COB(Cache On Board,板上集成缓存)
6、:在处理器卡上,板上集成缓存):在处理器卡上集成的缓存,即为二级缓存。集成的缓存,即为二级缓存。2.1 CPU相关的基础知识相关的基础知识(2)微机组装与维护技术(第二版)微机组装与维护技术(第二版)v COD(Cache On Die,芯片内集成缓存):在处理器芯片,芯片内集成缓存):在处理器芯片内部集成的缓存,即为一级缓存。内部集成的缓存,即为一级缓存。v PSN(Processor Serial Numbers,处理器序列号):标识,处理器序列号):标识处理器特性的一组号码,这些信息记录在处理器特性的一组号码,这些信息记录在CPU中,可利用中,可利用专用软件读取,识别专用软件读取,识别C
7、PU真伪。真伪。v Identify(鉴别号码):打印在(鉴别号码):打印在CPU芯片上,用于判断不芯片上,用于判断不同芯片的识别代码。同芯片的识别代码。v IA(Intel Architecture,Intel架构):架构):Intel公司开发的公司开发的x86芯片结构。芯片结构。v IA-64:Intel采用采用EPIC(Explicitly Parallel Instruction Computers,精确并行指令计算机)技术开发的,精确并行指令计算机)技术开发的64位处理位处理器。器。v NI(NonIntel,非,非Intel架构):为架构):为Intel兼容产品。兼容产品。2.1
8、CPU相关的基础知识相关的基础知识(3)微机组装与维护技术(第二版)微机组装与维护技术(第二版)v 多核心:单芯片多处理器(多核心:单芯片多处理器(Chip multiprocessors,简称,简称CMP)。)。v IPC(Instructions Per Clock Cycle,指令,指令/时钟周期):表时钟周期):表示在一个时钟周期内可以完成的指令数目。示在一个时钟周期内可以完成的指令数目。v Latency(潜伏期):完全执行一条指令所需的时钟周期(潜伏期):完全执行一条指令所需的时钟周期数。数。v Throughput(吞吐量):在单位时间内可以执行的最多指(吞吐量):在单位时间内可
9、以执行的最多指令条数。令条数。v PIB(Processor In a Box,盒装处理器):,盒装处理器):CPU厂商正式厂商正式在市面上发售的产品。在市面上发售的产品。v Remark(芯片频率重标识):非法经销商把低档的(芯片频率重标识):非法经销商把低档的CPU贴上高档的贴上高档的CPU进行销售,这种做法称为进行销售,这种做法称为Remark。2.1 CPU相关的基础知识相关的基础知识(4)微机组装与维护技术(第二版)微机组装与维护技术(第二版)2.2 CPU性能指标性能指标 1主频主频v CPU主频,亦称内频,即为主频,亦称内频,即为CPU运行频率,也就是运行频率,也就是CPU中中的
10、主时钟不断产生的固定频率的时钟脉冲,它控制着的主时钟不断产生的固定频率的时钟脉冲,它控制着CPU工作节拍。工作节拍。v 主频越高,主频越高,CPU工作节拍就越快,运算速度也就越高。工作节拍就越快,运算速度也就越高。v 主频常用一秒钟内处理器所能发出电子脉冲数来测定,计主频常用一秒钟内处理器所能发出电子脉冲数来测定,计量单位一般为兆赫、千兆赫(量单位一般为兆赫、千兆赫(MHz、GHz)。)。v 如如Celeron 433、Pentium III 550中的中的433和和550都是指都是指CPU的主频。的主频。微机组装与维护技术(第二版)微机组装与维护技术(第二版)2外频外频 v 外频是指外频是指
11、CPU与周边部件传输数据的频率,具体是指与周边部件传输数据的频率,具体是指CPU到芯片组之间的总线速度,因此外频亦称为前端总线频率。到芯片组之间的总线速度,因此外频亦称为前端总线频率。v 主频(内频)总要比外频快,通常为一倍数(倍频),内主频(内频)总要比外频快,通常为一倍数(倍频),内频频=外频外频倍频。如倍频。如P90主频为主频为90MHz,外频是,外频是60MHz,相差相差1.5倍(倍(90=601.5)。v 前端总线(前端总线(FSB)频率是影响)频率是影响CPU与内存直接数据交换速与内存直接数据交换速度的主要因素。数据带宽(总线频率度的主要因素。数据带宽(总线频率数据位宽)数据位宽)
12、/8,如支持如支持64位的至强位的至强Nocona,前端总线是,前端总线是800MHz,按照公,按照公式,其最大带宽式,其最大带宽=(800MHz64)/8=6.4GB/秒。秒。微机组装与维护技术(第二版)微机组装与维护技术(第二版)3运算速度运算速度 v 运算速度是指运算速度是指CPU每秒钟能执行指令的条数;每秒钟能执行指令的条数;v MIPS用来描述计算机的定点数的运算速度的单位;用来描述计算机的定点数的运算速度的单位;v MFLOPS用来描述计算机的浮点数的运算速度的单位;用来描述计算机的浮点数的运算速度的单位;v 浮点数运算能力越强,浮点数运算能力越强,CPU处理图形速度就越快。处理图
13、形速度就越快。微机组装与维护技术(第二版)微机组装与维护技术(第二版)4总线宽度总线宽度 v 总线是微处理器与外围设备之间传送信息的一组公共信号总线是微处理器与外围设备之间传送信息的一组公共信号线,总线宽度是指这组公共信号线的根数。线,总线宽度是指这组公共信号线的根数。v 总线由数据总线、地址总线和控制总线三部分组成。一般总线由数据总线、地址总线和控制总线三部分组成。一般PC系统的总线可分为系统的总线可分为4个层次。个层次。v 片内总线:指微处理器内部各功能单元的连线,延伸到片内总线:指微处理器内部各功能单元的连线,延伸到CPU外,又称外,又称CPU总线。总线。v 片间总线:指片间总线:指PC
14、主板上以微处理器为核心与各部件间的连主板上以微处理器为核心与各部件间的连线。线。v 系统总线:指主板上扩展槽与扩展卡间连接的总线。系统总线:指主板上扩展槽与扩展卡间连接的总线。v 外总线:指外总线:指PC与与PC或外设之间通信的总线。或外设之间通信的总线。微机组装与维护技术(第二版)微机组装与维护技术(第二版)5一级缓存与二级缓存一级缓存与二级缓存 v 一级缓存也称一级缓存也称L1高速缓存,它封装在高速缓存,它封装在CPU芯片内部的高速芯片内部的高速缓存,用于暂时存储缓存,用于暂时存储CPU运算时的部分指令和数据,存取运算时的部分指令和数据,存取速度与速度与CPU主频相近。内置的主频相近。内置
15、的L1高速缓存的容量和结构对高速缓存的容量和结构对CPU的性能影响较大,一级缓存容量越大,则的性能影响较大,一级缓存容量越大,则CPU处理速处理速度就会越快,对应的度就会越快,对应的CPU价格也就越高。价格也就越高。v 二级缓存亦称二级缓存亦称L2高速缓存,指高速缓存,指CPU外部的高速缓存。二级外部的高速缓存。二级缓存越大,则缓存越大,则CPU处理速度就越快,整台计算机性能也就处理速度就越快,整台计算机性能也就越好。越好。微机组装与维护技术(第二版)微机组装与维护技术(第二版)CPU、内存、缓存结构图、内存、缓存结构图 微机组装与维护技术(第二版)微机组装与维护技术(第二版)6采用的指令集采
展开阅读全文