书签 分享 收藏 举报 版权申诉 / 87
上传文档赚钱

类型寄存器与计数器课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:5127061
  • 上传时间:2023-02-13
  • 格式:PPT
  • 页数:87
  • 大小:1.74MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《寄存器与计数器课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    寄存器 计数器 课件
    资源描述:

    1、1第6章 寄存器与计数器 26.1 寄存器与移位寄存器 主要内容:主要内容:触发器构成的寄存器触发器构成的寄存器集成寄存器集成寄存器7474LS374/LS374/7474HC374/HC374/7474HCT374HCT374 移位寄存器的五种输入输出方式移位寄存器的五种输入输出方式 触发器构成的移位寄存器触发器构成的移位寄存器 4 4位集成移位寄存器位集成移位寄存器7474LS194LS194 移位寄存器的应用举例移位寄存器的应用举例36.1.1 寄存器 在数字电路中,用来存放二进制数据或代码的在数字电路中,用来存放二进制数据或代码的电路称为电路称为寄存器寄存器。上述寄存器的寄存时间?上述

    2、寄存器的寄存时间?101010104 集成寄存器集成寄存器7474LS175LS1755课外查资料:课外查资料:了解集成寄存器了解集成寄存器74LS373与与74LS374。74LS175真值表真值表66.1.2 移位寄存器 移位寄存器的移位寄存器的5种输入输出方式:种输入输出方式:(a)串行输入/右移/串行输出(b)串行输入/左移/串行输出7(c)并行输入/串行输出(d)串行输入/并行输出 8(e)并行输入/并行输出 9101.串行输入串行输入/串行输出串行输出/并行输出并行输出移位寄存器移位寄存器:下图所示为边沿下图所示为边沿D触发器组成的触发器组成的4位串行输入位串行输入/串行串行输出移

    3、位寄存器输出移位寄存器。串行输入串行输入101011(a)寄存器清零000000012(c)第2个CP脉冲之后(d)第3个CP脉冲之后000013(e)第4个CP脉冲之后101014例例6-1 对于图对于图6-4所示移位寄存器,画出下图所示输入所示移位寄存器,画出下图所示输入数据和时钟脉冲波形情况下各触发器输出端的波形。数据和时钟脉冲波形情况下各触发器输出端的波形。设寄存器的初始状态全为设寄存器的初始状态全为0。152.集成电路移位寄存器常用集成电路移位寄存器为常用集成电路移位寄存器为74LS194,其逻辑符号和其逻辑符号和引脚图如图所示。引脚图如图所示。1617例例6-2 利用两片集成移位寄

    4、存器利用两片集成移位寄存器74LS194扩展成一扩展成一个个8位移位寄存器。位移位寄存器。18例例6-3由集成移位寄存器由集成移位寄存器74LS194和非门组成的脉冲分和非门组成的脉冲分配器电路如图配器电路如图所示,试画出在所示,试画出在CP脉冲作用下脉冲作用下移位寄移位寄存器存器各输出端的波形。各输出端的波形。196.2 6.2 异步异步N进制计数器进制计数器主要内容:主要内容:异步异步n n位二进制加、减计数器电路位二进制加、减计数器电路 异步异步n n位二进制计数器电路的构成方法位二进制计数器电路的构成方法 异步异步3 3进制加计数器电路进制加计数器电路 异步异步6 6进制加计数器电路进

    5、制加计数器电路 异步非二进制计数器电路的构成方法异步非二进制计数器电路的构成方法20 能够对输入脉冲个数进行计数的电路称为能够对输入脉冲个数进行计数的电路称为计数器计数器。一般将一般将待计数待计数的脉冲作为的脉冲作为CPCP脉冲脉冲。电路结构电路结构:触发器门电路。触发器门电路。N N个触发器可表示个触发器可表示N N位二进制数位二进制数。21计计数数器器二进制计数器二进制计数器十进制计数器十进制计数器N进制计数器进制计数器加法计数器加法计数器同步计数器同步计数器异步计数器异步计数器减法计数器减法计数器可逆计数器可逆计数器加法计数器加法计数器减法计数器减法计数器可逆计数器可逆计数器二进制计数器

    6、二进制计数器十进制计数器十进制计数器N进制计数器进制计数器226.2.1 异步n位二进制计数器 1.异步2位二进制加计数器23工作原理分析工作原理分析24异步2位二进制减计数器252.2.异步异步n n位二进制计数器位二进制计数器其构成具有一定的规律:其构成具有一定的规律:(a)(a)异步异步n n位二进制计数器由位二进制计数器由n n个触发器组成,每个触发器均个触发器组成,每个触发器均接成接成T T触发器触发器。(b)(b)各个触发器之间采用各个触发器之间采用级联方式级联方式,其连接形式由,其连接形式由计数方式计数方式(加或减)和触发器的(加或减)和触发器的边沿触发方式边沿触发方式(上升沿或

    7、下降沿)(上升沿或下降沿)共同决定共同决定 。T触发器的触发沿连 接 规 律上 升 沿下 降 沿加 法 计 数1iiQCP1iiQCP减 法 计 数1iiQCP1iiQCP例子例子266.2.2 6.2.2 异步非二进制计数器异步非二进制计数器1.异步异步3进制加计数器进制加计数器 异步异步3进制加计数器进制加计数器以异步以异步2位二进制加计数器为基础位二进制加计数器为基础构成。构成。要实现这一点,必须使用要实现这一点,必须使用带异步清零端带异步清零端的触发器。的触发器。计数脉冲计数脉冲Q1Q00001012103114(再循(再循环)环)00计数脉计数脉冲冲Q1Q00001012103(再(

    8、再循环)循环)0027异步异步3进制加计数器电路如下进制加计数器电路如下计数到计数到11的瞬的瞬间就清间就清零零 11028异步异步3进制加计数器输出波形:进制加计数器输出波形:29 2.2.异步非异步非二二进制计数器进制计数器 构成方式与上述构成方式与上述3 3进制计数器一样,即采用进制计数器一样,即采用“反馈清反馈清零零”法。法。如:异步6进制加计数器电路可在3位2进制加计数器电路进制加计数器电路基础上实现。基础上实现。30异步异步6进制加计数器电路进制加计数器电路计数到计数到110的瞬间就清零的瞬间就清零 1100316.3 6.3 同步同步N N进制计数器进制计数器主要内容:主要内容:

    9、同步同步2 2位二进制加、减计数器电路位二进制加、减计数器电路 同步同步3 3位二进制加、减计数器电路位二进制加、减计数器电路 同步同步n n位二进制计数器电路的构成方式位二进制计数器电路的构成方式 同步同步5 5进制加计数器电路进制加计数器电路 同步同步1010进制加法计数器电路进制加法计数器电路326.3.1 6.3.1 同步同步n n位二进制位二进制计数器计数器1.1.同步同步2 2位二进制计数器位二进制计数器 33工作原理分析工作原理分析342.2.同步同步3 3位二进制计数器位二进制计数器 35363.3.同步同步n n位二进制计数器位二进制计数器 计数器的构成具有一定的规律,可归纳

    10、如下:计数器的构成具有一定的规律,可归纳如下:(a a)同步)同步n n位二进制计数器由位二进制计数器由n n个个JKJK触发器组成;触发器组成;(b b)各个触发器之间采用)各个触发器之间采用级联方式级联方式,第一个触发器,第一个触发器的输入信号的输入信号J J0 0K K0 01 1,其它触发器的输入信号由,其它触发器的输入信号由计数方式决定。计数方式决定。37如果是加计数器则为如果是加计数器则为:110220111012nnnJKQJKQ QJKQ QQ如果是减计数器则为:如果是减计数器则为:110220111012nnnJKQJKQ QJKQ QQ386.3.2 6.3.2 同步非同步

    11、非二二进制计数器进制计数器 同步非同步非2n进制计数器的电路构成没有规律可循,进制计数器的电路构成没有规律可循,可采取可采取“观察观察”法法,其具体构成过程见书,其具体构成过程见书p15839 1.1.同步同步5 5进制加法计数器进制加法计数器 402.2.同步同步1010进制加计数器电路进制加计数器电路416.4 6.4 集成集成计数器计数器l 主要内容:主要内容:l 同步二进制加计数器74LS161的逻辑功能l 同步十进制加/减计数器74LS192的逻辑功能l 异步二进制加法计数器异步二进制加法计数器74LS93的逻辑功能l 异步十进制加法计数器74LS90的逻辑功能l 采用74LS161

    12、构成小于16的任意进制加计数器l 采用74LS90构成小于10的任意进制加计数器l 采用两片74LS161构成小于256的任意进制加法计数器l 采用两片74LS90构成小于100的任意进制加法计数器426.4.1 6.4.1 集成同步二进制计数器集成同步二进制计数器 其产品多以四位二进制即十六进制为主,下面以典型产品 74LS161为例讨论。43 异步清零。当异步清零。当CLR=0时,不管其它输入信号的时,不管其它输入信号的状态如何,计数器输出将立即被置零。状态如何,计数器输出将立即被置零。44 同步置数。当同步置数。当CLR=1(清零无效)、清零无效)、LD=0时,时,如果有一个时钟脉冲的上

    13、升沿到来,则计数器输出如果有一个时钟脉冲的上升沿到来,则计数器输出端数据端数据Q3Q0等于计数器的预置端数据等于计数器的预置端数据D3D0。45数据保持。当数据保持。当CLR=1、LD=1,且且ETEP=0时,时,无论有没有时钟脉冲,计数器状态将保持不变。无论有没有时钟脉冲,计数器状态将保持不变。46加法计数。当加法计数。当CLR=1、LD=1(置数无效)且置数无效)且ET=EP=1时,每来一个时钟脉冲上升沿,计数器时,每来一个时钟脉冲上升沿,计数器按照按照4位二进制码进行加法计数,计数变化范围为位二进制码进行加法计数,计数变化范围为00001111。该功能为它的最主要功能。该功能为它的最主要

    14、功能。进位信号进位信号RCO=ETQ3Q2Q1Q0。47例例6-4 用用74LS161构成十二进制加法计数器。构成十二进制加法计数器。解:解:(1)反馈清零法)反馈清零法48过渡过渡状态状态1100产生产生清零清零信号信号49(2)反馈置数法(假设置数0001)500 0 0 151 CPU A QA QB QC QD 74LS193 CPD B C D LD RD 减计数减计数HHL加计数加计数HHLDCBADCBALLLLLLHQDQCQBQADCBACPDCPULDRD输输 出出预置数据输入预置数据输入时钟时钟预置预置清零清零异步清零:异步清零:异步预置数:异步预置数:课外:双时钟双时钟

    15、4位二进制同步可逆计数器位二进制同步可逆计数器 74LS193 同步加计数:同步加计数:同步减计数:同步减计数:RD=1 RD=0,LD=0 RD=0,LD=1,CPD=1 RD=0,LD=1,CPU=1 526.4.2 6.4.2 集成同步非二进制计数器集成同步非二进制计数器 其产品多以其产品多以BCDBCD码为主,下面以典型产品码为主,下面以典型产品 74LS19274LS192为例讨论。为例讨论。535474LS192具有以下功能:具有以下功能:(1)CLR=1时时异步清零异步清零,它为高电平有效。,它为高电平有效。(2)CLR=0(异步清零无效)、异步清零无效)、LD=0时时异步置数异

    16、步置数。(3)CLR=0,LD=1(异步置数无效)且减法时钟异步置数无效)且减法时钟CPD=1时,则在加法时钟时,则在加法时钟CPU上升沿作用下,计数上升沿作用下,计数器按照器按照8421BCD码进行码进行递增计数递增计数:00001001。(4)CLR=0,LD=1且加法时钟且加法时钟CPU1时,则在减时,则在减法时钟法时钟CPD上升沿作用下,按照上升沿作用下,按照8421BCD码进行码进行递减计数递减计数:10010000。(5)CLR=0,LD=1,且且CPU1,CPD=1时,计数时,计数器输出状态器输出状态保持不变保持不变。55例例6-5 利用反馈置数法,用利用反馈置数法,用74LS1

    17、92 构成七进制加法计构成七进制加法计数器。(要求采用预置数据输入:数器。(要求采用预置数据输入:0010。)。)解解:74LS192在加计数模式下的状态转换图在加计数模式下的状态转换图如如图图所示,所示,56576.4.3 6.4.3 集成异步二进制计数器集成异步二进制计数器 集成异步二进制计数器在基本异步计数器的基集成异步二进制计数器在基本异步计数器的基础上增加了一些辅助电路,以扩展其功能。典型础上增加了一些辅助电路,以扩展其功能。典型产品是产品是74LS9374LS93。58(1)触发器)触发器A为独立的为独立的1位二进制计数器;位二进制计数器;(2)触发器)触发器B、C、D三级为独立的

    18、三级为独立的3位二进制计数位二进制计数器(器(即八进制即八进制););(3)将两者)将两者级联级联可构成可构成4位二进制计数器(即十六位二进制计数器(即十六进制);进制);59(4)计数器为异步清零,计数器为异步清零,R0(1)、R0(2)是清零输入端,且高电是清零输入端,且高电平有效。平有效。因此,因此,74LS93实际上是一个实际上是一个二八十六进制二八十六进制异步加法异步加法计数器,采用反馈清零法可构成小于十六的任意进制异步加计数器,采用反馈清零法可构成小于十六的任意进制异步加法计数器。法计数器。6061例例6-6 74LS93的内部电路如图所示,采用下面两种的内部电路如图所示,采用下面

    19、两种不同的级联方式所构成的计数器有何不同?不同的级联方式所构成的计数器有何不同?(1)计数脉冲从)计数脉冲从CPA输入,输入,QA连接到连接到CPB;(2)计数脉冲从计数脉冲从CPB输入,输入,QD连接到连接到CPA;62解:解:上述两种级联方式所构成的计数器都是上述两种级联方式所构成的计数器都是4位二进制计数位二进制计数器或十六进制计数器。但计数器输出状态的高、低位构成器或十六进制计数器。但计数器输出状态的高、低位构成方式不同:方式不同:对于级联方式(对于级联方式(1),二进制计数器为低位,八,二进制计数器为低位,八进制计数器为高位,其输出状态为进制计数器为高位,其输出状态为QDQCQBQA

    20、;对于级联方式(对于级联方式(2),八进制计数器为低位,二进制计数器,八进制计数器为低位,二进制计数器为高位,其输出状态为为高位,其输出状态为QAQDQCQB;636.4.4 集成异步非二进制计数器集成异步非二进制计数器 其典型产品是其典型产品是74LS9074LS90(或(或74LS29074LS290,两者的逻辑功能相同,两者的逻辑功能相同,但引脚图不同),它的内部电路及引脚图如图所示。但引脚图不同),它的内部电路及引脚图如图所示。6465从图中可以看出:从图中可以看出:(1)触发器)触发器A为独立的为独立的1位二进制计数器。位二进制计数器。(2)触发器)触发器B、C、D三级为独立的三级为

    21、独立的3位五进制计数器,位五进制计数器,其计数状态范围为其计数状态范围为000100。66(3)将二进制和五进制计数器级联可构成十进)将二进制和五进制计数器级联可构成十进制计数器:制计数器:如果将如果将Q QA A与与CPCPB B相连相连,CPCPA A作为计数脉冲输入端,作为计数脉冲输入端,如图如图(a a)所示,所示,则计数器的输出端则计数器的输出端Q QD D Q QC C Q QB B Q QA A为为84218421BCDBCD码十进制计数器。码十进制计数器。67工作原理分析工作原理分析68如果将如果将Q QD D与与CPCPA A相连相连,CPCPB B作计数脉冲输入端,如作计数

    22、脉冲输入端,如图图(b b)所示,所示,则输出端则输出端Q QA A Q QD D Q QC C Q QB B为为54215421BCDBCD码码十进制计数器十进制计数器。69工作原理分析工作原理分析7074LS90具有以下功能:(具有以下功能:(1)异步清零异步清零。(。(2)异步置异步置9。(3)正常计数正常计数。(。(4)保持不变保持不变。71例例6-7 分别采用反馈清零法和反馈置分别采用反馈清零法和反馈置9法,用法,用74LS90构成构成8421BCD码的码的8进制加法计数器。进制加法计数器。解解:(:(1)采用反馈清零法。采用反馈清零法。72(2)采用反馈置采用反馈置9法。法。首先连

    23、接成首先连接成8421BCD码十进制计数器,然后在此基础码十进制计数器,然后在此基础上上采用反馈置采用反馈置9 9法。法。8进制加法计数器的计数状态为进制加法计数器的计数状态为10011001、0000000001100110,其状态转换图如图(,其状态转换图如图(a a)所示。所示。7374练习练习:下图是几进制计数器下图是几进制计数器?答答:8进制进制QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPACP74LS901000为过渡为过渡状态,故输状态,故输出端状态的出端状态的变化范围变化范围:0000011175练习练习:下图是几进制计数器下图是几进制计数器?答答

    24、:7进制进制QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPACP74LS90&76练习:用一片74LS90设计九进制计数器QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPACP74LS90776.4.5 集成计数器的扩展集成计数器的扩展 将两片计数器(分别为模将两片计数器(分别为模n n和模和模m m)相)相串接串接,可扩展,可扩展为为N=nN=nm m 的计数器。在此基础上再利用前面介绍的的计数器。在此基础上再利用前面介绍的反馈清零或反馈置数的方法,可构成反馈清零或反馈置数的方法,可构成小于小于N=nN=nm m 的的任意进制任意进制计数

    25、器。计数器。例例6-8 6-8 用两片用两片74LS16174LS161构成构成 256256进制进制加法计数器加法计数器。解:解:74LS16174LS161有专门的进位信号有专门的进位信号RCORCO,每片接成十六进制,每片接成十六进制,两片之间串接方式有两种:两片之间串接方式有两种:78两片之间串接方式两片之间串接方式79 注意:注意:如果直接将低位片的进位信号如果直接将低位片的进位信号RCORCO作为高位片的时钟作为高位片的时钟脉冲,则当第脉冲,则当第1515个计数脉冲到来后,低位片输出状态将变成个计数脉冲到来后,低位片输出状态将变成11111111,使其,使其RCORCO由由0 0变

    26、为变为1 1,高位片就开始计数一次。,高位片就开始计数一次。这时,虽这时,虽然仍是然仍是256256进制计数器,但计数状态顺序发生了变化进制计数器,但计数状态顺序发生了变化。下面的。下面的时序波形图清楚地说明了这一点。时序波形图清楚地说明了这一点。80例例6-9 用两片用两片74LS16174LS161构成构成204204进制加法计数器。进制加法计数器。解:首先将两片解:首先将两片74LS16174LS161串接构成串接构成256256进制加法计数器,进制加法计数器,然后在此基础上采用然后在此基础上采用“整体反馈清零整体反馈清零”或或“整体反馈整体反馈置数置数”方法构成小于方法构成小于2562

    27、56的任意进制加法计数器。的任意进制加法计数器。81图6-45 例6-9:60进制加法计数器 82 例例6-10 用两片74LS90构成8421BCD码的60进制加法计数器。解:首先将每片解:首先将每片74LS9074LS90连接成连接成8421BCD8421BCD码的码的1010进制计数器,进制计数器,然后将低位片的进位信号然后将低位片的进位信号Q QD D送给高位片的送给高位片的CPCPA A,从而串接成,从而串接成100100进制计数器。进制计数器。在此基础上,采用在此基础上,采用“整体反馈清零整体反馈清零”或或“整体反馈置整体反馈置数数”方法构成小于方法构成小于100100的任意进制计

    28、数器。的任意进制计数器。83QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPACP74LS90QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPACP74LS90用用2片片74LS90组成组成100进制计数器进制计数器100进制计数器进制计数器,计数范围计数范围:0099。十位十位个位个位利用利用100进制计数器可构成小于进制计数器可构成小于100的任意进制计数器。的任意进制计数器。848586例例 用用2片片74LS90组成组成24进制计数器进制计数器QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPA74LS90QD QC QB QAS9(1)S9(2)R0(1)R0(2)CPB CPA74LS90CP计数范围为计数范围为 0023R0(1)、)、R0(2)同同时为时为1,输出,输出 清清0先接成先接成100进制计数器进制计数器它的进位信号?它的进位信号?876.4.6 集成计数器应用举例集成计数器应用举例 下面以数字钟为例,说明计数器在实际工作和生活中的应用。

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:寄存器与计数器课件.ppt
    链接地址:https://www.163wenku.com/p-5127061.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库