MCS-51单片机的引脚课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《MCS-51单片机的引脚课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MCS 51 单片机 引脚 课件
- 资源描述:
-
1、MCS-51的引脚的引脚教学内容教学内容n教学内容:理解端口的概念,掌握端口教学内容:理解端口的概念,掌握端口的结构,的结构,MCS-51的引脚。的引脚。n重点:掌握外部设备进行数据交流的硬重点:掌握外部设备进行数据交流的硬件系统。件系统。引入课程引入课程nCPU+M:计算机主机。:计算机主机。n配合外设(配合外设(I/O)构成计算机硬件系统。)构成计算机硬件系统。P3口线的第二功能为多功能引脚,其8个引脚均具有专门的第二功能。(P57 表3.8)VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3
2、P1.4 P1.5 P1.6 P1.7P2.7 P2.7 P2.6 P2.6 P2.5 P2.5 P2.4 P2.4 P2.3 P2.3 P2.2 P2.2 P2.1 P2.1 P2.P2.0 0ALEP3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/12345678910111213141516171819204039383736353433323130292827262524242221803180C51 875189C511 1、管脚图、管脚图MCS-51单片机有4个双向并行的8位I/O口P0
3、P3,P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0ALEP3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/123456789101112
4、13141516171819204039383736353433323130292827262524242221803180C51 875189C511 1、管脚图、管脚图ALE 地址锁存允许输出地址锁存允许输出/编程脉冲输入端编程脉冲输入端 1、当、当MCS51由由P0口送出低口送出低8位地址码位地址码时时,MCS51由由ALE送出一高电平信号送出一高电平信号,作作为为外部锁存器的触发信号外部锁存器的触发信号。在单片机在单片机(CPU)与外界交换信息的过程与外界交换信息的过程中中,地址信息必须维持不变地址信息必须维持不变,而而P0口不能口不能维持低维持低8位地址的不变位地址的不变,所以应该外
5、接锁所以应该外接锁存器存器,将低将低8位地址锁住。当位地址锁住。当8051 送出低送出低8位地址的时候位地址的时候,锁存器应该处于送数状锁存器应该处于送数状态态;在低在低8位地址消失之前位地址消失之前,锁存器应该处锁存器应该处于锁存状态。于锁存状态。2、当片外存储器存取数据时,、当片外存储器存取数据时,ALE为为低低8位地址输出锁存信号;当片外存储位地址输出锁存信号;当片外存储器不存取数据时,器不存取数据时,ALE输出固定频率的输出固定频率的脉冲信号,频率为脉冲信号,频率为1/6的时钟振荡频率固的时钟振荡频率固定输出正脉冲。定输出正脉冲。3.烧录程序时,用于输入编程脉冲烧录程序时,用于输入编程
6、脉冲.VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0ALEP3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/12345678910111213141516171819204039383736353433323130292827262524242221803180C51 875189C5
7、11 1、管脚图、管脚图它是外部程序存储器它是外部程序存储器ROMROM的读的读选通信号选通信号。在执行访问外部。在执行访问外部ROMROM指令时,会自动产生指令时,会自动产生PSENPSEN信号;而在访问外部数据存储信号;而在访问外部数据存储器器RAMRAM或访问内部或访问内部ROMROM时,不产时,不产生生PSENPSEN信号。信号。VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2
8、.0ALEP3.0P3.1P3.2 P3.3 P3.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/12345678910111213141516171819204039383736353433323130292827262524242221803180C51 875189C51管脚图管脚图内外程序存储器选择。内外程序存储器选择。EA 访问外访问外ROM控制信号控制信号,当,当EA为高电平时,加电后为高电平时,加电后80C51从片内从片内ROM的的0000H单元开始单元开始取指令,即从片内取指令,即从片内ROM的的0000H开始执行程序;
9、若开始执行程序;若EA为为的低电平,则加电后的低电平,则加电后80C51从从片外片外ROM的的0000H单元开始取单元开始取指令,故此时片外指令,故此时片外ROM的编的编制应该从制应该从0000H开始;开始;为多功能引脚,可自动切换用作数据总线、地址总线、控制总线和或I/O 接口外部引脚。VCCVSSXTAL2XTAL1RSTP0.0P0.1P0.2 P0.3 P0.4 P0.5 P0.6 P0.7P1.0P1.1P1.2 P1.3 P1.4 P1.5 P1.6 P1.7P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0ALEP3.0P3.1P3.2 P3.3 P3
10、.4 P3.5 P3.6 P3.7EAPSENRXD/TXD/INT0/INT1/T0/T1/WR/RD/12345678910111213141516171819204039383736353433323130292827262524242221803180C51 875189C51管脚图管脚图I/OI/O引脚引脚P0P0口:口:P0.0P0.0P0.7P0.7,39393232脚,外接脚,外接存储器时作地址存储器时作地址/数据分时使用口线;数据分时使用口线;不接外部存储器时,可用作为不接外部存储器时,可用作为8 8位准双位准双向向I/OI/O口。口。P1P1口:口:P1.0P1.0P1.7
11、P1.7,1 18 8脚,脚,8 8位准双位准双向向I/OI/O口。口。P2P2口:口:P2.0P2.0P2.7P2.7,21212828脚,脚,8 8位准位准双向双向I/OI/O口。外接存储器时作为高口。外接存储器时作为高8 8位位地址总线。地址总线。P3P3口:口:P3.0P3.0P3.7P3.7,10101717脚,脚,8 8位准位准双向双向I/OI/O口,出于芯片引脚数的限制,口,出于芯片引脚数的限制,P3P3口具有第二输出、输入功能。口具有第二输出、输入功能。q(1 1)P0P0口(口(3232脚脚3939脚)有三种使用方法:脚)有三种使用方法:q作为与外部传送数据的作为与外部传送数
展开阅读全文