主存储器处于全机中心地位课件.pptx
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《主存储器处于全机中心地位课件.pptx》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 主存储器 处于 中心 地位 课件
- 资源描述:
-
1、第第4 4章章 主存储器主存储器4.1 主存储器处于全机中心地位主存储器处于全机中心地位4.2主存储器分类主存储器分类4.3主存储器的主要技术指标主存储器的主要技术指标4.4主存储器的基本操作主存储器的基本操作4.5 读读/写存储器写存储器4.6 非易失性存储器非易失性存储器4.7 DRAM DRAM的研制与发展(略)的研制与发展(略)4.8 半导体存储器的组成与控制半导体存储器的组成与控制4.9 多体交叉存储器多体交叉存储器1感谢你的观看2019年6月23学习目的1.了解主存储器处于全机中心地位、主存储器分类、主存储器的主要技术指标、主存储器的基本操作。2.掌握、存储器的组成、读/写过程的时
2、序和再生产生的原因和实现方法。3.掌握半导体存储器的组成与控制,了解多体交叉存储器的原理和编码方法。2感谢你的观看2019年6月23本章重难点本章重难点重点:1.静、动态存储元的读/写原理,再生产生的原因和实现方法。2.存储器的字扩展、位扩展方式,存储器组成与控制。难点:1.静、动态存储元的读/写原理。2.存储器组成与控制。3感谢你的观看2019年6月234.1主存储器处于全机中心地位主存储器处于全机中心地位 1.正在运行的程序和数据存放于存储器中。CPU直接从存储器取指令或存取数据。2.采用DMA技术或输入输出通道技术,在存储器和输入输出系统之间直接传输数据。3.多处理机系统采用共享存储器来
3、存取和交换数据 4感谢你的观看2019年6月231 1、存储器:、存储器:是计算机系统中的记忆设备,用来存放程序和数据。是计算机系统中的记忆设备,用来存放程序和数据。2 2、存储元:、存储元:存储器的最小组成单位,用以存储存储器的最小组成单位,用以存储1 1位二进制代码。位二进制代码。3 3、存储单元:、存储单元:是是CPUCPU访问存储器基本单位,由若干个具有相同访问存储器基本单位,由若干个具有相同操作属性的存储元组成。操作属性的存储元组成。4 4、单元地址:、单元地址:在存储器中用以表识存储单元的唯一编号,在存储器中用以表识存储单元的唯一编号,CPUCPU通过该编号访问相应的存储单元。通过
4、该编号访问相应的存储单元。5 5、字存储单元、字存储单元:存放一个字的存储单元,相应的单元地址叫字:存放一个字的存储单元,相应的单元地址叫字地址。地址。6 6、字节存储单元、字节存储单元:存放一个字节的存储单元,相应的单元地址存放一个字节的存储单元,相应的单元地址叫字节地址叫字节地址7 7、按字寻址计算机:、按字寻址计算机:可编址的最小单位是字存储单元的计算机。可编址的最小单位是字存储单元的计算机。8 8、按字节寻址计算机、按字节寻址计算机:可编址的最小单位是字节的计算机。:可编址的最小单位是字节的计算机。9 9、存储体:、存储体:存储单元的集合,是存放二进制信息的地方存储单元的集合,是存放二
5、进制信息的地方几个基本概念几个基本概念5感谢你的观看2019年6月23存储器各个概念之间的关系存储器各个概念之间的关系单元地址单元地址00000001.XXXX存储单元存储单元存储元存储元存储容量存储容量存储体存储体6感谢你的观看2019年6月234.24.2存储器分类存储器分类1.1.按存储介质分按存储介质分 半导体存储器:半导体存储器:用半导体器件组成的存储器。用半导体器件组成的存储器。磁表面存储器:磁表面存储器:用磁性材料做成的存储器。用磁性材料做成的存储器。2.2.按存储方式分按存储方式分 随机存储器随机存储器:任何存储单元的内容都能被随机存取,且存取:任何存储单元的内容都能被随机存取
6、,且存取 时间和存储单元的物理位置无关。时间和存储单元的物理位置无关。顺序存储器:顺序存储器:只能按某种顺序来存取,存取时间和存储单元只能按某种顺序来存取,存取时间和存储单元 的物理位置有关。的物理位置有关。7感谢你的观看2019年6月233.3.按存储器的读写功能分按存储器的读写功能分 只读存储器只读存储器(ROM):存储的内容是固定不变的,只能读出而:存储的内容是固定不变的,只能读出而 不能写入的半导体存储器。不能写入的半导体存储器。随机读写存储器随机读写存储器(RAM):既能读出又能写入的半导体存储器。:既能读出又能写入的半导体存储器。4.4.按信息的可保存性分按信息的可保存性分 非永久
7、记忆的存储器:非永久记忆的存储器:断电后信息即消失的存储器。断电后信息即消失的存储器。永久记忆性存储器:永久记忆性存储器:断电后仍能保存信息的存储器。断电后仍能保存信息的存储器。5.按在计算机系统中的作用分按在计算机系统中的作用分 根据存储器在计算机系统中所起的作用,可分为根据存储器在计算机系统中所起的作用,可分为:主存储器主存储器、辅助存储器辅助存储器、高速缓冲存储器高速缓冲存储器、控制存储器控制存储器等。等。8感谢你的观看2019年6月23 半半导导体体存存储储器器 只读只读 存储器存储器 ROMROM 随机读写随机读写存储器存储器RAMRAM 掩膜掩膜 ROMROM 可编程可编程 ROM
8、 ROM(PROMPROM)可擦除可擦除 ROM ROM(EPPROMEPPROM)电擦除电擦除 ROM ROM(E E2 2PROMPROM)静态静态 RAM RAM(SRAMSRAM)动态动态 RAM RAM(DRAMDRAM)半导体存储器半导体存储器9感谢你的观看2019年6月234.34.3主存储器的主要技术指标主存储器的主要技术指标 主存储器的主要性能指标:主存容量、存储器存取时主存容量、存储器存取时间和存储周期时间。间和存储周期时间。1.存储容量:存储容量:按字节或按字寻址,容量为多少字节,单位:KB(210),MB(220),GB(230);地址线数决定最大直接地址线数决定最大直
9、接寻址空间大小寻址空间大小(n位地址:2 2n n)。2.存取时间(存储器访问时间)存取时间(存储器访问时间)(或读或读/写时间写时间):(memory access time)指启动一次存储器操作到完成指启动一次存储器操作到完成该操作所经历的时间。该操作所经历的时间。*读出时间:读出时间:指从CPU向MEM发出有效地址和读命令开始,直到将被选单元的内容读出为止所用的时间。*写入时间:写入时间:指从CPU向MEM发出有效地址和写命令开始,直到信息写入被选中单元为止所用的时间。10感谢你的观看2019年6月233.存储周期时间(又称读存储周期时间(又称读/写周期,或访问周期):写周期,或访问周期
10、):CPUCPU连续启动两次独立的存储器操作所需间隔的最连续启动两次独立的存储器操作所需间隔的最小时间。小时间。(目前一般存储器可达几纳秒(目前一般存储器可达几纳秒(nsns)4.44.4主存储器的基本操作主存储器的基本操作主存储器用来暂时存储CPU正在使用的指令和数据,它和CPU的关系最为密切。主存储器和主存储器和CPUCPU的连接是由总线支持的,的连接是由总线支持的,连接形式如图连接形式如图4 41 1所示。所示。11感谢你的观看2019年6月23CPUCPU与主存之间采取异步工作方式,以与主存之间采取异步工作方式,以readyready信信号表示一次访存操作的结束。号表示一次访存操作的结
11、束。AR:地址寄存器 DR:数据寄存器 12感谢你的观看2019年6月23读(取)操作读(取)操作:从:从CPU送来的地址所指定的存送来的地址所指定的存 储单元中取出信息,再送给储单元中取出信息,再送给CPU。(1)地址)地址-AR-ABCPU将地址信号送至地址总线将地址信号送至地址总线(2)Read CPU发读命令发读命令(3)Wait for MFC 等待存储器工作完成信号等待存储器工作完成信号(4)(AR)-DB-DR 读出信息经数据总线送至读出信息经数据总线送至CPU写(存)操作写(存)操作:将要写入的信息存入:将要写入的信息存入CPU所指所指定的存储单元中。定的存储单元中。(1)地址
12、)地址-AR-ABCPU将地址信号送至地址总线将地址信号送至地址总线(2)数据)数据-DR-DB CPU将要写入的数据送到数据总线将要写入的数据送到数据总线(3)Write CPU发写信号发写信号(4)Wait for MFC 等待存储器工作完成信号等待存储器工作完成信号13感谢你的观看2019年6月234.5 读/写存储器(即随机存储(RAM)存储器存储器工艺工艺双极型双极型MOSMOS型TTLTTL型型ECLECL型型速度很快、功耗大、容量小速度很快、功耗大、容量小电路结构电路结构PMOSPMOSNMOSNMOSCMOSCMOS功耗小、容量大功耗小、容量大(静态(静态MOSMOS除外)除外
13、)工作方式工作方式静态静态MOSMOS动态动态MOSMOS ECL:发射集耦合逻辑电路的简称14感谢你的观看2019年6月23存储存储信息信息原理原理动态存储器动态存储器DRAMDRAM(动态(动态MOSMOS型):型):依靠电容存依靠电容存储电荷的原理存储信息储电荷的原理存储信息。功耗较小,容量大,速度较快,作主存作主存。静态存储器静态存储器SRAMSRAM(双极型、静态MOS型)依靠双稳态电路内部交叉反馈的机制存储依靠双稳态电路内部交叉反馈的机制存储信息。信息。功耗较大,速度快,作作CacheCache。SRAM:利用双稳态触发器来保存信息,只要不断电,信息利用双稳态触发器来保存信息,只要
14、不断电,信息是不会丢失的,因为其不需要进行动态刷新,故称为是不会丢失的,因为其不需要进行动态刷新,故称为“静态静态”存储器。存储器。DRAM:利用利用MOS电容存储电荷来保存信息,使用时需要电容存储电荷来保存信息,使用时需要给电容充电才能使信息保持,即要定期刷新。给电容充电才能使信息保持,即要定期刷新。15感谢你的观看2019年6月23字选择线 位线2 位线1 一一.SRAM:MOS静态存储器的存储静态存储器的存储单元(单元(1bit)Vss T1T2T6T5T3T4VGG VDD ABT1T6:构成一个记忆单元的主体,构成一个记忆单元的主体,能存储一位二进制信息。能存储一位二进制信息。其中:
15、其中:T1、T2存储二进制信存储二进制信息的双稳态息的双稳态F/F.T3、T4:是是T1、T2的负载管的负载管T5、T6:构成门控电路:构成门控电路电路中有一条字线:用来选择这电路中有一条字线:用来选择这个记忆单元。个记忆单元。有两条位线:用来传送读写信号。有两条位线:用来传送读写信号。A1,B0:T1止,止,T2通,记忆单元存储通,记忆单元存储“0”A0,B1:T1通,通,T2止,记忆单元存储止,记忆单元存储“1”字线字线“0”,记忆单元未被选中,记忆单元未被选中,T5、T6止,止,F/F与位线断开,原存信息与位线断开,原存信息不会丢失,称保持状态。不会丢失,称保持状态。字线字线“1”,记忆
16、单元被选中,记忆单元被选中,T5、T6通,可进行读、写操作。通,可进行读、写操作。16感谢你的观看2019年6月23(1)读操作 因为T5、T6通则A、B点与位线1、位线2相连。若记忆单元为“1”A0,B1。T1通,T2止,则位线1产生负脉冲。若记忆单元为“0”A1,B0 T1止,T2通,则位线2产生负脉冲。这样根据两条位线上哪一条产生负脉冲判断这样根据两条位线上哪一条产生负脉冲判断读出读出1还是还是0。字线字线“1”,记忆单元被选中,记忆单元被选中,T5、T6通,可进行读、写操作。通,可进行读、写操作。17感谢你的观看2019年6月23(2)写操作)写操作 若要若要写入写入“1”,则使则使位
17、线位线1输入输入“0”,位线位线2输入输入“1”,它们分别通过它们分别通过T5、T6管管迫使迫使T1通、通、T2止止A0,B1,使记忆单元内容变成,使记忆单元内容变成“1”,完成写,完成写“1”操作操作 若要若要写入写入“0”,则使,则使位线位线1输入输入“1”,位线位线2输入输入“0”,它们分别通过它们分别通过T5、T6管管迫使迫使T1止、止、T2通通A1,B0,使记忆单元内容变成,使记忆单元内容变成“0”,完成写,完成写“0”操作操作 在该记忆单元在该记忆单元未被选中或读出时,电路处于双稳态未被选中或读出时,电路处于双稳态,F/F工作状态由电源工作状态由电源VDD不断给不断给T1、T2供电
18、,以保持信供电,以保持信息息,但是,但是只要电源被切断,原存信息便会丢失只要电源被切断,原存信息便会丢失,这就,这就是是半导体存储器的易失性半导体存储器的易失性。18感谢你的观看2019年6月23图图4.34.3是用图是用图4.24.2所示单元组成的所示单元组成的16X116X1位静态存储器的结构图。位静态存储器的结构图。19感谢你的观看2019年6月23T1T6:存储单元(存储单元(1bit)16个存储单元排列成个存储单元排列成4*4矩阵的形式,每个存储单元被连接矩阵的形式,每个存储单元被连接到不同字线、列线的交叉处,并加上读到不同字线、列线的交叉处,并加上读/写控制电路,用地址编写控制电路
19、,用地址编译器提供字线、列线选择信号。译器提供字线、列线选择信号。要访问要访问16个存储单元,需要个存储单元,需要4位地址位地址A0A3,A0A1:行地址,经行地址,经X译码器产生译码器产生4个译码信号来选择个译码信号来选择4行。行。A2A3:列地址,经列地址,经Y译码器产生译码器产生4个译码信号来选择个译码信号来选择4列。列。这样用这样用4位地址位地址A0A3可选中行、列交叉处的存储单元。可选中行、列交叉处的存储单元。为了用为了用Y译码信号选择一列,在每个存储单元处加两个译码信号选择一列,在每个存储单元处加两个MOS管管T7、T8。用于选择把指定列的全部存储单元的用于选择把指定列的全部存储单
20、元的T5、T6管与该列的位线管与该列的位线1、位线、位线2连接,而其他各列的全部存储单元都与对应列的位线连接,而其他各列的全部存储单元都与对应列的位线1、位线、位线2断开。断开。20感谢你的观看2019年6月23当一个存储单元被选中,它的字线使该存储单元的T5、T6管导通。列线把该存储单元的T7、T8管导通。若,执行写写操作,写入数据DIN,经T5、T6、T7、T8,写入F/F。若,执行读读操作,F/F的状态经T5、T6、T7、T8和位线1、位线2,送入读出放大器,得到读出数据信号Dout.0WE1WE1K*1位位1k=210,需要需要10根地址线。根地址线。A0A4:X地址译码器地址译码器A
21、5A9:Y地址译码器地址译码器组成组成32*32的存储矩阵的存储矩阵控制端:控制端:未选,:允许读,:允许写,:允许写片选xCSWE1CS1WE0CS0WE0CSWE:21感谢你的观看2019年6月231K bit SRAM1K bit SRAM22感谢你的观看2019年6月232.SRAM2.SRAM存储器的组成存储器的组成 一个一个SRAM存储器由存储器由存储体存储体、读写电路读写电路、地址译码电路地址译码电路和和控制电路控制电路等组成。等组成。23感谢你的观看2019年6月23 一个基本存储电路只能存储一个二进制位。一个基本存储电路只能存储一个二进制位。将基本的存储电路有规则地组织起来,
22、就是存储体。将基本的存储电路有规则地组织起来,就是存储体。存储体又有不同的组织形式:存储体又有不同的组织形式:将各个字的将各个字的同一位同一位组织在一个芯片中;组织在一个芯片中;将各个字的将各个字的4 4位位组织在一个芯片中,组织在一个芯片中,如:如:2114 1K2114 1K4 4;将各个字的将各个字的8 8位位组织在一个芯片中,组织在一个芯片中,如:如:6116 2K6116 2K8 8;如图所示:如图所示:存储体将存储体将40964096个字的同一位组织在一个集成片中;个字的同一位组织在一个集成片中;需需1616个片子组成个片子组成409640961616的存储器;的存储器;40964
23、096通常排列成矩阵形式,如通常排列成矩阵形式,如 64646464,由行选、列选线选,由行选、列选线选中所需的单元。中所需的单元。(1)存储体存储体24感谢你的观看2019年6月23(2)地址译码器地址译码器 单译码方式单译码方式适用于小容量存储器中,只有一个译码器。适用于小容量存储器中,只有一个译码器。25感谢你的观看2019年6月23 双译码方式双译码方式地址译码器分成两个,可地址译码器分成两个,可有效减少有效减少选择线的数目选择线的数目。x1x6426感谢你的观看2019年6月23(3)驱动器驱动器 双译码结构中,在译码器输出后加驱动器,驱动挂在各条双译码结构中,在译码器输出后加驱动器
24、,驱动挂在各条X方向选择线上的所有存储元电路。方向选择线上的所有存储元电路。(4)I/O电路电路 处于数据总线和被选用的单元之间,处于数据总线和被选用的单元之间,控制被选中的单元读控制被选中的单元读出或写入,放大信息。出或写入,放大信息。(5)片选片选 在地址选择时,首先要选片在地址选择时,首先要选片,只有当片选信号有效时,此片只有当片选信号有效时,此片所连的地址线才有效。所连的地址线才有效。(6)输出驱动电路输出驱动电路 为了扩展存储器的容量,常需要将几个芯片的数据线并联为了扩展存储器的容量,常需要将几个芯片的数据线并联使用;另外存储器的读出数据或写入数据都放在双向的数据使用;另外存储器的读
25、出数据或写入数据都放在双向的数据总线上。这就用到三态输出缓冲器。总线上。这就用到三态输出缓冲器。27感谢你的观看2019年6月233.SRAM3.SRAM存储器芯片实例存储器芯片实例Intel 211410244 的存储器:的存储器:4096 个基本存储单元,排成个基本存储单元,排成 6464(64164)的矩阵;的矩阵;需需 10 根地址线寻址;根地址线寻址;X 译码器输出译码器输出 64 根选择线,分别选择根选择线,分别选择 1-64 行;行;Y 译码器输出译码器输出 16 根选择线,分别选择根选择线,分别选择 1-16 列控制各列的位列控制各列的位 线控制门。线控制门。28感谢你的观看2
展开阅读全文