逻辑门电路及组合逻辑电路讲解课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《逻辑门电路及组合逻辑电路讲解课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 逻辑 门电路 组合 逻辑电路 讲解 课件
- 资源描述:
-
1、 本章的主要内容:本章的主要内容:逻辑代数的产生:1849年英国数学家乔治布尔(George Boole)首先提出,用来描述客观事务逻辑关系的数学方法称为布尔代数。后来被广泛用于开关电路和数字逻辑电路的分析与设计所以也称为开关代数或逻辑代数。逻辑代数中用字母A、B、C、等表示变量逻辑变量,每个逻辑变量的取值只有两种可能0和1。它们也是逻辑代数中仅有的两个常数。0和1只表示两种不同的逻辑状态,不表示数量大小。A、B、C、等表示原变量,等表示反变量。、CBA可用F表示电路的输出。逻辑函数可表示为,C,B,A C,B,A,FfABF三种基本运算是:与、或、非(反)。三种基本运算是:与、或、非(反)。
2、它们都有集成门电路与之对应,与门、它们都有集成门电路与之对应,与门、或门和非门。或门和非门。1.“与与”逻辑及逻辑及“与门与门”逻辑关系:决定事件的逻辑关系:决定事件的全部条件都满足时,事全部条件都满足时,事件才发生。这就是件才发生。这就是与与逻逻辑。辑。用用1 1表示开关接通,表示开关接通,0 0表示开关的断表示开关的断开;开;1表示灯亮,可得如下表示灯亮,可得如下真值表:真值表:与逻辑的逻辑表达式为:与逻辑的逻辑表达式为:F=A B或或F=AB用集成逻辑门电路实现与逻辑关系,即为逻辑门,与门的逻辑逻辑符号为:用集成逻辑门电路实现与逻辑关系,即为逻辑门,与门的逻辑逻辑符号为:只有输入全为只有
3、输入全为1 1 时,输出才为时,输出才为1 1111001010000FBA与门与门有0出0全1出1门电路的逻辑关系可以用波形图表示。门电路的逻辑关系可以用波形图表示。2.或运算、或逻辑、或门或运算、或逻辑、或门 逻辑关系:决定事件的诸条件中,只逻辑关系:决定事件的诸条件中,只要有任意一个满足,事件就会发生。要有任意一个满足,事件就会发生。这就是这就是或或逻辑。逻辑。真值表111101110000FBA输入有一个为输入有一个为1时,输出就为时,输出就为1有1出1全0出0或逻辑的逻辑表达式为:或逻辑的逻辑表达式为:F=A+B可用逻辑或门实现这种运算,或门的逻辑符号为:可用逻辑或门实现这种运算,或
4、门的逻辑符号为:或门或门或门的波形为:或门的波形为:ABF3.非运算、非逻辑、非门非运算、非逻辑、非门 逻辑关系:决定事件的条件满足,事逻辑关系:决定事件的条件满足,事件不会发生;条件不满足时,事件才件不会发生;条件不满足时,事件才发生。这就是发生。这就是非非逻辑。逻辑。真值表有0出1有1出0非逻辑的逻辑表达式为:非逻辑的逻辑表达式为:可用逻辑非门实现这种运算,非门的逻辑符号为:可用逻辑非门实现这种运算,非门的逻辑符号为:非门非门AF1非门的波形为:非门的波形为:AF(二二)复合逻辑运算及其复合门复合逻辑运算及其复合门 用两个以上基本运算构成的逻辑运算。包括用两个以上基本运算构成的逻辑运算。包
5、括与非、或非、与或非、异与非、或非、与或非、异或和同或或和同或运算。和三个基本运算一样,它们都有集成门电路与之对应。运算。和三个基本运算一样,它们都有集成门电路与之对应。真值表(除与或非运算外)真值表(除与或非运算外)互为互为非非逻辑关系逻辑关系互为互为非非逻辑关系逻辑关系逻辑门符号:逻辑门符号:10001 101011 001010 110110 0A BA BA+BABA B10001 101011 001010 110110 0A BA BA+BABA B逻辑变量与非逻辑 或非逻辑异或逻辑同或逻辑=1ABF异或的逻辑式异或的逻辑式Y=AB+ABY=AB+AB 两个变量取相同值时,输出为两
6、个变量取相同值时,输出为0 0;取不同值时,输出为;取不同值时,输出为1 1同或的逻辑式同或的逻辑式Y=A B+A BY=A B+A B 两个变量取相同值时,输出为两个变量取相同值时,输出为1 1;取不同值时,输出为;取不同值时,输出为0 0与或非逻辑与或非逻辑Y=AB+CDA与与B等于等于1,或者,或者C与与D等于等于1,F F等于等于0 0。逻辑符号:逻辑符号:&1ABCDF三态与非门三态与非门实际用中有时需要将两个和多个与非门的输出端接在同一线上,需要实际用中有时需要将两个和多个与非门的输出端接在同一线上,需要一种输出端除一种输出端除0 0和和1 1两种状态外的第三种状态,即开路状态。两
7、种状态外的第三种状态,即开路状态。1.基本运算法则基本运算法则0A=0 1A=A AA=A 0AA0+A=A 1+A=1 A+A=A 1AAAA 2.交换律交换律AB=BA A+B=B+A 3.结合律结合律ABC=(AB)C=A(BC)A+B+C=A+(B+C)=(A+B)+C 4.分配律分配律A(B+C)=AB+AC A+BC=(A+B)(A+C)证:(A+B)(A+C)=AA+AB+AC+BC=A+A(B+C)+BC=A1+(B+C)+BC=A+BC5.吸收律吸收律A(A+B)=A证:A(A+B)=AA+AB=A+AB=A(1+B)=AABBAAA+AB=ABABAA证:BAAABAABA
8、ABAABABABA6.反演律反演律(摩根定律摩根定律)BAABBABA(一一)应用逻辑代数运算法则化简应用逻辑代数运算法则化简1.并项法并项法利用公式1AAABAAB、可将两项并为一项。CABBAABCFBACCABBAABB2.吸收法吸收法利用公式A+AB=A,将AB项消去。BAFEBCDABAF利用公式BABAA,可消去多余因子。CBCAABFCBAABCABABCAB3.拆项法拆项法利用公式1AA将某项乘以AA,然后拆成两项,再分别与其他项合并。CBC AABFAAC BC AABC BAC ABC AAB C BAC AC ABABC AAB4.添项法添项法利用公式A+A=A,可以将
9、函数中重复或多次写入某一项,再合并化简。CABCBAABCFCABCABCBAABCAACBCCABCBAB(二二)应用卡诺图化简逻辑函数应用卡诺图化简逻辑函数卡诺图:与变量的最小项对应的按一定规则排列的方格图,每一小方格填入一个最小项。最小项为满足下列条件的“与”项。1)各项都含有所有输入变量,每个变量是它的一个因子。2)各项中每个因子以原变量(A,B,C,)的形式或以反变量,C,B,A的形式出现一次。如三变量的全部最小项为ABC,CAB C,BA,CBA BC,A,CBA C,B A,C B An个变量有2n个组合,最小项有2n个,卡诺图1.卡诺图卡诺图相应有2n个小方格。2.应用卡诺图化
10、简逻辑函数应用卡诺图化简逻辑函数应用卡诺图化简逻辑函数时,先将逻辑式中的最小项分别用1填入相应的小方格内。如果逻辑式中的最小项不全,则填写0或空着不填。如果逻辑式不是由最小项构成,一般应先化为最小项。化简方法:1)将取值为1的相邻小方格圈在一起,相邻小方格包括最上行与最下行及最 左列与最右列同列或同行两端的两个小方格,称为逻辑相邻。2)圈的个数应最少,圈内小方格个数应尽可能多。每圈一个新圈时,必须包 含至少一个未被圈过的取值为1的小方格;每一个取值为1的小方格可被圈 多次,但不能遗漏。3)按着循环码排列变量取值时,相邻小方格中最小项之间只有一个变量取值 不同。相邻的两项可合并为一项,消去一个因
11、子;相邻的四项可合并为一 项,消去两个因子;依此类推,相邻的2n项可合并为一项,消去n个因子。4)将合并的结果相加,即为所求的最简“与或”式。例8-6 化简BAB AAFBAB ABBAFBAB AAB BA0101111ABBAF例8-8 应用卡诺图化简CABCBABCACB AF BCA000111100 01321 4576CA1111CACAC AF例8-11 化简D C BADCABD CBAD C B AF,15,5,2,100,4,13,8,7DCBADCB ADCBAABCDBCDA CDAB0001111000013201457611121315141089111011111
12、1111DBBDCBADBBDCBAFD C ADBBDD C AF 由门电路组成的逻辑电路称为组合逻辑电路,简称组合电由门电路组成的逻辑电路称为组合逻辑电路,简称组合电路。其路。其特点是在任意时刻,电路的输出状态仅取决于该时刻各特点是在任意时刻,电路的输出状态仅取决于该时刻各输入状态的组合,而与电路的原状态无关。输入状态的组合,而与电路的原状态无关。组合电路是一种组合电路是一种无无记忆功能记忆功能的逻辑电路。的逻辑电路。组合电路的分析是根据给出的逻辑电路,从输入端开始逐组合电路的分析是根据给出的逻辑电路,从输入端开始逐级推导出输出端的逻辑函数表达式,并依据该表达式,列出真级推导出输出端的逻辑
13、函数表达式,并依据该表达式,列出真值表,从而确定该组合电路的逻辑功能。其分析步骤如下:值表,从而确定该组合电路的逻辑功能。其分析步骤如下:一、组合电路的分析一、组合电路的分析由逻辑图写出各门电路输出端的逻辑表达式;由逻辑图写出各门电路输出端的逻辑表达式;化简和变换各逻辑表达式;化简和变换各逻辑表达式;列写逻辑真值表;列写逻辑真值表;根据真值表和逻辑表达式,确定该电路的功能。根据真值表和逻辑表达式,确定该电路的功能。例例8-12 分析如图所示电路的逻辑功能。分析如图所示电路的逻辑功能。解 写出逻辑表达式并化简 列写逻辑真值表 逻辑功能分析ABABBABAABBAABBAABF1110010101
14、00FBA 两个变量取相同值时,输出为两个变量取相同值时,输出为1 1;取不同值时,输出为;取不同值时,输出为0 0同或逻辑同或逻辑例例8-13 分析图分析图8-33所示电路的逻辑功能。所示电路的逻辑功能。解 写出逻辑表达式并化简 ABCAABCBABCCABCCABCBABCAABCCABCBABCAABCF)CBA(ABC CBAABCCBAABC 列写逻辑真值表 逻辑功能分析只有A、B、C全为0或全为1时,输出F才为1。故该电路称为“判一致电路”,可用于判断三个输入端的状态是否一致。组合电路设计与组合电路分析过程相反,它是根据给定的逻组合电路设计与组合电路分析过程相反,它是根据给定的逻辑
15、功能要求,设计能实现该功能的最简单的电路。其设计步辑功能要求,设计能实现该功能的最简单的电路。其设计步骤如下:骤如下:根据给定设计问题的逻辑关系或逻辑要求,列出真值表;根据给定设计问题的逻辑关系或逻辑要求,列出真值表;根据真值表写出逻辑表达式;根据真值表写出逻辑表达式;化简或变换逻辑表达式;化简或变换逻辑表达式;根据最简的逻辑表达式画出相应的逻辑电路图。根据最简的逻辑表达式画出相应的逻辑电路图。例例8-14 试设计一个三输入的三位奇数校验电路。要求输入试设计一个三输入的三位奇数校验电路。要求输入A、B、C中有中有奇数个奇数个1时,输出为时,输出为1,否则输出为,否则输出为0。A B CFA B
16、 CF0 0 00 0 10 1 00 1 101101 0 01 0 11 1 01 1 11001解 根据题意列出逻辑真值表。由真值表写出逻辑表达式:ABCCBACBACBAF 化简该逻辑表达式。可见上述逻辑表达式已经是最简的。画出逻辑电路图。如果输入只给出原变量,对所用器件没有要求,则可画出如图所示的逻辑电路。ABCCBACBACBAFABC111F如果输入只给出原变量,要求只用与非门实现,则应对上述逻辑表达如果输入只给出原变量,要求只用与非门实现,则应对上述逻辑表达式用摩根律进行变换:式用摩根律进行变换:ABCCBACBACBAFABCCBACBACBA 例例8-15 某工厂有某工厂有
展开阅读全文