第2章组合逻辑电路-数字电子技术课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第2章组合逻辑电路-数字电子技术课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 组合 逻辑电路 数字 电子技术 课件
- 资源描述:
-
1、第2章 组合逻辑电路第2章 组合逻辑电路江西现代职业技术学院江西现代职业技术学院 王连英王连英国家级精品资源共享课程国家级精品资源共享课程数字电子技术数字电子技术课件编辑制作:程豪 邹珺 徐芳第2章 组合逻辑电路学习目标及重点与难点学习目标及重点与难点 学习目标学习目标l 熟练掌握组合逻辑电路的分析和设计方法。熟练掌握组合逻辑电路的分析和设计方法。l 掌握常用组合逻辑功能器件,尤其是译码器和数掌握常用组合逻辑功能器件,尤其是译码器和数据选择器的逻辑功能及使用方法。据选择器的逻辑功能及使用方法。l 了解加法器、数值比较器、编码器的逻辑功能及了解加法器、数值比较器、编码器的逻辑功能及使用。使用。l
2、 了解组合逻辑电路中竞争冒险现象产生的原因及了解组合逻辑电路中竞争冒险现象产生的原因及其常用的消除方法。其常用的消除方法。第第2章章 学习目标及重点与难点学习目标及重点与难点 第2章 组合逻辑电路重点与难点重点与难点u 组合逻辑电路的特点;组合逻辑电路的特点;u 组合逻辑电路的分析方法和设计方法;组合逻辑电路的分析方法和设计方法;u 常用集成组合逻辑器件(电路)的逻辑功能、使常用集成组合逻辑器件(电路)的逻辑功能、使用方法和技用方法和技 能;能;u 组合逻辑电路中的竞争冒险现象及其常用的消除组合逻辑电路中的竞争冒险现象及其常用的消除方法。方法。学习目标及重点与难点学习目标及重点与难点 第2章
3、组合逻辑电路在数字系统中,根据结构和工作原理,可以将常用在数字系统中,根据结构和工作原理,可以将常用的数字部件分成组合逻辑电路和时序逻辑电路两大类。的数字部件分成组合逻辑电路和时序逻辑电路两大类。在组合逻辑电路中,任意时刻的输出状态只取决于该在组合逻辑电路中,任意时刻的输出状态只取决于该时刻电路输入状态的组合,而与电路原来的状态无关,时刻电路输入状态的组合,而与电路原来的状态无关,没有记忆功能。没有记忆功能。组合逻辑电路一般由门电路组成,电路中不含具组合逻辑电路一般由门电路组成,电路中不含具有记忆功能的单元电路,也没有输出、输入间的反馈有记忆功能的单元电路,也没有输出、输入间的反馈通路。通路。
4、组合逻辑电路概述组合逻辑电路概述2.1.12.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路依据组合逻辑电路写出逻辑函数表达式,列出真值表,依据组合逻辑电路写出逻辑函数表达式,列出真值表,分析确定电路逻辑功能的过程,称为组合逻辑电路分析。分析确定电路逻辑功能的过程,称为组合逻辑电路分析。其大致步骤如下:其大致步骤如下:l 依据逻辑电路,从输入到输出,逐级写出逻辑函数表依据逻辑电路,从输入到输出,逐级写出逻辑函数表达式,直至写出最终输出与输入逻辑变量间的逻辑函数达式,直至写出最终输出与输入逻辑变量间的逻辑函数表达式。表达式。l 将逻辑函数表达式进行化简,以得出最简表达式。将
5、逻辑函数表达式进行化简,以得出最简表达式。l 依据化简后的逻辑函数表达式列出真值表依据化简后的逻辑函数表达式列出真值表l 根据真值表和表达式对逻辑电路进行分析,并确定其根据真值表和表达式对逻辑电路进行分析,并确定其逻辑功能。逻辑功能。组合逻辑电路分析组合逻辑电路分析2.1.22.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路 例例2.1.1 已知逻辑电路如图已知逻辑电路如图2.1.1所示,试分析该电路的逻辑功能。所示,试分析该电路的逻辑功能。解:解:第一步第一步,写出逻辑函数表达式写出逻辑函数表达式2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路第
6、二步第二步,列出相应的真值表,如表,列出相应的真值表,如表2.1.12.1.1所示所示 2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路第三步第三步,分析逻辑功能。分析真值表可知,当输入分析逻辑功能。分析真值表可知,当输入逻辑变量同意为逻辑变量同意为1 1、反对为、反对为0 0,输出逻辑变量通过为,输出逻辑变量通过为1 1、否决为否决为0 0时,在时,在3 3个输入逻辑变量个输入逻辑变量A、B、C 中有中有2 2个或个或2 2个以上为个以上为1 1时,时,Y 为为1 1,否则,否则Y 为为0 0。所以,该电路是一。所以,该电路是一个可依据少数服从多数原则、判明表决结果的
7、三人表个可依据少数服从多数原则、判明表决结果的三人表决电路。决电路。2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路组合逻辑电路设计是用逻辑函数表达式来描述实际组合逻辑电路设计是用逻辑函数表达式来描述实际的逻辑问题,并得出满足这一实际逻辑问题最简逻辑的逻辑问题,并得出满足这一实际逻辑问题最简逻辑电路的过程。其步骤大致如下:电路的过程。其步骤大致如下:l 分析实际逻辑问题要求的逻辑功能,确定输入、输分析实际逻辑问题要求的逻辑功能,确定输入、输出逻辑变量数及表示符号,并进行逻辑赋值。出逻辑变量数及表示符号,并进行逻辑赋值。l 根据逻辑功能要求和逻辑关系列出真值表。根据逻辑功
8、能要求和逻辑关系列出真值表。l 根据真值表写出逻辑函数表达式,并依据所选用的根据真值表写出逻辑函数表达式,并依据所选用的逻辑器件进行化简或变换,得出最简逻辑表达式。逻辑器件进行化简或变换,得出最简逻辑表达式。l 根据最简逻辑表达式画出逻辑电路图。根据最简逻辑表达式画出逻辑电路图。组合逻辑电路设计组合逻辑电路设计2.1.32.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路 例例2.1.2 2.1.2 试用与非门设计一个交通控制信号灯故障报警电试用与非门设计一个交通控制信号灯故障报警电路。要求红、绿、黄路。要求红、绿、黄3 3个交通控制信号灯,在任何时候都必个交通控制信号灯,
9、在任何时候都必须有一个亮,而且只能有一个亮,否则就产生报警信号。须有一个亮,而且只能有一个亮,否则就产生报警信号。解:解:(1)(1)根据设计要求确定根据设计要求确定3 3个输入变量个输入变量I2、I1、I0分别代分别代表红、绿、黄表红、绿、黄3 3个交通控制信号灯,且亮为个交通控制信号灯,且亮为1 1,不亮为,不亮为0 0;输出变量输出变量F代表报警信号,且高电平代表报警信号,且高电平1 1有效。有效。2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路 (2)(2)由设计要求由设计要求,有真值表,如表有真值表,如表2.1.22.1.2所示所示。2.1 组合逻辑电路分析与
10、设计组合逻辑电路分析与设计第2章 组合逻辑电路(3)(3)根据真值表,有逻辑函数表达式根据真值表,有逻辑函数表达式(4)利用卡诺图将上述与或逻辑表达式进行化简,如利用卡诺图将上述与或逻辑表达式进行化简,如图图2.1.2 所示,得到最简与或表达式所示,得到最简与或表达式2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路(5)工程中一般还要求最简表达式中使用集成逻辑门工程中一般还要求最简表达式中使用集成逻辑门电路的种类和数量最少。若采用四电路的种类和数量最少。若采用四2输入与非门输入与非门74LS00和和二二4输入与非门输入与非门74LS20,则有表达式,则有表达式2.1 组
11、合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路(6)方案一,依据上述表达式,可采用方案一,依据上述表达式,可采用2块四块四2输入与非输入与非门门74LS00和和2块二块二4输入与非门输入与非门74LS20有逻辑电路(有逻辑电路(1),如),如图图2.1.3 所示。所示。2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路 方案二,为减少上述表达式中的与项数(方案二,为减少上述表达式中的与项数(4个),可进个),可进行合并处理。若采用六非门(反相器)行合并处理。若采用六非门(反相器)74LS04和三和三3输入输入与与非非门门74LS10,有表达式,有表达式2.
12、1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路依据上式,可采用依据上式,可采用1块六非门(反相器)块六非门(反相器)74LS04和和2块三块三3输入与非输入与非门门74LS10有逻辑电路(有逻辑电路(2),如图),如图2.1.4 所示。与方案一比较,方案二,所示。与方案一比较,方案二,一是减少了集成块的数量,二是不失为一种设计技巧。一是减少了集成块的数量,二是不失为一种设计技巧。2.1 组合逻辑电路分析与设计组合逻辑电路分析与设计第2章 组合逻辑电路加法运算是数字系统中不可或缺的基本运算单元,加法运算是数字系统中不可或缺的基本运算单元,能实现加法运算逻辑功能的器件称为加法
13、器。能实现加法运算逻辑功能的器件称为加法器。两个一位二进制数相加时,若只考虑本位相加产生两个一位二进制数相加时,若只考虑本位相加产生的本位和及进位,而不考虑来自低位进位数相加的运算的本位和及进位,而不考虑来自低位进位数相加的运算电路称为半加器。用与非门组成的半加器,如图电路称为半加器。用与非门组成的半加器,如图2.2.12.2.1(a a)所示,有)所示,有1.1.半加器半加器加法器加法器2.2.12.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路式中,式中,S称为两个一位二进制称为两
14、个一位二进制A和和B加数时产生的本位和,加数时产生的本位和,C为向为向高位产生的进位。显然,半加器也可由异或门和与门来构建,如图高位产生的进位。显然,半加器也可由异或门和与门来构建,如图2.2.1(b)所示。半加器的逻辑符号如图)所示。半加器的逻辑符号如图2.2.1(c)所示,半加器的真值如)所示,半加器的真值如表表2.2.1所示。所示。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路2.2.全加器全加器两个一位二进制数相加时,在考虑本位相加的同时,还考虑与两个一位二进制数相加时,在考虑本位相加的同时,还考虑与来自相邻低位进位数相加的运算电路称为全加器。全加器的
15、组成及来自相邻低位进位数相加的运算电路称为全加器。全加器的组成及逻辑符号,分别如图逻辑符号,分别如图2.2.22.2.2(a a)和)和2.2.22.2.2(b b)所示,有)所示,有2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路全加器的真值如表全加器的真值如表2.2.2所示。所示。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路3.3.多位串行进位加法器多位串行进位加法器 若需多位数相加,则可采用并行相加串行进位的方式来完成。若需多位数相加,则可采用并行相加串行进位的方式来完成。例如,例如,2个个4位二进制数位二进制数A3A2
16、A1A0和和B3B2B1B0相加,可采用相加,可采用4个全加个全加器构成器构成4位二进制数加法器,其逻辑图如图位二进制数加法器,其逻辑图如图2.2.3所示。所示。图中图中4个全加器的进位端依次串接,任意个全加器的进位端依次串接,任意1位的加法运算在低位的加法运算在低1位位的运算完成之后才能进行,这种进位方式称为串行进位。串行进位的运算完成之后才能进行,这种进位方式称为串行进位。串行进位加法器逻辑电路比较简单,但运算速度不高。加法器逻辑电路比较简单,但运算速度不高。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路4.4.超前进位加法器超前进位加法器为了提高运算速度
17、,减少进位信号逐级传递所花费的时间,为了提高运算速度,减少进位信号逐级传递所花费的时间,将多个运算电路之间的进位信号连接成并行进位结构,使每位将多个运算电路之间的进位信号连接成并行进位结构,使每位加法器产生的和数信号与进位信号几乎同时产生,便构成了超加法器产生的和数信号与进位信号几乎同时产生,便构成了超前进位加法器,或称并行进位加法器。前进位加法器,或称并行进位加法器。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路例如,例如,4位超前进位加法器位超前进位加法器74LS283,其逻辑功能示意图和引脚图分别,其逻辑功能示意图和引脚图分别如图如图2.2.4(a)和)
18、和2.2.4(b)所示。其中,)所示。其中,A3A2A1A0和和B3B2B1B0是是2个个4位二位二进制数的输入端,进制数的输入端,CI是进位输入端,是进位输入端,S3S2S1S0是和数输出端,是和数输出端,CO是进位输出是进位输出端。端。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路 例例2.2.1 2.2.1 试用试用4 4位二进制超前进位加法器位二进制超前进位加法器74LS28374LS283设计一个将设计一个将8421BCD8421BCD码转换为余码转换为余3 3码的代码转换电路。码的代码转换电路。解:解:设待转换的设待转换的8421BCD8421BC
19、D码码从从A A3 3A A2 2A A1 1A A0 0输入,将输入,将B B3 3B B2 2B B1 1B B0 0设置为设置为00110011。因为,余。因为,余3BCD3BCD码等于码等于8421BCD8421BCD码加上码加上00110011(十进制数(十进制数3 3)。所以,和)。所以,和数数S S3 3S S2 2S S1 1S S0 0即为所求代码转换即为所求代码转换后的余后的余3 3码。具体电路如图码。具体电路如图2.2.2.52.5所示。所示。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路在数字系统和计算机中,常需要比较两个数的大小或是否
20、相等,在数字系统和计算机中,常需要比较两个数的大小或是否相等,能实现这一逻辑功能的器件称为数值比较器。能实现这一逻辑功能的器件称为数值比较器。1.41.4位二进制数数值比较器位二进制数数值比较器两个两个4位二进制数位二进制数A3A2A1A0和和B3B2B1B0进行比较时,需要从高位进行比较时,需要从高位到低位逐位进行比较。如果高位数不相等,则高位数比较结果就是到低位逐位进行比较。如果高位数不相等,则高位数比较结果就是两个两个4位二进制数比较的结果,且与低位数无关。这时,比较结果输位二进制数比较的结果,且与低位数无关。这时,比较结果输出端出端FA B或或FA B两者之一输出有效高电平。只有在高位
21、数相等时,两者之一输出有效高电平。只有在高位数相等时,才需进行低位数比较,且低位数比较结果就是两个才需进行低位数比较,且低位数比较结果就是两个4位二进制数的比位二进制数的比较结果。如果两个较结果。如果两个4位二进制数相等,则比较结果取决于相邻低位比位二进制数相等,则比较结果取决于相邻低位比较器的级联输入信号较器的级联输入信号IA B、IA B、IA=B。数值比较器数值比较器2.2.22.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路常用的集成常用的集成4位二进位二进制数数值比较器有制数数值比较器有74LS85、CC14585等。等。4位数位数值比较器值比较器74L
22、S85的真值的真值表如表表如表2.2.3所示,逻辑所示,逻辑功能示意图和引脚图分功能示意图和引脚图分别如图别如图2.2.6(a)和)和2.2.6(b)所示。其中,)所示。其中,A3A2A1A0和和B3B2B1B0是是2个个4位二进制数的输入端,位二进制数的输入端,IA B、IA B、IA=B是级联输是级联输入端,入端,FA B、FA B、FA=B是比较结果输出端。是比较结果输出端。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路2.2.数值比较器的级联扩展数值比较器的级联扩展 如果只
23、用一块数值比较器如果只用一块数值比较器74LS85对两个对两个4位二进制数进行比较,级位二进制数进行比较,级联输入端联输入端IAB、IA B应接应接0,IA=B应接应接1。用两块。用两块4位数值比较器位数值比较器74LS85串串接级联扩展构成的接级联扩展构成的8位数值比较器,如图位数值比较器,如图2.2.7所示。对于两个所示。对于两个8位二进位二进制数,若高制数,若高4位二进制数相同,则它们的大小应由低位二进制数相同,则它们的大小应由低4位二进制数的比位二进制数的比较结果确定。因此,低较结果确定。因此,低4位数值比较器的输出端应分别与高位数值比较器的输出端应分别与高4位数值比位数值比较器的级联
24、输入端较器的级联输入端IAB、IA B、IA=B对应连接。对应连接。同理可级联扩展构成同理可级联扩展构成12位、位、16位或更多位数的数值位或更多位数的数值比较器。比较器。2.2 常用组合逻辑功能器件及应用常用组合逻辑功能器件及应用第2章 组合逻辑电路3.3.数值比较器应用举例数值比较器应用举例 例例2.2.2 设设2个物理量经检测处理后转换为个物理量经检测处理后转换为2个个4位二进制数位二进制数A和和B,试设计一个比较判别电路。要求:当试设计一个比较判别电路。要求:当A B时,时,LED红色指示灯亮;红色指示灯亮;当当A B时,时,LED黄色指示灯亮;当黄色指示灯亮;当A=B时,时,LED绿
25、色指示灯亮。绿色指示灯亮。解:解:依据设计要求,设计依据设计要求,设计比较判别电路如图比较判别电路如图2.2.8所所示。为减轻数值比较器示。为减轻数值比较器74LS85的负荷、提升驱动能的负荷、提升驱动能力、安全工作,比较结果力、安全工作,比较结果输出输出FA B、FA B、FA=B分分别通过一别通过一74LS03(四(四2输输入)与非门(入)与非门(OC门)与门)与LED指示灯相连。由工作指示灯相连。由工作电源电源VCC=5V,取,取LED指指示灯正向导通压降为示灯正向导通压降为2 V、工作电流为工作电流为10mA,进行,进行估算,取上拉电阻估算,取上拉电阻R=330。2.2 常用组合逻辑功
展开阅读全文