数字电子技术ch8课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电子技术ch8课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 ch8 课件
- 资源描述:
-
1、1河北工程大学 信电学院数字电子技术数字电子技术2023-1-171第8章 半导体存储器和可编程逻辑器件2河北工程大学 信电学院数字电子技术数字电子技术2023-1-172一、概述一、概述 半导体存储器是一种能半导体存储器是一种能存储存储大量大量二值数字信息二值数字信息的大规的大规模集成电路,是现代数字系统特别是计算机中的重要组成模集成电路,是现代数字系统特别是计算机中的重要组成部分。部分。半导体存储器半导体存储器ROMROMEPROMEPROM快闪存储器快闪存储器PROMPROME E2 2PROMPROM固定固定ROMROM(又称掩膜又称掩膜ROMROM)可编程可编程ROMROMRAMRA
2、MSRAMSRAMDRAMDRAM按存取方式来分:按存取方式来分:3河北工程大学 信电学院数字电子技术数字电子技术2023-1-173按制造工艺来分:按制造工艺来分:半导体存储器半导体存储器双极型双极型MOSMOS型型对存储器的对存储器的操作操作通常分为两类:通常分为两类:写写即把信息存入存储器的过程。即把信息存入存储器的过程。读读即从存储器中取出信息的过程。即从存储器中取出信息的过程。两个重要技术指标:两个重要技术指标:存储容量存储容量存储器能存放二值信息的多少。单位是存储器能存放二值信息的多少。单位是位位或或比特比特(bitbit)。)。1K=21K=21010=1024=1024,1M=
3、21M=21010K=2K=22020。存储时间存储时间存储器读出(或写入)数据的时间。一般用存储器读出(或写入)数据的时间。一般用读(或写)周期来表示。读(或写)周期来表示。4河北工程大学 信电学院数字电子技术数字电子技术2023-1-174 读写存储器又称读写存储器又称随机存储器随机存储器。读写存储器的特点是:在工作过程中,既可从存储器的任意读写存储器的特点是:在工作过程中,既可从存储器的任意单元读出信息,又可以把外界信息写入任意单元,因此它被称单元读出信息,又可以把外界信息写入任意单元,因此它被称为随机存储器,简称为随机存储器,简称 RAM。RAM 按功能可分为按功能可分为 静态、动态两
4、类;静态、动态两类;RAM 按所用器件又可分为双极型和按所用器件又可分为双极型和 MOS型两种。型两种。8.1 8.1 随机存取存储器随机存取存储器(RAM)(RAM)5河北工程大学 信电学院数字电子技术数字电子技术2023-1-1758.1.1 RAM的电路结构与工作原理的电路结构与工作原理1.RAM存储单元存储单元 六管静态存储单元六管静态存储单元(行选择线)(行选择线)(列选择线)(列选择线)存储存储单元单元位位线线B B位位线线B BX Xi iY Yi iT T5 5T T3 3T T1 1T T6 6T T4 4T T2 2V VDDDDV VGGGGD DD DT T7 7T T
5、8 8(数据线(数据线I/OI/O)(数据线(数据线I/OI/O)6河北工程大学 信电学院数字电子技术数字电子技术2023-1-1761 1X Xi iY Yi iD DI ID Do oR R/W WG G1 1G G2 2G G3 3T T2 2T T1 1T T3 3T T4 4T T5 5C CR RV VCCCC(行选择线)(行选择线)(列选择线)(列选择线)(读写控制端)(读写控制端)写入写入刷新刷新控制控制电路电路存储存储单元单元“读读”位位线线“写写”位位线线(数据输入)(数据输入)(数据输出)(数据输出)三管动态存储单元三管动态存储单元7河北工程大学 信电学院数字电子技术数字
6、电子技术2023-1-1772、RAM 的结构的结构存储矩阵存储矩阵读读/写写控制器控制器地地址址译译码码器器地地址址码码输输入入片选片选读读/写写控制控制输入输入/输出输出CS R /W I /O 8河北工程大学 信电学院数字电子技术数字电子技术2023-1-178列地址译码器列地址译码器行地址译码器行地址译码器A A4 4A A3 3A A2 2A A1 1A A0 0A A5 5A A6 6A A7 7X X0 0X X1 1X X3131Y Y0 0Y Y1 1Y Y7 7256(256(字字)4(4(位位)RAM)RAM存储矩阵存储矩阵字单元字单元2562564=1024=24=10
7、24=210 10=1K=1K个基本存个基本存储单元储单元8 8列列3232行行基本单元基本单元(1 1)存储矩阵存储矩阵 9河北工程大学 信电学院数字电子技术数字电子技术2023-1-179(2 2)地址译码地址译码一元地址译码一元地址译码D3D2D1D0W0W1W256译译码码器器0 0 1 11 0 1 00 1 1 1A0A1A710.0W11 0 1 0缺点缺点:n 位地址输入的位地址输入的译码器译码器,需要需要 2n 条条输出线。输出线。1 0 1 0二元地址译码二元地址译码Y0Y1 Y15A0A1A2A3X0X1X15行行译译码码器器A4 A5 A6 A7列译码器列译码器Dout
8、 8 位地址输入的位地址输入的地址译码器地址译码器,只有只有 32条输出线。条输出线。10河北工程大学 信电学院数字电子技术数字电子技术2023-1-171025(32)根行选择线根行选择线10 根地址线根地址线 2n(1024)个地址个地址25(32)根列选择线根列选择线1024 个字排列成个字排列成 32 32 矩阵矩阵当当 X0 =1,Y0 =1时,时,对对 0-0 单元单元读读(写写)当当X31 =1,Y31=1时,时,对对 31-31 单元单元读读(写写)例例 1024 1 存储器矩阵存储器矩阵11河北工程大学 信电学院数字电子技术数字电子技术2023-1-1711(3)输入输出控制
9、电路)输入输出控制电路在在CS=0时:时:当当R/W=0时时G1和和G2打开,打开,G3处于高阻状态,写入处于高阻状态,写入数据;当数据;当R/W=1时时G3打开,打开,G1和和G2处于高阻状态,读出数据。处于高阻状态,读出数据。在在CS=1时:时:G1、G2和和 G3处于高阻状态,不工作。处于高阻状态,不工作。&I/ODDR/WCS1G2G3G4G5G12河北工程大学 信电学院数字电子技术数字电子技术2023-1-1712CSADD(地址地址)I I/O O输出数据输出数据读出单元的地址读出单元的地址tRCtACStAA3.RAM3.RAM的操作与定时的操作与定时 读操作过程及时序图读操作过
10、程及时序图欲读取单元的地址加到存储器的地址输入端;欲读取单元的地址加到存储器的地址输入端;加入有效的片选信号加入有效的片选信号CS;让片选信号让片选信号CS无效,无效,I/O端呈高阻状态,本次读出结束。端呈高阻状态,本次读出结束。在在R/W线上加高电平,经过一段延时后,所选择单元的内容出现在线上加高电平,经过一段延时后,所选择单元的内容出现在I/O端;端;地址存取时间地址存取时间读周期读周期片选最小时间片选最小时间13河北工程大学 信电学院数字电子技术数字电子技术2023-1-1713写入单元的地址写入单元的地址写入数据写入数据CSADDI/OtWCtWPtWRtAStDWtDHR/W写操作过
11、程及时序图写操作过程及时序图欲读取单元的地址加到存储器的地址输入端;欲读取单元的地址加到存储器的地址输入端;加入有效的片选信号加入有效的片选信号CS;在在R/W线上加低电平,进入写工作状态;线上加低电平,进入写工作状态;让片选信号让片选信号CS无效,无效,I/O端呈高阻状态,本次写入结束。端呈高阻状态,本次写入结束。将待写入的数据将待写入的数据加到加到I/O端;端;14河北工程大学 信电学院数字电子技术数字电子技术2023-1-17148.1.2 RAM 容量的扩展容量的扩展(一一)位扩展位扩展地址线、读地址线、读/写控制线、片选线写控制线、片选线并联并联输入输入/输出输出线分开使用线分开使用
12、如:用如:用 8 片片 1024 1 位位 RAM 扩展为扩展为 1024 8 位位 RAMI/O(0)A0A1 A9R/WCSI/O(1)A0A1A9 R/WCSI/O(7)A0A1A9 R/WCSA0A1.A9CSR/WI0I1I7D0 D7O0O1O7D0 D715河北工程大学 信电学院数字电子技术数字电子技术2023-1-1715 (二二)字扩展字扩展16河北工程大学 信电学院数字电子技术数字电子技术2023-1-17168.2 只读存储器只读存储器(ROM)分类分类掩模掩模 ROM可编程可编程 ROM(PROM Programmable ROM)可擦除可编程可擦除可编程 ROM(EP
13、ROM Erasable PROM)说明说明:掩模掩模 ROMPROM生产过程中在掩模板控制下写入,内容固定,生产过程中在掩模板控制下写入,内容固定,不能更改不能更改内容可由用户编好后写入,一经写入不能更改内容可由用户编好后写入,一经写入不能更改紫外光擦除(约二十分钟)紫外光擦除(约二十分钟)EPROM存储数据可以更改,但改写麻烦,工作时只读存储数据可以更改,但改写麻烦,工作时只读EEPROM 或或 E2PROM电擦除(几十毫秒)电擦除(几十毫秒)Flash Memory(快速存储器快速存储器)17河北工程大学 信电学院数字电子技术数字电子技术2023-1-17171.基本结构基本结构一、一、
14、ROM 的结构示意图的结构示意图地址输入地址输入数据输出数据输出01 AAn n 位地址位地址01 DDb b b 位数据位数据A0A1An-1D0D1Db-1D0D1Db-1A0A1An-12nb ROM最最高高位位最最低低位位18河北工程大学 信电学院数字电子技术数字电子技术2023-1-17182.内部结构示意图内部结构示意图存储单元存储单元数据输出数据输出字字线线位线位线地址译码器地址译码器ROM 存储容量存储容量=字线数字线数 位线数位线数=2n b(位)位)地地址址输输入入0单元单元1单元单元i 单元单元2n-1单元单元D0D1Db-1A0A1An-1W0W1WiW2n-119河北
15、工程大学 信电学院数字电子技术数字电子技术2023-1-17193.逻辑结构示意图逻辑结构示意图(1)中大规模集成电路中门电路的简化画法中大规模集成电路中门电路的简化画法连上且为硬连接,不能通过编程改变连上且为硬连接,不能通过编程改变编程连接,可以通过编程将其断开编程连接,可以通过编程将其断开断开断开DBAY A BDCABDY&CBAY ABCY1与门与门或门或门 20河北工程大学 信电学院数字电子技术数字电子技术2023-1-1720AY=AY=AAZ=AY=AAYA1A1YA1YZ缓冲器缓冲器同相输出同相输出反相输出反相输出互补输出互补输出21河北工程大学 信电学院数字电子技术数字电子技
16、术2023-1-1721(2)逻辑结构示意图逻辑结构示意图m0A0A1An-1m1mim2n-1译译码码器器Z0(D0)或门或门Z1(D1)或门或门Zb-1(Db-1)或门或门2n个与门构成个与门构成 n 位位二进制译码器二进制译码器,输输出出2n 个最小项。个最小项。01210DmmmZni 1101DmmmZi .112101b-ib-DmmmmZn n个个输输入入变变量量b 个输出函数个输出函数或门阵列或门阵列与门阵列与门阵列22河北工程大学 信电学院数字电子技术数字电子技术2023-1-1722W0(m0)W2(m2)D 0=W0+W2=m0+m2二、二、ROM 的基本工作原理的基本工
17、作原理1.电路组成电路组成二极管或门二极管或门二极管与门二极管与门W0(m0)+VCC1A0A1A111A01VccEND3END2END1END0D3 D2 D1 D0 W0(m0)W1(m1)W2(m2)W3(m3)与与门门阵阵列列(译码器译码器)或或门门阵阵列列(编码器编码器)位位线线字线字线输出输出缓冲缓冲EN23河北工程大学 信电学院数字电子技术数字电子技术2023-1-17232.工作原理工作原理输出信号的逻辑表达式输出信号的逻辑表达式0100AAmW 0111AAmW 0122AAmW 0133AAmW 0010120200 AAAAAmmWWD 013211 AAWWWD 10
18、3202AAWWWD 0313AWWD 1A111A01VccEND3END2END1END0D3 D2 D1 D0 W0(m0)W1(m1)W2(m2)W3(m3)与与门门阵阵列列(译码器译码器)或或门门阵阵列列(编码器编码器)位位线线输出输出缓冲缓冲EN字线字线字字线:线:位线:位线:24河北工程大学 信电学院数字电子技术数字电子技术2023-1-1724输出信号的真值表输出信号的真值表0 00 11 01 10 1 0 1A1 A0D3 D2 D1 D01 0 1 00 1 1 11 1 1 03.功能说明功能说明(1)存储器存储器(2)函数发生器函数发生器地址地址存储存储数据数据输入变
19、量输入变量01 AA输出函数输出函数0123 DDDD(3)译码编码译码编码字线字线编码编码0W0 1 0 11 0 1 00 1 1 11 1 1 0A1 A00 00 11 01 1输入输入变量变量输出输出函数函数1W2W3W25河北工程大学 信电学院数字电子技术数字电子技术2023-1-1725三、三、ROM 应用举例及容量扩展应用举例及容量扩展1、ROM 应用举例应用举例用用 ROM 实现实现以下逻辑函数以下逻辑函数例例 3.6.2Y1=m(2,3,4,5,8,9,14,15)Y2=m(6,7,10,11,14,15)Y3=m(0,3,6,9,12,15)Y4=m(7,11,13,14
20、,15)A1B1C1D1m0m1m2m3m4m5m6m7m8m9m10m11m12m13m14m15Y2Y3Y4Y1译码器译码器编码器编码器26河北工程大学 信电学院数字电子技术数字电子技术2023-1-17262、ROM 容量扩展容量扩展(1)存储容量存储容量存储器存储数据的能力,为存储器含存储单存储器存储数据的能力,为存储器含存储单元的总位数。元的总位数。存储容量存储容量 =字数字数 位数位数字字 word位位 bit1k 1:1024 个字个字 每个字每个字 1 位位 存储容量存储容量 1 k1k 4:1024 个字个字 每个字每个字 4 位位 存储容量存储容量 4 k256 8:256
展开阅读全文