数字逻辑第四章课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字逻辑第四章课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 第四 课件
- 资源描述:
-
1、第第4章存储逻辑章存储逻辑4.1 特殊存储器特殊存储器 4.2 随机读写存储器随机读写存储器RAM4.3 只读存储器只读存储器ROM4.4 FLASH存储器存储器4.5 存储器容量的扩充存储器容量的扩充4.1 特殊存储器特殊存储器 存储逻辑是时序逻辑和组合逻辑相结合的产物。存储逻辑是时序逻辑和组合逻辑相结合的产物。能够存储能够存储mn个二进制比特数的逻辑电路叫做个二进制比特数的逻辑电路叫做存存储器储器。与与存储器存储器相比,特殊存储部件如:寄存器堆、寄相比,特殊存储部件如:寄存器堆、寄存器队列、寄存器堆栈是由存器队列、寄存器堆栈是由寄存器寄存器组成。组成。特点:存储容量小,逻辑结构简单,工作速
2、度特点:存储容量小,逻辑结构简单,工作速度快。快。寄存器和存储器寄存器和存储器区别区别:类似于一维数组与二维数:类似于一维数组与二维数组的区别。组的区别。4.1.1 寄存器堆寄存器堆一个寄存器是由一个寄存器是由n个触发器或锁存器按个触发器或锁存器按并行方式并行方式输入输入且且并行方式输出并行方式输出构成。构成。当要存储更多的字时,需要使用集中的当要存储更多的字时,需要使用集中的寄存器组寄存器组逻辑结构:逻辑结构:寄存器堆寄存器堆。它实际上是一个容量极小。它实际上是一个容量极小的存储器。的存储器。向寄存器写向寄存器写数或读数,数或读数,必须先给出必须先给出寄存器的地寄存器的地址。址。读读/写工作
3、是写工作是分时进行的。分时进行的。逻辑结构图逻辑结构图原理示意图原理示意图4.1.2 寄存器队列寄存器队列寄存器队列寄存器队列是以是以FIFO(先进先出先进先出)方式用若干个)方式用若干个寄存器构建的小型存储部件。寄存器构建的小型存储部件。4.1.3 寄存器堆栈寄存器堆栈寄存器堆栈寄存器堆栈是以是以LIFO(后进先出后进先出)方式用若干个)方式用若干个寄存器构建的小型存储部件。寄存器构建的小型存储部件。进栈进栈:数据由通用寄存器压进栈时,必须先传送到:数据由通用寄存器压进栈时,必须先传送到栈顶寄存器;再有新数据进栈,原栈顶寄存器送到栈顶寄存器;再有新数据进栈,原栈顶寄存器送到下一寄存器,新数据
4、进入栈顶寄存器。即栈顶寄存下一寄存器,新数据进入栈顶寄存器。即栈顶寄存器总存放最近进栈的数据。器总存放最近进栈的数据。出栈出栈:出栈时,相反,栈顶寄存器的数据先弹出到:出栈时,相反,栈顶寄存器的数据先弹出到通用寄存器。即出栈的数据总是最近进入的数据。通用寄存器。即出栈的数据总是最近进入的数据。4.2 随机读写存储器随机读写存储器RAM寄存器堆等特殊存储部件只存放有限的几个数寄存器堆等特殊存储部件只存放有限的几个数据,本节所述半导体随机读写存储器(简称据,本节所述半导体随机读写存储器(简称RAM),可存放大量的数据。),可存放大量的数据。从工艺上,从工艺上,RAM分为双极型和分为双极型和MOS型
5、两类。型两类。从机理上,从机理上,RAM分为分为SRAM存储器存储器和和DRAM存储存储器器两类。两类。RAM属于易失性存储器(断电后信息会丢失)。属于易失性存储器(断电后信息会丢失)。4.2.1 RAM的逻辑结构的逻辑结构主体是主体是存储矩阵存储矩阵,另有,另有地址译码器地址译码器和和读写控制电读写控制电路路两大部分。两大部分。存储矩阵存储矩阵:若干排成阵列形式的:若干排成阵列形式的存储元存储元(每个存储元能(每个存储元能存储一个比特存储一个比特 )。)。存储单元存储单元:由一组有序排列的:由一组有序排列的存储元存储元组成组成 ,存储的基存储的基本单位本单位。只能对一个。只能对一个存储单元存
6、储单元进行读写操作。进行读写操作。不能不能对一个对一个存储元存储元进行读写操作。进行读写操作。存储器的容量:由存储器的容量:由存储元的总数目存储元的总数目决定。决定。4.2.2 地址译码方法地址译码方法存储器按存储矩阵组织方式不同,可分为:存储器按存储矩阵组织方式不同,可分为:单译单译码结构码结构和和双译码结构双译码结构。1、单译码结构、单译码结构需要一个译码器。需要一个译码器。每个存储元只有一条选择线(字线)。每个存储元只有一条选择线(字线)。单译码结构(也称字结构):每次读写时,选单译码结构(也称字结构):每次读写时,选中一个字的所有存储元。中一个字的所有存储元。4.2.2 地址译码方法地
7、址译码方法读操作读操作4.2.2 地址译码方法地址译码方法写操作写操作4.2.2 地址译码方法地址译码方法2、双译码结构、双译码结构两个地址译码器。两个地址译码器。每个存储元有每个存储元有两条两条选择线选择线。能读写存储元能读写存储元:行选:行选线线X和列选线和列选线Y有效时的有效时的交叉点交叉点存储元。存储元。双译码结构双译码结构RAM:需要有:需要有X(行地址)和(行地址)和Y(列(列地址)。地址)。双译码结构容易构成双译码结构容易构成大容量大容量存储器。目前使用的存储器。目前使用的RAM和和EPROM,都使用双译码形式,都使用双译码形式4.2.2 地址译码方法地址译码方法读操作读操作4.
8、2.2 地址译码方法地址译码方法写操作写操作4.2.3 SRAM存储器存储器1、SRAM存储元存储元SRAM存储器:静态随机读写存储器存储器:静态随机读写存储器,与,与DRAM存储器不同之处在存储器不同之处在存储元电路存储元电路的机理不一样。的机理不一样。SRAM存储元,用一个存储元,用一个锁存器锁存器构成。构成。4.2.3 SRAM存储器存储器2、SRAM存储器结构存储器结构芯片的位数:字长芯片的位数:字长1位、位、4位、位、8位、位、16位、位、32位、位、64位等。位等。32K8位位SRAM芯片逻辑图与内部结构芯片逻辑图与内部结构图。图。/CS=0:芯片被选中,:芯片被选中,可以进行读写
9、操作可以进行读写操作/WE=0:执行存储单元:执行存储单元写操作写操作,输入缓冲器被,输入缓冲器被打开,输出缓冲器被关打开,输出缓冲器被关闭(两者互锁)闭(两者互锁)4.2.3 SRAM存储器存储器/WE=1:执行存储单元:执行存储单元读操作读操作,输入缓冲器被关,输入缓冲器被关闭,输出缓冲器被打开。闭,输出缓冲器被打开。4.2.4 DRAM存储器存储器DRAM存储器:动态随机读写存储器。存储器:动态随机读写存储器。DRAM存储器的存储元存储器的存储元不使用锁存器不使用锁存器,而是用,而是用个小电容器个小电容器。优点优点:非常简单,集成度高,位成本较低。:非常简单,集成度高,位成本较低。缺点缺
展开阅读全文