异步时序逻辑电路教学课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《异步时序逻辑电路教学课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 异步 时序 逻辑电路 教学 课件
- 资源描述:
-
1、a1a21.同步时序逻辑电路的特点同步时序逻辑电路的特点各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的。5.1a32.异步时序逻辑电路的特点异步时序逻辑电路的特点 电路中除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件;电路中没有统一的时钟;电路状态的改变由外部输入的变化直接引起。a4组 合逻 辑触发器触发器x1Z1y1Y1YryrxnZm存储电路组 合逻 辑延迟元件x1Z1y1Y1YryrxnZm存储电路延迟元件1 t
2、rt根据外部输入是脉冲信号还是电平信号,可将异步时序逻辑电路分为脉冲异步时序电路和电平异步时序电路。a5对输入脉冲信号的两点限制:对输入脉冲信号的两点限制:在两个或两个以上的输入线上不允许同时出现脉冲信号;第二个输入脉冲的到达,必须在第一个输入脉冲所引起的整个电路响应结束之后。5.2a6分析方法基本上与同步时序逻辑电路相似,只是要注意触发器时钟端的输入情况。在同步时序电路中,时钟端的输入仅为“时间”。5.2.1a7分析步骤如下分析步骤如下:(1)写出电路的输出函数和激励函数表达式。(2)列出电路的状态转移真值表或写出次态方程组。(3)作状态表和状态图。(4)画出时间图和用文字描述电路的逻辑功能
3、。从分析步骤来看,异步时序电路的分析与同步时序电路分析相同,但是每一步实施时又有所不同。下面通过例子介绍脉冲异步时序电路的分析方法。a8例例:分析下图所示的脉冲异步时序逻辑电路zx2xCP2D2&y1y2CP1D1a9解:解:写出输出函数和激励函数表达式Z=xy2y1D2=y2CP2=xy1D1=y2CP1=xa10现态y2 y10011输 入 x 次 态y2(n+1)y1(n+1)0110输 出Z0001激励函数CP2D2CP1D11111010111001100111111000101作状态转移真值表:Z=xy2y1D2=y2CP2=xy1D1=y2CP1=xa11 作状态表和状态图:根据
4、转移真值表可作出状态图.11000/00/00/01/001100/01/01/11/0画时间图和说明电路功能:(略)该电路是一个三进制计数器.a12例例:分析下图所示的脉冲异步时序逻辑电路zx2x1RS&yya13作状态转移真值表解:解:写出输出函数和激励函数表达式Z=x1yS=x1yR=x2ya14现态y0101输 入x1 x2次 态y(n+1)1100输 出Z0100激励函数RS0100001010100101注意转移真值表中x1,x2取值的意义和组合情况。RS00011011Q(n+1)Q(n)10dZ=x1yS=x1yR=x2ya15 作状态表和状态图根据转移真值表可作出下列状态表和
5、状态图现 态y次 态/输出(y(n+1)/Z)x1011/01/1x20/00/010 x1/0 x2/0 x2/0 x1/1a16画时间图和说明电路功能x1x2yZ该电路当连续输入两个或多个x1脉冲时,输出一个或多个脉冲,其它情况下输出为0。它是一个x1脉冲检测器。a17例例:分析下图所示的脉冲异步时序电路CP2x(CP1)Q1zK3CJ3K1CJ1K2CJ2CP3&Q2Q3“1”a18解:解:写出输出函数和激励函数表达式注意各触发器的跳变时刻Z Q1 Q2 Q3 xJ1=K1=1,CP1=xJ2=K2=1,CP2=Q1J3=K3=1,CP3=Q2a19 该式表明当CP为逻辑1时,触发器的状
6、态才能发生变化,而只有当时钟出现有效跳变时,CP才为逻辑1。写出电路的状态方程Q(n+1)=(JQ+KQ)CPJK触发器的次态方程为Z Q1 Q2 Q3 xJ1=K1=1,CP1=xJ2=K2=1,CP2=Q1Q1n+1J3=K3=1,CP3=Q2 Q2n+1a20将3个触发器的激励函数代入触发器的次态方程,得 Q1(n+1)=(J1Q1+K1Q1)CPQ1 xQ2(n+1)=(J2Q2+K2Q2)CPQ2 Q1Q1n+1 Q3(n+1)=(J3Q3+K3Q3)CPQ3 Q2Q2n+1 作状态表和状态图 高位触发器次态不仅与触发器的现态有关,而且与触发器的次态有关。在填写状态时,通常要由低位向
7、高位依次填写。a21现态Q3 Q2 Q1次 态Q3(n+1)Q2(n+1)Q1(n+1)000001010011100101110111输 入x11100000101001110010111011111111输 出Z100000000001111011/01/01/01101/00010101000111/01/01/01/0Q1(n+1)Q1 xQ2(n+1)Q2 Q1Q1n+1Q3(n+1)Q3 Q2Q2n+1a22画出时间图和说明电路功能由状态图可知:该电路是一个八进制减1计数器,输出是借位信号。x12345678Q1Q2Q3Za23设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制
8、端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件。5.2.2a24例:例:设计一个脉冲异步时序电路,该电路有3个输入端x1,x2和x3,一个输出端Z。当且仅当电路接收的输入脉冲序列为x1x2x3时,输出 Z由0变成为1,仅当又出现一个x2脉冲时,输出 Z才由1变为0。a25典型的输入、输出波形如图所示x1x2x3Za26解:解:用Moore电路实现建立原始状态图和状态表A/0B/0D/1C/0 x1x2x3x2x2x1x3x2x3x1x1x3a27由观察法可见该表已是最简状态表,无需再化简。现 态y次态y(n+1)x1x2ABCD输 出Z0001x3BBBDACAAA
9、ADDa28状态分配:由原则1得 AB,AC,CD,BC,AD应相邻。由原则2得 AB,AC,BC,AD应相邻。由原则3得 AB,AC,BC应相邻。由原则4得 A为逻辑0。y2y101ADCB01现 态y次态y(n+1)x1x2ABCD输 出Z0001x3BBBDACAAAADDa29现 态y2y1次态y2(n+1)y1(n+1)x1x200011110输 出Z0001x3010101100011000000001010二进制状态表y2y101ADCB01a30 将时钟控制端当作激励端来看.故可得以下D触发器的激励表:设计时将D触发器的特征方程写为:a31 确定激励函数和输出函数表达式D2x1
10、x2x3y2y1100 010d01000010011110dd00dd0dCP2x1x2x3y2y1100 010010001001111000110010 x1x2x3y2y1100 0101dd10001001111000d0000dD1CP1x1x2x3y2y1100 0101000001001111010110现态y2y1次态x1x200011110输出Z0001x3010101100011000000001010状态表a32 D1=x1 CP1=x1y2 x2y2 x3 由上面的卡诺图,可得D2=x2y2y1 CP2=x1y1x2Z=y2y1a33&11x1x2x3D2D1Zy2y
展开阅读全文