第-4-章-组合逻辑电路课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第-4-章-组合逻辑电路课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 组合 逻辑电路 课件
- 资源描述:
-
1、第4章 组合逻辑电路 第第 4 章章 组合逻辑电路组合逻辑电路 4.1 组合逻辑电路的分析组合逻辑电路的分析 4.2 组合逻辑电路的设计组合逻辑电路的设计 4.3 常用常用MSI组合逻辑器件及应用组合逻辑器件及应用 4.4 组合逻辑电路中的竞争与冒险组合逻辑电路中的竞争与冒险 第4章 组合逻辑电路 4.1 组合逻辑电路的分析组合逻辑电路的分析 所谓逻辑电路的分析,就是找出给定逻辑电路输出和输入之间的逻辑关系,并指出电路的逻辑功能。分析过程一般按下列步骤进行:根据给定的逻辑电路,从输入端开始,逐级推导出输出端的逻辑函数表达式。根据输出函数表达式列出真值表。用文字概括出电路的逻辑功能。第4章 组合
2、逻辑电路 【例4-1】分析图4-2所示组合逻辑电路的逻辑功能。解解:根据给出的逻辑图,逐级推导出输出端的逻辑函数表达式:ACBCABACBCABPPPFACPBCPABP321321,第4章 组合逻辑电路&P2P1P3FABC图 4-2第4章 组合逻辑电路 表表 4-1 例例4-1真值表真值表 A B CF0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 100010111 由真值表可以看出,在三个输入变量中,只要有两个或两个以上的输入变量为1,则输出函数F为1,否则为0,它表示了一种“少数服从多数”的逻辑关系。因此可以将该电路概括为:三变量多数表决器。第4章 组合
3、逻辑电路【例4-2】分析图4-3(a)所示电路,指出该电路的逻辑功能。图 4-3 例4-2电路(a)一位全加器;(b)一位全加器符号 1&11AiBiCiSiCi+1(a)全加器SiCi+1AiBiCi(b)1第4章 组合逻辑电路 解:解:写出函数表达式。iiiiiiiiiiBACBACCBAS)(1 列真值表。Ai Bi CiCi+1 Si0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 00 10 11 00 11 01 01 1表 4-2 例4-2真值表 第4章 组合逻辑电路 分析功能。由真值表可见,当三个输入变量Ai、Bi、Ci中有一个为1或三个同时为
4、1时,输出Si=1,而当三个变量中有两个或两个以上同时为1时,输出Ci+1=1,它正好实现了Ai、Bi、Ci三个一位二进制数的加法运算功能,这种电路称为一位全加器。其中,Ai、Bi分别为两个一位二进制数相加的被加数、加数,Ci为低位向本位的进位,Si为本位和,Ci+1是本位向高位的进位。一位全加器的符号如图4-3(b)所示。如果不考虑低位来的进位,即Ci=0,则这样的电路称为半加器,其真值表和逻辑电路分别如表4-3和图4-4所示。第4章 组合逻辑电路 表 4-3 半加器真值表 Ai BiCi+1 Si0 00 11 01 10 00 10 11 0图 4-4 半加器&AiBiSiCi+11第4
5、章 组合逻辑电路 4.2 组合逻辑电路的设计组合逻辑电路的设计 工程上的最佳设计,通常需要用多个指标去衡量,主要考虑的问题有以下几个方面:所用的逻辑器件数目最少,器件的种类最少,且器件之间的连线最简单。这样的电路称“最小化”电路。满足速度要求,应使级数尽量少,以减少门电路的延迟。功耗小,工作稳定可靠。第4章 组合逻辑电路 上述“最佳化”是从满足工程实际需要提出的。显然,“最小化”电路不一定是“最佳化”电路,必须从经济指标和速度、功耗等多个指标综合考虑,才能设计出最佳电路。组合逻辑电路可以采用小规模集成电路实现,也可以采用中规模集成电路器件或存储器、可编程逻辑器件来实现。虽然采用中、大规模集成电
6、路设计时,其最佳含义及设计方法都有所不同,但采用传统的设计方法仍是数字电路设计的基础。因此下面先介绍采用设计的实例。第4章 组合逻辑电路 组合逻辑电路的设计一般可按以下步骤进行:逻辑抽象。将文字描述的逻辑命题转换成真值表叫逻辑抽象,首先要分析逻辑命题,确定输入、输出变量;然后用二值逻辑的0、1两种状态分别对输入、输出变量进行逻辑赋值,即确定0、1 的具体含义;最后根据输出与输入之间的逻辑关系列出真值表。选择器件类型。根据命题的要求和器件的功能及其资源情况决定采用哪种器件。例如,当选用MSI组合逻辑器件设计电路时,对于多输出函数来说,通常选用译码器实现电路较方便,而对单输出函数来说,则选用数据选
7、择器实现电路较方便。根据真值表和选用逻辑器件的类型,写出相应的逻辑函数表达式。当采用SSI集成门设计时,为了获得最简单的设计结果,应将逻辑函数表达式化简,并变换为与门电路相对应的最简式。根据逻辑函数表达式及选用的逻辑器件画出逻辑电路图。第4章 组合逻辑电路 【例4-3】设计一个一位全减器。列真值表。全减器有三个输入变量:被减数An、减数Bn、低位向本位的借位n;有两个输出变量:本位差Dn、本位向高位的借位C n+1,其框图如图4-5(a)所示。表 4-4 全减器真值表 An Bn CnCn+1 Dn0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 01 11
8、11 00 10 00 0 1 1第4章 组合逻辑电路 图 4-5 全减器框图及K图(a)框图;(b)Cn+1;(c)Dn 全减器DnCn+1AnBnCn(a)0AnBnCn0001111001(b)10011100AnBnCn0001111001(c)1011010第4章 组合逻辑电路 选器件。选用非门、异或门、与或非门三种器件。写逻辑函数式。首先画出Cn+1和Dn的K图如图4-5(b)、(c)所示,然后根据选用的三种器件将Cn+1、Dn分别化简为相应的函数式。由于该电路有两个输出函数,因此化简时应从整体出发,尽量利用公共项使整个电路门数最少,而不是将每个输出函数化为最简当用与或非门实现电路
9、时,利用圈0方法求出相应的与或非式为 第4章 组合逻辑电路 nnnnnnnnnnnnnnnnnnnnBACACBCCBACBACBACBAD1当用异或门实现电路时,写出相应的函数式为 nnnnnnnnnnnnnnnnnnnnnnnCBCBACBCBACBCBACBACCBAD)()(1其中 为Dn和Cn+1的公共项。)(nnCB 第4章 组合逻辑电路 画出逻辑电路。图 4 6 全减器逻辑图 Cn1&1&111BnAnDnCn+1(a)111Dn&Cn+1CnBnAn(b)第4章 组合逻辑电路 【例【例4-4】用门电路设计一个将8421 BCD码转换为余3码的变换电路。解:解:分析题意,列真值表
10、。该电路输入为8421 BCD码,输出为余3码,因此它是一个四输入、四输出的码制变换电路,其框图如图4-7(a)所示。根据两种BCD码的编码关系,列出真值表,如表4-5所示。由于8421 BCD码不会出现10101111这六种状态,因此把它视为无关项。第4章 组合逻辑电路 选择器件,写出输出函数表达式。题目没有具体指定用哪一种门电路,因此可以从门电路的数量、种类、速度等方面综合折衷考虑,选择最佳方案。该电路的化简过程如图4-7(b)所示,首先得出最简与或式,然后进行函数式变换。变换时一方面应尽量利用公共项以减少门的数量,另一方面减少门的级数,以减少传输延迟时间,因而得到输出函数式为 DEDCD
11、CCDDCEDCBDCBDCBDBCBDCBEBDBCABDBCAE0123)()()(第4章 组合逻辑电路 图 4 7 例4-4框图及K图 码制变换电路ABDCE3E2E1E0(a)ABCD000111100001111111011E3ABCD000111100001111111101E21ABCD00011110000111111101E11ABCD00011110000111111011E0(b)第4章 组合逻辑电路 画逻辑电路。该电路采用了三种门电路,速度较快,逻辑图如图4-8所示。表 4 5 例4-4真值表 A B C DE3 E2 E1 E00 0 0 00 0 0 10 0 1
12、00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 0 第4章 组合逻辑电路 图 4 8 8421 BCD码转换为余3码的电路 1&11&11E3E2E1E0ABCD第4章 组合逻辑电路 4.3 常用常用MSI组合逻辑器件及应用组合逻辑器件及应用 4.3.1 编码器编码器 用文字、符号或数码表示特定对象的过程称为编码。在数字电路
13、中用二进制代码表示有关的信号称为二进制编码。实现编码操作的电路就是编码器。按照被编码信号的不同特点和要求,有二进制编码器、二十进制编码器、优先编码器之分。第4章 组合逻辑电路 1.二进制编码器二进制编码器 用n位二进制代码对N=2n个一般信号进行编码的电路,叫做二进制编码器。例如n=3,可以对8个一般信号进行编码。这种编码器有一个特点:任何时刻只允许输入一个有效信号,不允许同时出现两个或两个以上的有效信号,因而其输入是一组有约束(互相排斥)的变量。现以三位二进制编码器为例,分析编码器的工作原理。图4-9是三位二进制编码器的框图,它的输入是I0I78个高电平信号,输出是三位二进制代码F2、F1、
14、F0。为此,又把它叫做8线3线编码器。输出与输入 的对应关系如表4-6所示。第4章 组合逻辑电路 图 4 9 三位二进制8线3线编码器框图 8线3线编码器I0F2F1F0I1I2I3I4I5I6I7第4章 组合逻辑电路 表 4 6 三位二进制编码器的真值表 输 入 输 出 I0 I1 I2 I3 I4 I5 I6 I7 F2 F1 F01 0 0 0 0 0 0 0 0 1 0 0 0 0 0 00 0 1 0 0 0 0 00 0 0 1 0 0 0 00 0 0 0 1 0 0 00 0 0 0 0 0 1 00 0 0 0 0 0 0 10 0 00 0 10 1 00 1 11 0 0
15、1 0 11 1 01 1 1第4章 组合逻辑电路 由表4-6可得出编码器的输出函数为 因为任何时刻I0I7当中仅有一个取值为1,利用这个约束条件将上式化简,得到 753107632176542IIIIFIIIIFIIIIF第4章 组合逻辑电路 图 4 10 三位二进制编码器 111F2F1F0I7I6I5I4I3I2I1第4章 组合逻辑电路 2.二二十进制十进制(BCD)编码器编码器 将十进制数0、1、2、3、4、5、6、7、8、9 等10个信号编成二进制代码的电路叫做二十进制编码器。它的输入是代表09这10个数符的状态信号,有效信号为1(即某信号为1时,则表示要对它进行编码),输出是相应的
16、BCD码,因此也称10线4线编码器。它和二进制编码器特点一样,任何时刻只允许输入一个有效信号。例如,要实现一个十进制8421BCD编码器,因输入变量相互排斥,可直接列出编码表如表4-7所示。将表中各位输出码为1的相应输入变量相加,便可得出编码器的各输出表达式:第4章 组合逻辑电路 975319753176327632765476549898YYYYYYYYYYAYYYYYYYYBYYYYYYYYCYYYYD第4章 组合逻辑电路 表 4 7 8421 BCD码编码表 第4章 组合逻辑电路 图 4-118421BCD码编码器&111111111ABCY1Y2Y3Y4Y5Y6Y7Y8Y9&D第4章
17、组合逻辑电路 3.优先编码器优先编码器 优先编码器常用于优先中断系统和键盘编码。与普通编码器不同,优先编码器允许多个输入信号同时有效,但它只按其中优先级别最高的有效输入信号编码,对级别较低的输入信号不予理睬。常用的MSI优先编码器有10线4线(如74LS147)、8线3线(如74LS148)。74LS148二进制优先编码器的逻辑符号如图4-12所示。功能表如表4-8所示。第4章 组合逻辑电路 图 4 12 74LS148逻辑符号74LS148E176543210CSCBAE0第4章 组合逻辑电路 表 4 8 74LS148的功能表 第4章 组合逻辑电路 图4-12中,小圆圈表示低电平有效,各引
18、出端功能如下:70为状态信号输入端,低电平有效,7的优先级别最高,0的级别最低;C、B、A 为代码(反码)输出端,C为最高位;E1为使能(允许)输入端,低电平有效;当E1=0时,电路允许编码;当E1=1时,电路禁止编码,输出C、B、A均为高电平;E0和CS为使能输出端和优先标志输出端,主要用于级联和扩展。第4章 组合逻辑电路 从功能表可以看出,当E1=1时,表示电路禁止编码,即无论70中有无有效信号,输出C、B、A均为1,并且CS=E0=1。当E1=0时,表示电路允许编码,如果70中有低电平(有效信号)输入,则输出C、B、A是申请编码中级别最高的编码输出(注意是反码),并且CS=0,E0=1;
19、如果70中无有效信号输入,则输出C、B、A均为高电平,并且CS=1,E0=0。从另一个角度理解E0和CS的作用。当E0=0,CS=1时,表示该电路允许编码,但无码可编;当E0=1,CS=0时,表示该电路允许编码,并且正在编码;当E0=CS=1时,表示该电路禁止编码,即无法编码。第4章 组合逻辑电路 4.3.2 译码器译码器 1.二进制译码器二进制译码器 二进制译码器有n个输入端(即n位二进制码),2n个输出线。常见的MSI译码器有24译码器、38译码器和416译码器。图4-13为24译码器的逻辑电路及逻辑符号,其功能表如表4-9所示,图4-13中A1、A0为地址输入端,A1为高位。为状态信号输
20、出端,Yi上的非号表示低电平有效。E为使能端(或称选通控制端),低电平有效。当E=0时,允许译码器工作,中有一个为低电平输出;当E=1时,禁止译码器工作,所有输出 均为高电平。一般使能端有两个用途:一是可以引入选通脉冲,以抑制冒险脉冲的发生(参看本章4.4节);二是可以用来扩展输入变量数(功能扩展)。3210YYYY、30YY30YY第4章 组合逻辑电路 图 4 13 24译码器逻辑电路及符号&11111Y0Y3Y2Y1A1A0E(a)(b)24译码器A1EA0Y0Y3Y2Y1第4章 组合逻辑电路 从表4-9还可以看出,当E=0时,24译码器的输出函数分别为:如果用 表示i端的输出,mi表示输
21、入地址变量A1、A0的一个最小项,则输出函数可写成,013012011010AAYAAYAAYAAYiY)3,2,1,0(imEYii可见,译码器的每一个输出函数对应输入变量的一组取值,当使能端有效(E=0)时,它正好是输入变量最小项的非。因此变量译码器也称为最小项发生器。第4章 组合逻辑电路 表 4 9 24译码器功能表 第4章 组合逻辑电路 图4-14为38译码器的逻辑符号,功能表如表4-10所示。图中,A2、A1、A0为地址输入端,A2为高位。为状态信号输出端,低电平有效。E1和E2A、E2B为使能端。由功能表可看出,只有当E1为高,E2A、E2B都为低时,该译码器才有有效状态信号输出;
22、若有一个条件不满足,则译码不工作,输出全为高。70YY图 4 14 38译码器逻辑符号 38译码器 E1 E2A E2BA1A2A0Y0Y7Y6Y5Y4Y3Y2Y1第4章 组合逻辑电路 表 4 10 38译码器功能表 第4章 组合逻辑电路 如果用 表示i端的输出,则输出函数为 iYBABAiiEEEEEEEiEmY221221)70(可见,当使能端有效(E=1)时,每个输出函数也正好等于输入变量最小项的非。二进制译码器的应用很广,典型的应用有以下几种:实现存储系统的地址译码;实现逻辑函数;带使能端的译码器可用作数据分配器或脉冲分配器。第4章 组合逻辑电路【例 4-5】试用38译码器实现函数:)
23、7,6,5,4,3,2,1()7,4,0(21mFmF 解:解:因 为 当 译 码 器 的 使 能 端 有 效 时,每 个 输出 ,因此只要将函数的输入变量加至译码器的地址输入端,并在输出端辅以少量的门电路,便可以实现逻辑函数。本题F1、F2均为三变量函数,首先令函数的输入变量ABC=A2A1A0,然后将F1、F2变换为译码器输出的形式:iiiMmY第4章 组合逻辑电路 图 4 15 例4-5之电路 38译码器 E1 E2A E2BA1A2A0Y0Y7Y6Y5Y4Y3Y2Y11ABC&F1F2第4章 组合逻辑电路 2.二二十进制译码器十进制译码器 二十进制译码器也称BCD译码器,它的功能是将输
24、入的一位BCD码(四位二元符号)译成10个高、低电平输出信号,因此也叫410译码器。图4-16是二十进制译码器74LS42的逻辑图和逻辑符号。功能表如表4-11所示。第4章 组合逻辑电路 图 4 16 二十进制译码器74LS42&Y0Y7Y6Y5Y4Y3Y2Y1Y8Y9&11111111A1A2A3图 4-16410译码器BCD输入A2A3A1A0Y0Y1Y3Y2Y4Y5Y6Y7Y8Y9A0第4章 组合逻辑电路 表 4 11 二十进制译码器74LS42的真值表 第4章 组合逻辑电路 3.显示译码器显示译码器 与二进制译码器不同,显示译码器是用来驱动显示器件,以显示数字或字符的MSI部件。显示译
25、码器随显示器件的类型而异,与辉光数码管相配的是BCD十进制译码器,而常用的发光二极管(LED)数码管、液晶数码管、荧光数码管等是由7个或8个字段构成字形的,因而与之相配的有BCD七段或BCD八段显示译码器。现以驱动LED数码管的BCD七段译码器为例,简介显示译码原理。第4章 组合逻辑电路 发光二极管(LED)由特殊的半导体材料砷化镓、磷砷化镓等制成,可以单独使用,也可以组装成分段式或点阵式LED显示器件(半导体显示器)。分段式显示器(LED数码管)由7条线段围成 字型,每一段包含一个发光二极管。外加正向电压时二极管导通,发出清晰的光,有红、黄、绿等色。只要按规律控制各发光段的亮、灭,就可以显示
展开阅读全文