数字集成电路设计第2章制造工艺课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字集成电路设计第2章制造工艺课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 集成电路设计 制造 工艺 课件
- 资源描述:
-
1、第二章 制造工艺本章分为四部分:1.制造工艺概述2.设计规则3.IC封装4.数字集成电路工艺的未来趋势紫外线光掩模版光刻胶可进行掺杂,离子注入,扩散等工艺2.1引言n版图版图是集成电路从设计走向制造的桥梁,它包含了集成电路尺寸、各层拓扑定义等器件相关的物理信息数据。n版图(Layout)集成电路制造厂家根据这些数据来制造掩膜。掩模版掩模版的作用的作用n掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图版图上的几何图形尺寸与芯片上物理上的几何图形尺寸与芯片上物理层的尺寸直接相关层的尺寸直接相关。设计规则n由于器件的物理特性和工艺的限制,芯片上物理层的尺寸进而版图的设计必须遵守特定特定的规则
2、的规则。n这些规则是各集成电路制造厂家根据本身的工艺特点工艺特点和技术水平技术水平而制定的。n因此不同的工艺,就有不同的设计规则。厂家提供设计规则n设计者只能根据厂家提供的设计设计者只能根据厂家提供的设计规则进行版图设计规则进行版图设计。n严格遵守设计规则可以极大地避免由于短路、断路造成的电路失效和容差以及寄生效应引起的性能劣化。2.2 CMOS集成电路的制造N管的立体图单阱工艺双阱CMOS工艺的截面图在CMOS工艺中,它要求把一个N管或P管都建立在同一硅材料上,因此有时我们会在衬底上建立一个称为阱的特殊区域,在这个区域中半导体材料的类型与沟道的类型相反。即一个PMOS晶体管只能建立在n型衬底
3、或n阱内,而一个NMOS晶体管则处于P型衬底或p阱内。在现代工艺中越来越多得采用双阱工艺。2.2.1 硅圆片n制造芯片的基础材料是一个单晶轻掺杂圆片。典型直径在4-12英寸之间,厚度最多为1mm。n一个初始的P-型圆片的掺杂水平大约为2*1021杂质/m3,通常圆片的表面掺杂重些2.2.2 光刻n作用:当要进行某些工艺步骤,如氧化、刻蚀、金属和多晶硅淀积,离子注入等时,需要把某一些区域采用对应的光掩模遮蔽起来,从而对其它露出来的区域进行上述的工艺步骤 步骤如下:实现有选择性掩蔽的技术就称为光刻一个光刻过程、第一步:氧化,将圆片暴露在约摄氏度的高纯度氧和氢的混合气体中,从而使圆片的整个表面淀积上
4、一层很薄的SiO2。氧化层既可用做绝缘层也可形成晶体管的栅。、第二步:涂光刻胶,通过旋转圆片在其上均匀涂上一层厚约为um的光敏聚合物,它原本溶于有机溶剂,暴光后不可溶。这为负胶,正胶相反。、第三步:光刻机暴光,把一个含有我们要转移到硅上的图形的光栅(玻璃掩模)靠近圆片,若采用负光刻胶,则掩模上需要加工的区域是不透明的,其余部分是透明的。、第四步:光刻胶的显影和烘光,用酸或碱溶液显影圆片,去掉为暴光部分的光刻胶,然后把圆片放在低温下慢慢烘光使留下的光刻胶变硬。第五步:酸刻蚀,去掉圆片上未被光刻胶覆盖部分的材料。如二氧化硅第六步:旋转、清洗和干燥,采用一种特殊的工具用去离子水来清洗圆片,再用氮气进
5、行干燥。第七步:各种工艺加工步骤,现在便可以对圆片的暴露部分进行各种加工,如离子注入、金属刻蚀等。第八步:去除光刻胶,用高温等离子体有选择地去除剩下的光刻胶而不破坏器件层。n集成电路最小特征尺寸的不断缩小已成为半导体制造设备开发者的沉重负担。因为要转移的特征尺寸超出光源的波长范围使达到所需要的分辨率和精度变得越来越困难。n当线宽小到和光源波长可以比拟时,便会产生衍射现象,这时根本就无法暴光。2.2.3一些重复进行的工艺步骤扩散和离子注入:这两个步骤可要求改变材料某些部分的掺杂浓度。例如:源区漏区、阱和衬底接触的形成,多晶掺杂以及器件阈值的调整。它要求要掺杂的区域暴露在外,而圆片的其余部分用Si
6、O2。扩散:将圆片放在石英管内,再放入加热炉中,并向管内通入含有掺杂剂的气体,最终使得掺杂剂同时垂直和水平地扩散入暴露的表面部分。最终掺杂剂的浓度在表面最大并随进入材料的深度按高斯分布降低。n离子注入:它的掺杂剂是以离子的形式进入材料。n它会引导离子扫过半导体表面,离子的加速度决定了它们穿透材料的深度,离子流的大小和注入时间决定了剂量。因此离子法可以独立控制注入深度和剂量。n 副作用:破坏晶格。即高能量注入过程中原子核碰撞,造成衬底原子移位,使材料出现缺陷,可采用退火工序解决。n淀积:即在圆片上反复淀积材料层。例如可化学气相淀积(CVD)产生多晶,采用溅射工艺形成铝互连层。刻蚀:材料一旦淀积后
7、,就可以用有选择的刻蚀来形成如连线或接触孔这样的图形。例如在刻蚀SiO2时常用HF酸。平面化:如果要在圆片表面可靠的淀积材料层,则保证半导体表面的平整是非常重要的。否则一层一层的金属叠在一起会导致台阶的产生。2.2.4简化的CMOS工艺流程(a)基础材料:P+衬底及P外延层(b)淀积栅氧和氮化硅牺牲层 (作为缓冲层)后(a)整个工艺从一个P型衬底开始,它的表面是一层轻掺杂的P型外延层(b)之后淀积一层很薄的SiO2,它在以后将成为晶体管的栅氧层,然后再淀积一层 较厚的氮化硅牺牲层。(c)采用有源区掩膜互补区进行等离子 刻蚀绝缘沟槽后(c)接着利用有源区掩膜的互补区域进行等离子刻蚀,以形成隔离器
8、件的沟槽。(d)沟槽填充氧化物、CMP平整化及 移去氮化硅牺牲层后(d)在完成沟道阻挡注入后,沟槽内填满SiO2,接着进行一系列的工序来平整表面。这时,氮化硅牺牲层被移去。(e)N阱和VTP调整的离子注入(f)P阱和VTn调整的离子注入(e)用n阱掩膜只暴光n阱区域(圆片的其余部分为一层厚缓冲材料所覆盖),之后 进行注入-退火工序来调整阱的掺杂。接着是第二次注入步骤以调整P管的阈值 电压。这一注入只对栅氧下面的区域的掺杂产生影响。(f)采用类似的操作(用其他掺杂剂)来形成P阱并调整N管的阈值。(g)多晶硅淀积与刻蚀后(h)n+源/漏及P+源/漏注入后。这些步骤也掺杂多晶硅(g)借助多晶硅掩膜的
9、帮助将一多晶硅薄层进行化学淀积并形成图形。多晶硅用来 作为晶体管的栅电极和互连线材料。(h)依次用离子注入分别对P和N晶体管的源区和漏区(p+和n+)进行掺杂。(i)SiO2绝缘层淀积及接触孔 刻蚀后在此之后,刻蚀掉未被多晶硅覆盖的栅氧薄层,同样的注入也用来对多晶硅表面 进行掺杂以减小它的电阻率。因为未掺杂的多晶硅具有非常高的电阻率。接下来的工艺步骤是淀积多层金属互连层、接触孔、通孔等注意:在掺杂之前形成图形的多晶硅栅实际确定了沟道的确切位置,从而也确定了 源区和漏区的位置这一过程称为自对准工艺,它使源和漏这两个区域 相对于栅具有非常精确的位置,并有助于减小晶体管中的寄生电容。(j)第一层铝淀
10、积及图形形成后(k)SiO2绝缘层淀积、通孔刻 蚀及第二层铝淀积和图形 形成后(ik)淀积绝缘材料(多为SiO2),刻蚀接触孔或通孔,淀积金属(多为铝和铜,但在 较低的互连层中也常使用钨),以及形成金属层图形。在这中间的平面化步骤采用化学机械抛光以保证即便存在多个互连层时表面 仍保持适度的平整。在最后一层金属淀积之后,最终要淀积一层钝化层即覆盖玻璃来加以保护。此后,还常常要再淀积一层氮化物,因为能使芯片的防潮性能更好。最后一道工序是刻蚀出用来焊接引线的压焊块的开孔。二、设计规则设计者和工艺工程师之间的桥梁工艺层的概念是将当前在CMOS中使用的难以理解的一组掩膜转化成一组简单的概念化的版图层。主
展开阅读全文