计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《计算机组成原理课程相关资料003—第二章计算机硬件系统基础—2课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 课程 相关 资料 003 第二 计算机硬件 系统 基础 课件
- 资源描述:
-
1、第二章 计算机硬件基础(2)本章主要分两个部分讲解:2.3 时序逻辑电路及部件 基本概念 一、触发器 二、寄存器 三、移位寄存器 四、计数器时序逻辑电路基本概念 时序逻辑电路的输出不仅与当时的输入状态有关,而且还与电路在此以前的输入/输出状态有关,因此时序电路内必须要有能存储信息的记忆元件触发器。触发器是构成时序电路的基础,它可以储存一位二进制信息。时钟(clock)信号:决定了时序逻辑电路的状态改变发生在什么时刻。时钟信号是不受其它任何输入信号或电路状态的影响,一般为周期性信号。时钟周期:指时钟信号某一上升沿(或下降沿)到下一上升沿(或下降沿)的时间,即时钟周期等于时钟频率的倒数。一、触发器
2、 1、电平触发方式的触发器 2、边沿触发方式的触发器1、电平触发方式的触发器 特点:触发器只在时钟信号C为触发约定电平高电平(或低电平)时,才接收输入数据D(至Q端),否则,触发器状态保持不变。在时钟信号C为触发约定电平时,输出Q端的状态随着输入端D的变化而变化;电平触发方式触发器又称为D锁存器,主要用作存储器的地址锁存器,以使CPU发出的地址在整个存储器读或写周期保持稳定不变。1、电平触发方式的触发器2、边沿触发方式的触发器 特点:触发器只在时钟脉冲CP的约定边沿(上升沿或下降沿)来到时,才接收输入数据D(至Q端),否则,触发器状态保持不变。在时钟信号C为高电平或者低电平时,输出Q端的状态不
3、会随着输入端D的变化而变化;常用的正边沿触发器之一就是D触发器,由于它在CP上升沿以外时间出现在D端的数据变化和干扰信号不会被接收,因此具有很强的抗干扰能力而得到广泛应用。它一般可用来组成寄存器、计数器和移位寄存器等。2、边沿触发方式的触发器二、寄存器 功能:存储二进制信息。组成:由一组触发器组成,所有触发器采用同一个时钟信号或其他控制信号,以便进行统一的打入或其他控制操作。由n位触发器构成的寄存器称为n位寄存器,它可以存储n位二进制信息。按照功能的不同,可将寄存器分为基本寄存器和移位寄存器两大类带清零端的4位寄存器工作原理:当时钟脉冲CP到来时,寄存器的输入数据(D3D0)同时打入寄存器,即
4、输入存放输出到寄存器的输出端(Q3Q0)。CLR:寄存器清零信号,为低电平时,寄存器的输出端清为零。带清零端的8D触发器74LS273芯片MR:清零信号,当为低电平时,无论输入D是什么,输出Q均为0。CP:寄存器打入脉冲信号,当CP来一上升沿,则将输入端D数据打到输出端Q,并在下一上升沿来到之前,Q端保持不变。三、移位寄存器 功能:对数据进行移位。组成:由多个触发器组成,一个触发器的输出接到另一个触发器的输入,当公共时钟信号CP上升沿时,所有触发器的输出均写入相邻的下一个触发器中,从而实现移位。通常,移位寄存器同时具备置数、左移、右移等功能。1234ABCD4321DCBA210QQQDRCP
展开阅读全文