第一部分-VHDL语言编程基础课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第一部分-VHDL语言编程基础课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第一 部分 VHDL 语言 编程 基础 课件
- 资源描述:
-
1、第一部分第一部分 VHDL语言编程基础语言编程基础通过电脑下载(编程文件)到器件(通过电脑下载(编程文件)到器件(PLD)程序代码与电路程序代码与电路 代码对应于逻辑 逻辑与器件结合产生功能电路 代码的重复代表电路的重复 电路是并行的,所以代码一定是并行的 逻辑的繁简对应代码的繁简概概 述述 1.常用硬件描述语言简介常用硬件描述语言简介 常用硬件描述语言有VHDL、Verilog和ABEL语言。三者的比较:(1)逻辑描述层次:一般的硬件描述语言可以在三个层次上进行电路描述,其层次由高到低依次可分为行为级、RTL级和门电路级。VHDL语言是一种高级描述语言,适用于行为级和RTL级的描述,最适于描
2、述电路的行为;Verilog语言和ABEL语言是一种较低级的描述语言,适用于RTL级和门电路级的描述,最适于描述门级电路。(2)设计要求:VHDL进行电子系统设计时可以不了解电路的结构细节,设计者所做的工作较少;Verilog和ABEL语言进行电子系统设计时需了解电路的结构细节,设计者需做大量的工作。(3)综合过程:任何一种语言源程序,最终都要转换成门电路级才能被布线器或适配器所接受。因此,VHDL语言源程序的综合通常要经过行为级RTL级门电路级的转化,VHDL几乎不能直接控制门电路的生成。而Verilog语言和ABEL语言源程序的综合过程要稍简单,即经过RTL级门电路级的转化,易于控制电路资
3、源。(4)对综合器的要求:VHDL描述语言层次较高,不易控制底层电路,因而对综合器的性能要求较高,Verilog和ABEL对综合器的性能要求较低。(5)支持的EDA工具:支持VHDL和Verilog的EDA工具很多,但支持ABEL的综合器仅仅Dataio一家。(6)国际化程度:VHDL和Verilog已成为IEEE标准,而ABEL正朝国际化标准努力。2.VHDL的简介的简介 VHDL的英文全名是Very-High-Speed Integrated Circuit Hardware Description Language,诞生于1982年。1987年底,VHDL被IEEE(The Instit
4、ute of Electrical and Electronics Engineers)和美国国防部确认为标准硬件描述语言。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的1076-1993版本。VHDL和Verilog作为IEEE的工业标准硬件描述语言,又得到众多EDA公司的支持,在电子工程领域,已成为事实上的通用硬件描述语言。有专家认为,在新的世纪中,VHDL与Verilog语言将承担起几乎全部的数字系统设计任务。3.VHDL程序设计约定程序设计约定 为了便于程序的阅读和调试,本书对VHDL程序设计特作如
5、下约定:(1)语句结构描述中方括号“”内的内容为可选内容。(2)对于VHDL的编译器和综合器来说,程序文字的大小写是不加区分的。本书一般使用大写。(3)程序中的注释使用双横线“-”。在VHDL程序的任何一行中,双横线“-”后的文字都不参加编译和综合。(4)为了便于程序的阅读与调试,书写和输入程序时,使用层次缩进格式,同一层次的对齐,低层次的较高层次的缩进两个字符。(5)源程序文件的名字与实体名必须一致。第一章第一章 VHDL的程序结构和软件操作的程序结构和软件操作1-1 VHDL程序的基本结构程序的基本结构 1-2 软件操作软件操作Max+plus的操作的操作 1-1 VHDL程序的基本结构程
6、序的基本结构 实体描述实体描述(ENTITY)结构体结构体(ARCHITECTURE)设计实体设计实体实体描述实体描述(ENTITY)构构造造体体1设计实体设计实体构构造造体体2构构造造体体n设计实体、实体说明、构造体之间关系设计实体、实体说明、构造体之间关系库、包集合库、包集合(LIBRARY)库、包集合库、包集合(LIBRARY)结构体配置结构体配置LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY or ISPORT(a,b:IN STD_LOGIC;y:OUT STD_LOGIC);END ENTITY or;ARCHITECTURE beh
7、a OF or ISBEGINy=a or b;END beha;例例1:库说明库说明实体实体描述描述结构体结构体aby例例2:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY half_adder IS PORT(a,b:IN STD_LOGIC;s,co:OUT STD_LOGIC);END half_adder;ARCHITECTURE half1 OF half_adder ISSIGNAL c,d:STD_LOGIC;BEGIN c=a OR b;d=a NAND b;co=NOT d;s=c AND d;END half1;一、库、程序
8、包使用(一、库、程序包使用(LIBRARY):):LIBRARY和和PACKAGE的声明部分的声明部分 作用:库(作用:库(Library)是用于存放预先编译好的程序包)是用于存放预先编译好的程序包 (Package),程序包中定义了数据集合体、逻),程序包中定义了数据集合体、逻 辑操作和元件等。主要是声明在设计或实体中辑操作和元件等。主要是声明在设计或实体中 将用到的常数,数据类型,元件及子程序等。将用到的常数,数据类型,元件及子程序等。通常用到通常用到IEEEIEEE的库中的库中STD_LOGIC_1164,STD_LOGIC_ARITH,STD_LOGIC_1164,STD_LOGIC_
9、ARITH,STD_LOGIC_UNSIGNED,STD_LOGIC_SIGNEDSTD_LOGIC_UNSIGNED,STD_LOGIC_SIGNED等程序包。等程序包。使用格式:使用格式:LIBRARY 库名;库名;USE 库名库名.程序包名程序包名.All;在在Quartus系统中有系统中有4个库能支持个库能支持VHDL语言,它们语言,它们分别是分别是Std库、库、IEEE库、库、WORK库和库和VITALVITAL库。库。Std库和库和IEEE库提供基本的逻辑运算函数及数据类型转换函数等。库提供基本的逻辑运算函数及数据类型转换函数等。IEEE库中的程序包库中的程序包std_logic_
10、1164定义了定义了std_logic和和std_logic_vector等数据类型。等数据类型。二、实体描述(二、实体描述(ENTITYENTITY)作用:定义本设计的输入作用:定义本设计的输入/出端口,即定义电路的外观,出端口,即定义电路的外观,即即I/O接口的类型和数量使用格式:接口的类型和数量使用格式:端口名端口名:端口模式:端口模式 数据类型;数据类型;);ENTITY 实体名实体名 ISEND ENTITY 实体名;实体名;PORT (端口名端口名:端口模式:端口模式 数据类型;数据类型;GENERIC(类属表类属表);类属说明语句类属说明语句:类属(GENERIC)参量是一种端口
11、界面常数,常以一种说明的形式放在实体或块结构体前的说明部分。一般书写格式如下:GENERIC(常数名:数据类型:设定值;常数名:数据类型:=设定值);端口名:端口名:即每个外部管脚名称,有多个即每个外部管脚名称,有多个 时可用逗号隔开。时可用逗号隔开。端口模式 端口模式说明(以设计实体为主体)IN 输入,只读模式,将变量或信号信息通过该端口读入 OUT 输出,单向赋值模式,将信号通过该端口输出 BUFFER 具有读功能的输出模式,可以读或写,只能有一个驱动源 INOUT 双向,可以通过该端口读入或写出信息 INOUTBUFFERINOUTPORT(端口名:端口模式 数据类型;端口名:端口模式
12、数据类型);Blk1Blk3Blk4Blk5Blk2InInoutOutBufferEntity ARCHITECTURE定义定义 作用:定义实体的实现。即电路的具体描述,说明电路执作用:定义实体的实现。即电路的具体描述,说明电路执 行什么动作或实现功能。行什么动作或实现功能。ARCHITECTURE 结构体名结构体名 OF 实体名实体名 ISBEGINBEGIN 功能描述语句功能描述语句;END END ARCHITECTURE 结构体名结构体名;三、结构体(三、结构体(ARCHITECTURE):):说明语句说明语句结构体说明语句:结构体说明语句:结构体中的说明语句是对结构体的功能描述语句
13、中将要用到的信号结构体中的说明语句是对结构体的功能描述语句中将要用到的信号(SIGNAL)、数据类型()、数据类型(TYPE)、常数()、常数(CONSTANT)、元件)、元件(COMPONANT)、函数()、函数(FUNCTION)和过程()和过程(PROCEDURE)等加以)等加以说明;说明;功能描述语句:功能描述语句:功能描述语句主要由功能描述语句主要由5种不同类型的以并行方式种不同类型的以并行方式工作的语句结构:工作的语句结构:1、块语句结构:由一系列并行语句构成;、块语句结构:由一系列并行语句构成;2、进程语句结构:由顺序语句构成;、进程语句结构:由顺序语句构成;3、信号赋值语句:将
14、设计实体内处理结果向定义的信号或界面端口进、信号赋值语句:将设计实体内处理结果向定义的信号或界面端口进 行赋值;行赋值;4、子程序调用语句:用于调用过程或函数;、子程序调用语句:用于调用过程或函数;5、元件例化语句:对其它的设计实体作元件调用;、元件例化语句:对其它的设计实体作元件调用;A AB BY Y111001010000YBALibrary IEEE;Use IEEE.STD_LOGIC_1164.all;Entity and2 isPort(A:in std_logic;B:in std_logic;Y:out std_logic);End and2;-首先定义输入输出端口名字,首先
15、定义输入输出端口名字,模式(模式(Mode),信号类型),信号类型-注意最后语句的分号在括号外注意最后语句的分号在括号外 实体定义实体定义:Architecture Na of and2 is Begin Y=A and B;End Na;结构体定义结构体定义:端口模式有以下几种类型:端口模式有以下几种类型:IN;OUT;INOUT;BUFFER。Architecture Nb of and2 is BeginY=1 when A=1 and B=1 else 0;End Nb;以上结构体表达何种电路?以上结构体表达何种电路?一个实体可以有几个结构体,即结构体的定义可以有不同的形式一个实体可以
16、有几个结构体,即结构体的定义可以有不同的形式结论:结论:小结小结:VHDL程序设计基本结构1-21-2软件操作软件操作Max+plusMax+plus的操作的操作 1、建立和编写一个建立和编写一个VHDL语言的工程文件语言的工程文件2、VHDL程序的编译程序的编译 3、VHDL语言程序的仿真语言程序的仿真 4、芯片的时序分析芯片的时序分析5、安排芯片脚位安排芯片脚位 一、一、软件操作软件操作Max+plus的操的操作作 1.Max+plus开发工具是美国开发工具是美国Altera公司自行设计的一种软公司自行设计的一种软件工具,其全称为件工具,其全称为Multiple Array Matrix
17、and Programmable Logic User System。它具有原理图输入和文本输入(采用。它具有原理图输入和文本输入(采用硬件描述语言)两种输入手段,利用该工具所配备的编硬件描述语言)两种输入手段,利用该工具所配备的编辑、编译、仿真、综合、芯片编程等功能,将设计电路辑、编译、仿真、综合、芯片编程等功能,将设计电路图或电路描述程序变成基本的逻辑单元写入到可编程的图或电路描述程序变成基本的逻辑单元写入到可编程的芯片中(如芯片中(如PLDPLD、FPGA芯片),作成芯片),作成ASIC芯片。它是芯片。它是EDA设计中不可缺少的一种工具。设计中不可缺少的一种工具。2.软件安装软件安装我们
18、通过范例介绍:利用我们通过范例介绍:利用Max+plus系统系统(1)如何编写)如何编写VHDL程序(使用程序(使用Text Editor););(2)如何编译)如何编译VHDL程序(使用程序(使用Compiler););(3)如何仿真验证)如何仿真验证VHDL程序(使用程序(使用Waveform Editor,Simulator););(4)如何进行芯片的时序分析(使用)如何进行芯片的时序分析(使用Timing Analyzer););(5)如何安排芯片脚位(使用)如何安排芯片脚位(使用Floorplan Editor););(6)如何下载程序至芯片(使用)如何下载程序至芯片(使用Progr
19、ammer)。)。二、二、建立和编写一个建立和编写一个VHDL语言的工程文件语言的工程文件 首先启动首先启动Max+plus系统,启动后系统进入主菜单画面,在主菜单系统,启动后系统进入主菜单画面,在主菜单 上有上有5个选项,分别是:个选项,分别是:Max+plus、File、Assign、Options和和Help。(1)打开文本编辑器;用鼠标点击)打开文本编辑器;用鼠标点击File选项,点击子菜单中的选项,点击子菜单中的 New选项,接着屏幕会出现选项,接着屏幕会出现New的对话框。在对话框内有的对话框。在对话框内有4 种编辑方式:图形编辑、符号编辑、文本编辑和波形编辑。种编辑方式:图形编辑
20、、符号编辑、文本编辑和波形编辑。VHDL文件属于文本,那么应该选择文本编辑方式,点击文件属于文本,那么应该选择文本编辑方式,点击 OK按钮,屏幕上将出现一个无名的编辑窗口,则系统进入按钮,屏幕上将出现一个无名的编辑窗口,则系统进入 文本编辑状态。文本编辑状态。(2)在编辑窗口中进行编辑输入,输入相应的描述语句。)在编辑窗口中进行编辑输入,输入相应的描述语句。(3)存盘。)存盘。(a 我们编辑的我们编辑的VHDL文件扩展名为文件扩展名为vhd;b 保存的文保存的文 件名必须和所定义的实体名相同。件名必须和所定义的实体名相同。c 文件存盘的目录不应是文件存盘的目录不应是 根目录或桌面,建议存放在根
21、目录或桌面,建议存放在Max2work或或Maxplus2目录,或目录,或 其子目录。其子目录。)以与门的设计为例讲述具体过程以与门的设计为例讲述具体过程 三、三、VHDL程序的编译程序的编译(1)若文件没有打开,需首先打开要编译的VHDL文件;(2)将目前的文件设置成工程文件;点击File选项,光标移到子菜单的 Project项停留几秒钟,屏幕上会出现下一级菜单,点击Set Project to Current File(3)打开编译器;点击主菜单MAX+plus/Compiler选项,屏幕上就出现编译 对话框。(4)开始编译;完成了上述编译前的准备及必要的设置工作,点击编译对话框 中的St
22、art按钮,编译即开始。以与门的设计为例讲述具体过程 四、四、VHDL语言程序的仿真语言程序的仿真 仿真是为了验证我们所编写的仿真是为了验证我们所编写的VHDL程序的功能是否正确。程序的功能是否正确。(1)首先生成仿真波形文件(a)打开波形编辑器;点击主菜单的MAX+plus/Waveform Editor选项,就 可在屏幕上显示波形编辑器窗口。在未输入信号名以前,整个窗口是空 白的。(b)确定仿真持续时间(File/End Time)。(c)选则输入输出端口名;(d)编辑输入信号波形;(e)信号波形编辑完成后,需存盘为仿真使用,信号波形编辑完成后,需存盘为仿真使用,文件名采取默认方式即可。(
23、2)打开仿真器;点击主菜单MAX+plusSimulator项,此时弹出Simulator 对话框。点击对话框的Start按钮,仿真即开始。在仿真结束后打开仿真波 形文件(点击右下角的Open SCF按钮)即可以显示仿真结果。(以与门的设计为例讲述具体过程)五、五、芯片的时序分析芯片的时序分析仿真结果从波形上来看,很难给出定量的信号延迟关系,这一点时序分析却能直观地用表来进行显示。(1)选择要下载的器件型号;(2)需要再编译一次。)需要再编译一次。(点击主菜单的Assign/Device项得到Device对话框)(3)打开时序仿真器;(点击Timing Analyzer选项)(4)最后点击St
24、art按钮后,时序分析器开始启动。(以与门的设计为例讲述具体过程)六、六、安排芯片脚位安排芯片脚位 为了将程序下载到芯片,需安排芯片脚位。为了将程序下载到芯片,需安排芯片脚位。(1)打开芯片脚位设置器;)打开芯片脚位设置器;(MAX+plus/Floorplan Editor)(2)将实体定义的端口名字和下载芯片的管脚进行具体对应;)将实体定义的端口名字和下载芯片的管脚进行具体对应;(3)最后再进行一次编译。)最后再进行一次编译。EDA实验箱实验箱第二章第二章 VHDL语言要素语言要素 V VH HD DL L语语言言要要素素包包括括数据对象数据对象变量变量信号信号常数常数数据类型数据类型操作
25、数操作数运算操作符运算操作符一、一、VHDL语言标识符的有关命名规则:语言标识符的有关命名规则:1、标识符主要用于命名或标识、标识符主要用于命名或标识VHDL设计中的一个项目(如实体、构造设计中的一个项目(如实体、构造体、程序包、过程、函数、常量、变量、文件等。体、程序包、过程、函数、常量、变量、文件等。2、标识符不区分大小写。、标识符不区分大小写。3、长度不超过、长度不超过32个有效字符序列。个有效字符序列。4、只能由英文字母、数字及下划线构成。、只能由英文字母、数字及下划线构成。5、首字母必须是字母,且、首字母必须是字母,且不连续使用下划线不连续使用下划线“_”,不以下划线,不以下划线“_
展开阅读全文