第3章-逻辑门电路2课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第3章-逻辑门电路2课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 逻辑 门电路 课件
- 资源描述:
-
1、图图2.2.13 有源泄放有源泄放TTL与非门与非门 R1R2R4V2V1V3R6R3V4V5F+UCC(5V)R5V6AB有源泄放回路 有源泄放回路在转换过程中提高开关速度的原因有源泄放回路在转换过程中提高开关速度的原因是它的等效电阻是可变的。在输入由低电平全部变为是它的等效电阻是可变的。在输入由低电平全部变为高电平的瞬间,有源泄放回路高电平的瞬间,有源泄放回路AB两端呈现高阻抗,两端呈现高阻抗,使使V5迅速饱和,缩短了开启时间迅速饱和,缩短了开启时间tON;在输入由高电平;在输入由高电平变为低电平的瞬间,有源泄放回路变为低电平的瞬间,有源泄放回路AB两端呈现低阻两端呈现低阻抗,使抗,使V5
2、加快截止,缩短了关闭时间加快截止,缩短了关闭时间tOFF(分析略分析略)。另外,有源泄放回路还能提高电路的抗干扰能力,另外,有源泄放回路还能提高电路的抗干扰能力,使低电平噪声容限达使低电平噪声容限达1V左右,改善了电压传输特性,左右,改善了电压传输特性,有源泄放有源泄放TTL与非门的电压传输特性接近于图与非门的电压传输特性接近于图2.2.5的的理想特性。理想特性。2.抗饱和抗饱和TTL与非门与非门 尽管有源泄放尽管有源泄放TTL与非门的开关速度比典与非门的开关速度比典型电路要高,但它的速度仍然不够理想,原因型电路要高,但它的速度仍然不够理想,原因是当三极管工作在饱和及深饱和状态后,其开是当三极
3、管工作在饱和及深饱和状态后,其开关时间无法缩短,影响了门电路的传输速度。关时间无法缩短,影响了门电路的传输速度。为此,提出了抗饱和为此,提出了抗饱和(抵抗三极管的抵抗三极管的“过过饱和饱和”)电路。抗饱和电路是在三极管的电路。抗饱和电路是在三极管的c结上结上并联了一个肖特基势垒二极管并联了一个肖特基势垒二极管(Schottky Barrier Diode),简称,简称SBD,如图,如图2.2.14(a)所所示。图示。图2.2.14(B)是它的电路符号。是它的电路符号。SBD是一种金属是一种金属半导体二极管半导体二极管(例如,例如,铝铝硅二极管硅二极管),它的正向导通电压为,它的正向导通电压为0
4、.4V0.5V,比一般硅管的正向导通电压比一般硅管的正向导通电压0.6V0.7V低低0.2V。这样,当三极管的这样,当三极管的c结进入正偏后,结进入正偏后,SBD首先导首先导通,通,c结的正偏电压被钳在结的正偏电压被钳在0.4V0.5V,使三极,使三极管不会进入深饱和,而只能工作在微饱和状态,管不会进入深饱和,而只能工作在微饱和状态,从而大大提高了门电路的工作速度。当有源泄放从而大大提高了门电路的工作速度。当有源泄放TTL电路中的电路中的V1,V2,V5都采用都采用SBD钳位时,如图钳位时,如图2.2.15所示,就会收到明显的抗饱和效果。这种所示,就会收到明显的抗饱和效果。这种抗饱和抗饱和TT
5、L,简称,简称“STTL”。图图2.2.14 抗饱和三极管抗饱和三极管(a)并接并接SBD的三极管;的三极管;(B)电路符号电路符号SBDcbe(a)cbe(b)图图2.2.15 抗饱和抗饱和TTL电路电路 R1R2R4V2V1V3R6R3V4V5F+UCCR5V6 2.2.4 OC门及三态门门及三态门 1.OC门门 在实际使用时,有时需要将多个与非门的输出端直在实际使用时,有时需要将多个与非门的输出端直接相连,来实现接相连,来实现“与与”的功能。例如,在图的功能。例如,在图3.2.16中,中,当当F1或或F2中有一个为中有一个为0时,时,F=0(有有0出出0);当;当F1=F2=1时,时,F
6、=1(全全1出出1)。可见。可见,。这种用。这种用“线线”连接成连接成“与与”的方式称为的方式称为“线与线与”(Wired AND)。图中。图中所用的门就是所用的门就是OC门。门。“线与线与”可以节省门数,减少门可以节省门数,减少门的级数。例如,在上例中,如果采用一般的的级数。例如,在上例中,如果采用一般的TTL与非门,与非门,则需要三级四个门则需要三级四个门 ,逻辑图留请读者,逻辑图留请读者画画)。CDABFCDABFA&BCDF1F2RL+UCCF 图 2.2.16 必须指出的是,并不是所有形式的与非门都能接成必须指出的是,并不是所有形式的与非门都能接成“线与线与”电路。例如,一般的电路。
7、例如,一般的TTL与非门,由于采用了推拉与非门,由于采用了推拉式输出电路,无论是输出高电平还是低电平,输出电阻都比式输出电路,无论是输出高电平还是低电平,输出电阻都比较低,只有几至几十较低,只有几至几十。如果将两个输出端直接相连,当一。如果将两个输出端直接相连,当一个门的输出为高电平,另一个门输出为低电平时,则会形成个门的输出为高电平,另一个门输出为低电平时,则会形成一条自一条自+UCC到地的低阻通路,会有一股很大的电流从截止门到地的低阻通路,会有一股很大的电流从截止门的的V4管灌入到导通门的管灌入到导通门的V5管,如图管,如图2.2.17所示。这个大电流所示。这个大电流不仅会使导通门的输出低
8、电平抬高,而且还可能因功耗太大不仅会使导通门的输出低电平抬高,而且还可能因功耗太大而损坏两个门的输出管,这是不允许的。为了克服一般而损坏两个门的输出管,这是不允许的。为了克服一般TTL门不能直接相连的缺点,提出了门不能直接相连的缺点,提出了OC门。门。图图2.2.17 两个两个TTL门输出端相连门输出端相连F1=1R4V3V4+UCCR3V5R4V3V4+UCCF2=0V5R3IL图图2.2.18 OC门结构门结构R1R2RLR3V5+UCCFV2V1图图2.2.19 OC门符号门符号 A&CBF OC门是用外接电阻门是用外接电阻RL来代替来代替V3、V4复合管复合管组成的有源负载。当组成的有
展开阅读全文