书签 分享 收藏 举报 版权申诉 / 58
上传文档赚钱

类型TDR和SET2DIL测试教程课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:4372351
  • 上传时间:2022-12-03
  • 格式:PPT
  • 页数:58
  • 大小:11.17MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《TDR和SET2DIL测试教程课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    TDR SET2DIL 测试 教程 课件
    资源描述:

    1、PCB信号完整性技术探讨信号完整性技术探讨11、信号完整性基础2、信号完整性测量技术3、PCB制造与信号完整性2Page3 目目 录录1、信号完整性基础1.1 信号完整性1.2 高速信号和传输线1.3 反射1.4 阻抗1.5 介电常数(Dk)和介质损耗因子(Df)1.6 插入损耗的概念Page4 信号完整性(Signal Integrity,SI)包含由于信号传输速率加快而产生的互连、电源、器件等引起的所有信号质量及延时等问题。1.1 信号完整性信号完整性基础信号完整性基础Page5信号完整性基础信号完整性基础 对于高速产品,并没有明确定义,一般认为对损耗有特定要求的产品为高速产品。1.2 高

    2、速信号和传输线microstripstripline传输线模型时钟频率超过100MHz、数字信号上升时间小于1ns时,长度超过1inch(2.54cm)的互连线表现出传输线特性;其特征为:线路向周围环境辐射能量,介质中的粒子(图中圆圈表示)也会振动吸收能量,产生时延和衰减等。基本传输线种类Page6信号完整性基础信号完整性基础 目前几乎所有高速存储器、服务器、路由器以及很多消费电子产品都具有高传输速率的特性,PCB产业也已迈进高速的方向。1.2 高速信号和传输线一些高速电子产品和设备及其传输速率一些高速电子产品和设备及其传输速率 信号传输时,每时每刻都会感受到一个瞬态阻抗,当这个阻抗不连续时就

    3、会将信号的一部分反射回信号源端;Rs1Rs2Rs1Rs2信号完整性基础信号完整性基础1.3 反射Rs1Rs2VfIfViIiVtIt7Page8信号完整性基础信号完整性基础1.4 阻抗 低频或直流情况下阻抗基本等于导体的电阻;高速或高频情况下,主要受趋肤效应影响,信号在导体中传输感受到的阻抗将远大于导体在直流情况下的电阻。圆形导体和方形导体的趋肤效应(红色圆形导体和方形导体的趋肤效应(红色表示电流密度最大,蓝色表示最小)表示电流密度最大,蓝色表示最小)Page9信号完整性基础信号完整性基础1.4 阻抗趋肤深度:趋肤深度:趋肤深度:磁导率磁导率:电导率:电导率f f:频率频率对于纯铜导线:=4=

    4、4 1010-7-7 H/m H/m=5.8=5.8 10107 7 S/m S/m则在1GHz频率下:铜铜=2.1um=2.1um即信号的传导仅仅在铜线的表面进行。Page10信号完整性基础信号完整性基础1.4 阻抗均匀导体直流电阻计算公式:电阻率:电阻率l l:导体长度导体长度S S:导体横截面积导体横截面积R R(ACAC):高频下的交流阻抗:高频下的交流阻抗f f:工作频率工作频率f f0 0:产生明显趋肤效应的临界频率:产生明显趋肤效应的临界频率R R:该临界频率下的阻抗:该临界频率下的阻抗均匀导体高频阻抗计算公式:交流电阻随频率变化关系交流电阻随频率变化关系Page11寄生电容:1

    5、2141.1DDTDCr寄生电感:14ln08.5dhhLD1:焊盘直径D2:反焊盘直径H:过孔长度d:过孔孔径信号完整性基础信号完整性基础1.4 阻抗:过孔阻抗Page12信号完整性基础信号完整性基础1.5 介电常数(Dk)和损耗因子(Df)介电常数(Dk)准确讲应该称为相对介电常数。干燥空气的实际介电常数0,数值为8.85pF/m,为方便起见,把这个值设为1pF/m,从而得到其他介质的相对介电常数值(Relative Permittivity),即我们现在常用的介电常数(dielectric constant)。从信号传输品质的角度来看,介电常数的含义可以理解为介质对电荷的吸附能力,介电常

    6、数越大,其对信号的吸附能力越强,可供使用的信号余量便越小。介电能力即相当于容电能力。介电能力对比(左)和线路传输模型(右)介电能力对比(左)和线路传输模型(右)Page13信号完整性基础信号完整性基础1.5 介电常数(Dk)和损耗因子(Df)损耗因子(Df)即为散失因子(dissipation factor),表示信号传输时在介质中损失掉的能量(loss),将这个损失掉的能量与未损失的能量(stored)对比时,即得到Df。介质损耗因子与频率的相关性介质损耗因子与频率的相关性Page14 插入损耗(简称插损,数学描述为S21,或insertion loss):在二端口网络中,S21定义为从端口

    7、2出来的正弦波和从端口1进入的正弦波的比值。信号完整性基础信号完整性基础1.6 插入损耗的概念端口一端口二入射信号反射信号接收信号简单二端口网络示意图相位差幅度Page15信号完整性基础信号完整性基础1.6 插入损耗的概念介质中粒子介质中粒子振动导致振动导致阻抗不连续阻抗不连续导线发热导线发热能量向环境能量向环境中发射中发射与邻近传输与邻近传输线干扰作用线干扰作用增加导体阻增加导体阻抗消耗能量抗消耗能量Page16 无损传输线是不存在的,通路上的每一个节点都会造成损耗,损耗受控是一个真正的挑战。右图为传输线中主要插入损耗来源于传输的信号频率之间关系示意图信号完整性基础信号完整性基础1.6 插入

    8、损耗的概念Page17损耗和传输线长度的关系信号完整性基础信号完整性基础1.6 插入损耗的概念Page18 目目 录录2、信号完整性测量技术2.1 阻抗测试2.2 VNA测试2.3 SET2DIL测试2.4 Dk/Df测试2.1 阻抗测试信号完整性测量技术信号完整性测量技术 阻抗测试主要应用TDR(Time Domain Reflector,时域反射计)的方法,TDR 使用阶跃信号发生仪和示波器,在被测得传输线上发送一个快速的上升沿,再特定的点上用示波器观察反射电压波形。这种技术可以测出传输显得特性阻抗,并显示出每个阻抗不连续点的位置和特性(阻抗、感抗和容抗)。阶跃信号测试电缆被测物体TDR测

    9、试原理 由于TDR产生的信号幅度、测试电缆阻抗、仪器输出阻抗确定,因此根据TDR设备接收到的反射信号幅度和时间轴数据,很容易计算出不连续阻抗的数值。192.1 阻抗测试信号完整性测量技术信号完整性测量技术 利用TDR技术,所有这些信息都是在示波器上实时显示。相对于其他技术,TDR 能够给出更多的关于系统宽带相应的信息。如下图所示,沿着时间轴的每一点都对应着被测线上的不同位置阻抗值。线宽变化导致阻抗变化的TDR测试曲线202.1 阻抗测试信号完整性测量技术信号完整性测量技术 PCB阻抗测试时选择合适的阻抗线长度是十分必要的,根据经验,在阻抗线长度超过6inch,且线路损耗较大时,阻抗线后端的阻抗

    10、值将有明显上升趋势。11inch单端阻抗线TDR曲线57ohm50ohm212.1 阻抗测试信号完整性测量技术信号完整性测量技术 阻抗的不规则波动是由于线路和介质加工质量引起的;而阻抗的上升趋势主要是由于长线传输线损耗的不可忽略造成的。华为长线阻抗的标准测量方法取值区间阻抗线222.2 VNA测试信号完整性测量技术信号完整性测量技术VNA(Vector Network Analyzer,矢量网络分析仪)的信号源在测试时产生一个连续扫频的正弦波,以此激励被测物(DUT,device under test),之后测量DUT的反射信号和传输信号。VNA把被测物(无论是一条线、一个面或信号网络)当做二

    11、端口网络,由于其激励信号是扫频信号,在每一个频点均可得到被测端口的频率响应,VNA通过分析这些激励信号和响应信号,计算出被测端口S参数,再通过这些参数得到我们需要的量化参数值。扫频信号扫频信号测试原理:232.2 VNA测试信号完整性测量技术信号完整性测量技术对于一个测试频率范围为20GHz的VNA,可以测试被测物从0到20GHz中间任何频率点上的响应特性。S11:反映端口阻抗特性:反映端口阻抗特性S21:反映端口插损特性:反映端口插损特性信号相位特性信号相位特性信号延时特性信号延时特性VNA中可观测到的端口特性中可观测到的端口特性242.2 VNA测试信号完整性测量技术信号完整性测量技术TR

    12、L校准:VNA的精确测量是基于精确而复杂的校准基础上的。由于电缆、探头、SMA头、设备本身的误差,VNA系统校准十分必要,常用的有机械校准和电子校准;另外,实际测试中过孔对于损耗测量结果有十分明显的影响,因此需进一步去除掉过孔的影响,而产生了LRM、TRL、SOLT等去嵌(de-embed)校准方式。TRL校准件设计工具252.2 VNA测试信号完整性测量技术信号完整性测量技术TRL校准理念在于,将线路的两段各取一部分作为中间剩余部分线路测量的探针。表示将被校准掉的线路校准完成后其延时和损耗均为0表示被当做探针的长度用于校准不同频率范围用于校准直流被测线路注意各图形长度对应关系TRL校准图形校

    13、准图形26Single End Trace To drive DIfferential Loss,利用单端线路测量差分损耗的方法。2.3 SET2DIL测试信号完整性测量技术信号完整性测量技术目的:简化测量,从而使传统的差分四端口测试变为简单的单端测试,并将此测试方法用于批量板的监控。传统差分测试需要四传统差分测试需要四个端口同时测量个端口同时测量272.3 SET2DIL测试信号完整性测量技术信号完整性测量技术理论上,损耗属于频域范畴,具有很强的频率相关性。此处涉及两个重要概念:假设近似和线路完全对称;按SDD21(插损)=0.5*(S21-S23-S41+S43),在差分对完全对称时,IN

    14、TEL算法假定:S21=S43 S23=S41于是SDD21=S21-S41INTEL的算法可以通过测量时域的信号响应参数,再通过傅里叶变换转化成频域数值,最终得到插损测量值。从而相当于:TDD21=T21-T41于是,按此等式,只需测试T21和T41即可计算出SDD21,即插入损耗值。28T21T412.3 SET2DIL测试信号完整性测量技术信号完整性测量技术理论上,损耗属于频域范畴,具有很强的频率相关性。此处涉及两个重要概念:按按INTEL算法所推导出的差分信号线时域参数测量方法算法所推导出的差分信号线时域参数测量方法THRU292.3 SET2DIL测试信号完整性测量技术信号完整性测量

    15、技术测试精度评价:与VNA相比还存在一定差距。随着频率升高,精度不断下降。12GHz302.3 SET2DIL测试信号完整性测量技术信号完整性测量技术2.4 Dk/Df提取信号完整性测量技术信号完整性测量技术方式方式VNA测试PCB两段长度差为10inch的信号线的S参数,利用ADS仿真软件分析提取其中的DkDf信息设备和软件设备和软件E5071C网分仪、ADS DkDf提取模块测试测试coupon设计不同胶含量、玻纤类型等结构,差分/单端带状线验证验证用仿真提取的DkDf建模,对比阻抗和损耗的测试和仿真结果Dk/Df提取基本流程提取基本流程TRL校准模校准模块块DkDf提取模提取模块块P片类

    16、型片类型1P片类型片类型2P片类型片类型3P片类型片类型42.4 Dk/Df提取信号完整性测量技术信号完整性测量技术2.4 Dk/Df提取信号完整性测量技术信号完整性测量技术软件操作界面软件操作界面Page35 目目 录录3、PCB制造与信号完整性2.1 材料2.2 工艺2.3 PCB设计Page36随着信号频率的增加,PCB基材介质和导线都会吸收能量,造成信号完整性问题。除此之外,PCB加工过程中对材料的处理也会引入信号完整性问题。Stub lengthPCB制造与信号完整性制造与信号完整性Page373.1 材料树脂体系和loss tangent之间的关系 PCB制造与信号完整性制造与信号

    17、完整性树脂:Page38普通树脂和低损耗树脂对SI的影响PCB制造与信号完整性制造与信号完整性Page39Insertion loss at 4GHz(unit:dB/inch)MaterialIMNTMAX0.42 0.48 0.50 0.46 MIN0.35 0.36 0.37 0.41 AVE0.38 0.41 0.40 0.43 普通树脂和低损耗树脂对SI的影响PCB制造与信号完整性制造与信号完整性低损耗低损耗FabricNE glass(Dk 4.6)Standard E Glass Dk 6.6玻纤Page40PCB制造与信号完整性制造与信号完整性Page41materialAdv

    18、antage modified materialglass stylestandard glassspread glasslow Dk glassprepreg style in stack-up1080 RC65%2116 RC55%2113 RC57%1086 RC61%1067 RC70%1086 RC64%1080 RC65%106 RC73%1080 RC68%Insertion loss at 4GHz(unit:dB/inch)Glass styleSTDSpreadLDKMAX0.610.610.58MIN0.510.520.47AVE0.56 0.55 0.52 标准、开纤、

    19、低loss玻纤对SI的影响比较PCB制造与信号完整性制造与信号完整性Page42STDLDK标准、低loss玻纤对SI的影响比较PCB制造与信号完整性制造与信号完整性Page43铜箔高速信号下,受趋肤效应/深度的影响,铜牙长度直接关系到信号传输质量:PCB制造与信号完整性制造与信号完整性Page440.5dB insertion loss improvement observed at 15GHzUp to 1dB insertion loss improvement in 8inch trace for VLP at 15GHzRTF、VLP铜箔对SI的影响比较RTFVLPPCB制造与信号完

    20、整性制造与信号完整性Page45图为三井新型铜箔与传统VLP对SI的影响改善比较PCB制造与信号完整性制造与信号完整性Page463.1 设计PCB制造与信号完整性制造与信号完整性选材和叠构:客户不仅指定PP类型,同时指定芯板配本对此种情况,严格按客户要求制作,不能随意更改。Page47在客户未指定材料的情况下,可按客户损耗要求提供建议。不同材料的参考插入损耗-SET2DIL测试方法materialscopper standard configurationinsertion loss at 4GHZ/dB/inchinsertion loss at 8GHZ/dB/inchMINMAXAVE

    21、RAGEMINMAXAVERAGES1165RTF0.580.770.671.0771.4931.285TU862HFRTF0.570.820.691.0761.4171.246EM370DRTF0.620.670.651.1031.2811.192I-TeraVLP0.360.480.420.650.970.79N6800-22SIVLP0.380.510.450.720.980.85Megtron-6VLP0.410.490.460.751.050.9IT150DAVLP0.490.540.520.790.8720.831TU872SLK-sp VLP0.430.510.470.791.0

    22、30.9IS415SIRTF0.470.520.50.8880.9790.934I-speedRTF0.530.590.561.041.291.17N4800-20RTF0.5140.550.520.9051.0610.983Megtron-4RTF0.480.570.520.961.121.04PCB制造与信号完整性制造与信号完整性-工程设计工程设计Anti-pad大小对SI的影响比较-插损(建模仿真)内外层孔环:尽量依照客户原稿制作,设计过大可能导致不同层孔环间产生容性阻抗导致过孔位置阻抗突变,从而加重反射,影响信号完整性。PCB制造与信号完整性制造与信号完整性48反焊盘从下到上依次为18

    23、mil、20mil、22mil、24mil、26mil高速信号PCB的设计:尽量设计较大的anti-pad,以减少铜皮对过孔的干扰。值得注意的是:有时客户不允许PCB供应商修改原稿设计。Anti-pad大小对SI的影响比较-插损(建模仿真)anti-pad:PCB制造与信号完整性制造与信号完整性49Page50Anti-pad问题实际案例:某生产板由于工程设计时,anti-pad掏铜过多,导致BGA个别位置没有参考层,从而信号返回路径被切断而产生信号完整性问题:左图为工程设计的anti-pad,相邻层有信号线经过。右图为实际板,铜桥已蚀刻断,造成左图绿色信号线无参考层。PCB制造与信号完整性制

    24、造与信号完整性Page51移线(或孔):对于阻抗线和不清楚功能的线路要格外注意不可私自移动;当遇到单边补偿情况时,需要有工艺数据支持,保证蚀刻后线路中心位置不变。移线处理客户端测试结果显示,第1)种设计比第2)种多衰减0.52dB减小补偿处理PCB制造与信号完整性制造与信号完整性Page52PCB制造与信号完整性制造与信号完整性3.3 工艺项目在不同工作速率下的影响度3.125 Gbs6.25 Gbs12.5 Gbs18.75 Gbs25 Gbs背钻残桩xxxxxxxxxxxxxxxxx线宽(中值)xxxxxxxxxxxxxxx线宽(公差)xxxxxxxx线距公差(蚀刻精度)xxxxxxxx线

    25、长度公差xxxxxxxxxx线路形状xxxxxx损耗因子(Df)xxxxxxxxxx导体损耗xxxxxxxxxxxx层间对位精度xxxxxx孔位精度xPage53PCB前处理等铜面粗化方式很大程度会使铜面粗糙度增加,目前已有非微蚀方式的超粗化技术,很好的保留了低粗糙度铜箔的特性,起到了改善信号完整性的作用。棕化:粗糙度约0.6um无微蚀粗化:粗糙度小于0.1um10GHz下neap技术改善损耗约5dB/m铜面粗化方式:PCB制造与信号完整性制造与信号完整性3.3 工艺Page54控制项目控制标准内层线宽(d)d4mil时,公差按+/-0.5mil焊盘(R)1)铜厚为Hoz 或 1oz,公差按+

    26、/-1mil;2)铜厚2OZ,公差按+/-1.5mil 反焊盘(r)1)铜厚为Hoz 或 1oz,公差按+/-1mil;2)铜厚2OZ,公差按+/-1.5mil 外层线宽(d)d5mil时,公差+/-1mil焊盘(R)Hoz:1.0mil1oz:1.5mil2oz:2.5mil反焊盘(r)线宽控制:PCB制造与信号完整性制造与信号完整性Page55对于高速PCB,介质层厚度均匀性也将影响信号传输特性。介质厚度控制项目控制标准介质层厚度公差芯板厚度(Hc)控制1、4.69milHc0.98mil,+/-0.7mil2、6.45milHc4.7mil,+/-1mil3、11.78milHc6.5m

    27、il,+/-1.5mil压合后的PP厚度(Hip)控制1、4.69milHip0.98mil,+/-0.7mil2、6.45milHip4.7mil,+/-1mil3、11.78milHip6.5mil,+/-1.5milPCB制造与信号完整性制造与信号完整性Page56PCB制造与信号完整性制造与信号完整性阻抗控制:L377 ohmL3FrequencyFrequency4GHz4GHzbad impedancegood impedanceLayer 10.470 0.418 Layer 30.469 0.424 Layer 50.466 0.427 Layer 70.463 0.407 Layer 100.462 0.417 Layer 120.462 0.427 Layer 140.460 0.413 Layer 160.460 0.420 Page57到了一定的工作频率下,短桩效应将变得不可忽视,OEM也将对控制stub长度提出更高的要求。树脂含量高低对SI的影响比较-插损(VNA)S21 dBFreq GHzInsertion lossStub lengthstub长度控制:PCB制造与信号完整性制造与信号完整性Page58

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:TDR和SET2DIL测试教程课件.ppt
    链接地址:https://www.163wenku.com/p-4372351.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库