集成电路设计3-版图设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《集成电路设计3-版图设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计 版图 设计 课件
- 资源描述:
-
1、大连理工大学电子与信息工程学院大连理工大学电子与信息工程学院11/29/2022junyudlut.edu1主讲:余隽Tel:84706184junyudlut.edu集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu2第二章第二章 CMOS集成电路设计中的基本概念集成电路设计中的基本概念1、原理图、原理图2、版图、版图集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu3版图设计(物理层设计)硅芯片上的电阻?电容?电感?晶体管?连线?硅芯片上的电阻?电容?电感
2、?晶体管?连线?版图设计的重要性:版图设计的重要性:电路功能和性能的物理实现;电路功能和性能的物理实现;布局、布线方案决定着芯片正常工作、面积、速度;布局、布线方案决定着芯片正常工作、面积、速度;经验很重要。经验很重要。版图设计的目标:实现电路正确物理连接,芯片面积最版图设计的目标:实现电路正确物理连接,芯片面积最小,性能优化(连线总延迟最小)小,性能优化(连线总延迟最小)版图设计包括:版图设计包括:基本元器件版图设计;基本元器件版图设计;布局和布线;布局和布线;版图检验与分析。版图检验与分析。集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022juny
3、udlut.edu4N阱BBCMOS集成电路基本工艺流程集成电路基本工艺流程P型衬底型衬底N阱阱700 mm1.2 mm200nm6.5nm0.35 mm薄氧薄氧有源区有源区 GS D G S Dcontactvia注:注:为形成反型层沟道,为形成反型层沟道,P衬底通常接电路的衬底通常接电路的最低电位最低电位(vss/gnd)。N阱通常接最高电位阱通常接最高电位(vdd)。)。P衬底N阱单poly工艺集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu5CMOS基本工艺中的层次基本工艺中的层次P型衬底型衬底N阱阱导体:导体:多晶
4、硅、多晶硅、N+掺杂区、掺杂区、P+掺杂区、掺杂区、阱区;阱区;各金属层;各金属层;半导体:半导体:绝缘介质:绝缘介质:各介质层(氧化硅,氮化硅);各介质层(氧化硅,氮化硅);版图设计:充分利用各层特性来设计真实的元器件。集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu6硅芯片上的电子世界-电阻 电阻:具有稳定的导电能力(半导体、导体);电阻:具有稳定的导电能力(半导体、导体);薄膜电阻薄膜电阻硅片硅片厚度:百纳米厚度:百纳米宽度:微米宽度:微米 芯片上的电阻:薄膜电阻;芯片上的电阻:薄膜电阻;集成电路课程设计集成电路课程设
5、计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu7 能与CMOS工艺兼容的电阻主要有四种:扩散电阻、多晶硅电阻、阱电阻、MOS电阻(1)多晶硅电阻 最常用,结构简单。在场氧(非薄氧区域)。P型衬底电阻的版图设计电阻的版图设计多晶硅电阻(poly)辅助标志层:res_dum为什么电阻要做在场氧区?集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu8P型衬底(2)扩散电阻在源漏扩散时形成,有N+扩散和P扩散电阻。在CMOS N阱工艺下,N+扩散电阻是做在PSUB上,P扩散是在N阱里。P型衬底
6、N阱N+扩散电阻P+扩散电阻P+接地PN结反型隔离N+接电源PN结反型隔离集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu9P型衬底(3)阱电阻 阱电阻就是一N阱条,两头进行N+扩散以进行接触。N阱阱电阻(N-Well)集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu10(4)MOS电阻(有源电阻)利用MOS管的沟道电阻。所占的芯片面积要比其他电阻小的多,但它是一个非线性的电阻(电阻大小与端电压有关)。栅极连接漏极,MOS管始终处于饱和区。TGSDSVVV
7、IDSVTPVVGSIO(b)IDSVTNVVGSIO(a)DSG+-IVDVSGI+-集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu11电阻版图设计电阻版图设计 比例电阻的版图结构需5K,10K,15K电阻,采用5K单位电阻:各层阻值不同,且电阻有一各层阻值不同,且电阻有一定的温度和电压特性定的温度和电压特性 对称设计对称更好层次方阻(欧/方)金属60 mW/多晶硅几上千 W/N+/P+diffusion5 W/N-well1 kW/lRw tsqtsqlw蛇形,meanderDummy resistor,匹配邻近效应集
8、成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu12集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu13硅片硅片几十微米几十微米硅芯片上的电子世界-电容 电容:一对电极中间夹一层电介质的三明治结构;电容:一对电极中间夹一层电介质的三明治结构;硅芯片上的薄膜电容:硅芯片上的薄膜电容:下电极:金属或多晶硅下电极:金属或多晶硅氧化硅电介质氧化硅电介质上电极:金属或多晶硅上电极:金属或多晶硅集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11
9、/29/2022junyudlut.edu14 两层导体夹一层绝缘体形成平板电容两层导体夹一层绝缘体形成平板电容 金属金属-金属(多层金属工艺,金属(多层金属工艺,MIM)金属金属-多晶硅多晶硅 多晶硅多晶硅-多晶硅(双层多晶硅工艺多晶硅(双层多晶硅工艺,PIP)金属金属-扩散区扩散区 多晶硅多晶硅-扩散区扩散区 PN结电容结电容 MOS电容电容:多晶硅栅极与沟道(源多晶硅栅极与沟道(源/漏极)漏极)集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu15比例电容的版图结构比例电容的版图结构P型衬底C2=8C1平板电容平板电容辅
10、助标志层:cap_dum集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu16平板电容平板电容l MIM结构,使用顶层金属与其下一层金属;下极板与衬底的寄生电容小;下极板与衬底的寄生电容小;l电容区的下方不要走线;精度好;精度好;lPIP、MIP结构,传统结构;第n-1层金属MIM上电级第n层金属钝化层l常见结构:MIM,PIP,MIP;集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu17多层平板电容(MIM)增加单位面积电容;精度高,匹配性好;侧壁电容:单
11、位面积电容值可比左边的大;精度较高,匹配性较好;多层金属制作的平板电容和侧壁电容集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu18MOS电容电容n+n+p-type bodyWLtoxpolysilicongateVGVS利用栅氧电容;面积小;非线性;有极性。旁路电容。0 VTHVGSCGS强反型累积区集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu19硅芯片上的电子世界-电感 电感:缠绕的线圈;电感:缠绕的线圈;硅芯片上的薄膜电感:硅芯片上的薄膜电感:
12、硅片硅片几十微米几十微米集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu20电感版图设计单匝线圈多匝螺旋型线圈 多匝直角型线圈 平面上的螺旋设计:直角螺旋电感的等效电路直角螺旋电感的等效电路(忽略电阻时)(忽略电阻时)耦合电容是严重的寄生参量,高频下可能使电感呈容性。集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu21关键尺寸与剖面图关键尺寸与剖面图 D:边长/直径 diameter W:线条宽度 width S:线条间隔spacing between N
13、:匝数 number of turnsP-silicon SubstrateOxideViaM1M2M2M3WSDN 常采用顶层金属作为线圈,因为它的方阻最小;中心由下一层金属(或多晶硅)引出。集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu22硅芯片上的电子世界晶体管 二级管:二级管:pn结结 硅芯片上的二极管:硅芯片上的二极管:P型衬底型衬底N阱阱集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu23 CMOS N阱工艺中二极管结构有两种,一是psub-
14、nwell,另一个是sp-nwell P型衬底N阱P+P+N+PNpsub-nwellDiode直接做在衬底上P型端为衬底电位(vss/gnd)P型衬底N阱N+N+P+NPsp-nwellDiode做在阱里集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu24硅芯片上的电子世界晶体管 三级管:三级管:pnp,npn 硅芯片上的三极管:硅芯片上的三极管:.P型衬底型衬底N阱阱P+P+N+集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu25P型衬底三极管的设计三
15、极管的设计PNPN阱薄氧P+P+N+CMOS工艺下可以做双极晶体管。以N阱工艺为例说明PNP,NPN如何形成。VPNP垂直PNP注:注:由于由于P衬底接最低电位衬底接最低电位vss/gnd因此,因此,VPNP集电极也必须接集电极也必须接vss/gnd。CBE集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu26三极管的设计三极管的设计LPNP横向PNP集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu27P型衬底三极管的设计三极管的设计NPNN阱薄氧N+N+P
16、+在基本N阱CMOS工艺的基础上再加一道工序,即在源漏扩散前加一掺杂的P型扩散层BP,就可以制作纵向NPN管,即VNPN。BPCBEVNPN垂直NPN集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu28硅芯片上的电子世界MOS管 MOS管:金属氧化物半导体管:金属氧化物半导体 硅芯片上的硅芯片上的MOS管:管:几十到几百纳米几十到几百纳米栅栅源源漏漏基基集成电路课程设计集成电路课程设计 余隽,余隽,Tel:84706184,11/29/2022junyudlut.edu29CMOS的设计的设计注:注:为形成反型层沟道,为形成
展开阅读全文