第十三讲微处理器接口芯片设计实例-可编程并行接口芯片设计实例课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第十三讲微处理器接口芯片设计实例-可编程并行接口芯片设计实例课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第十 三讲 微处理器 接口 芯片 设计 实例 可编程 并行 课件
- 资源描述:
-
1、第十三讲微处理器接口芯片设计实例 -可编程并行接口芯片设计实例曲阜师范大学电气信息与自动化学院本讲主要内容 8255的引脚及内部结构 8255的工作方式及其控制字 8255的结构设计 8255芯片的VHDL语言描述 8255芯片VHDL语言描述模块仿真8255的引脚及内部结构 外部引脚内部结构控制字 LIBRARY IEEE;LIBRARY IEEE;USE IEEE.STD_1164.ALL;USE IEEE.STD_1164.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;USE IEEE.STD_LOGIC_UN
2、SIGNED.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY PPI ISENTITY PPI IS使用库 PORT(RESET,RD,WR,CS,A0,A1:IN STD_LOGIC;PA:INOUT STD_LOGIC_VECTOR(7 DOWNTO 0);PB:INOUT STD_LOGIC_VECTOR(7 DOWNTO 0);PCL:INOUT TD_LOGIC_VECTOR(3 DOWNTO 0);PCH:INOUT STD_LOGIC_VECTOR(3 DOWNTO 0);D:INOUT STD_LOGIC_VECTOR(7 DOWNTO 0
3、);END PPI;实体描述构造体描述 ARCHITECTURE RTL OF PPI IS SIGNAL INTERNAL_BUS_OUT:STD_ULOGIC_VECTOR(7 DOWNTO 0);SIGNAL INTERNAL_BUS_IN:STD_ULOGIC_VECTOR(7 DOWNTO 0);SIGNAL ST,AD,FLAG:STD_ULOGIC_VECTOR(1 DOWNTO 0);SIGNAL CTRREG:STD_ULOGIC_VECTOR(7 DOWNTO 0);SIGNAL PA_LATCH,Pb_LATCH,Pc_LATCH:CTRREG:STD_ULOGIC_VE
4、CTOR(7 DOWNTO 0);读进程 BEGIN PROCESS(RD,CS)Begin st=cttreg(3)&cttreg(0);if(cs=0and rd=0)then if(a0=0and a1=0and cttreg(4)=1)then internal_bus_in=pa;elsif(a0=0and a1=0and cttreg(1)=1)then internal_bus_in=pb;elsif(a0=0and a1=1and st=“01”)then internal_bus_in(3 downto 0)=pcl(3 downto 0);elsif(a0=0and a1=
5、1and st=“10”)then internal_bus_in(7 downto 4)=pch(3 downto 0);elsif(a0=0and a1=1and st=“11”and ctrreg(7)=1)then internal_bus_in(3 downto 0)=pcl(3 downto 0);internal_bus_in(7 downto 4)=pch(3 downto 0);process(cs,wr,reset)variable ctrregF:std_ulogic;variable bctrreg_v:std_ulogic_vector(3 downto 0);beg
展开阅读全文