第4章锁相环的原理和应用10课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第4章锁相环的原理和应用10课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 章锁相环 原理 应用 10 课件
- 资源描述:
-
1、2022-11-222022-11-222022-11-221231231231 1 12022-11-222022-11-222022-11-221231231232 2 2 本章介绍锁相环电路的组成、基本工作原理。讨论锁相环(PLL)电路的各种实际应用和电路。锁相环将压控振荡器输出的频率和相位 “锁定”到输入参考源的频率和相位上。这种电子伺伺服服环路无需线圈或电感,即可进行选频调谐和滤波,这正是微型固态电路所希望的。2022-11-222022-11-222022-11-221231231233 3 3其应用包括:倍频、频率合成、FM解调器、和音频解码等。2022-11-222022-11
2、-222022-11-221231231234 4 4图1是基本锁相环电路的框图。PLL是由相位比较器(有时称为相位检波器)、低通滤波器(LPF)和线性压控振荡器(VCO)三部分组成。线性压控振荡器线性压控振荡器线性压控振荡器低通滤波器低通滤波器低通滤波器相位比较器相位比较器相位比较器2022-11-222022-11-222022-11-221231231235 5 5 相位比较器将来自压控振荡的输出频率fo 并将其与外加参考频率fr作比较,产生一个与相位差对应的误差电压输出至低通滤波器。2022-11-222022-11-222022-11-221231231236 6 6误差电压经LPF
3、滤波后馈入VCO 的控制输入端,这样就可使fo和fr之间的任何频率差减少相位差逐步恒定。这时,环路就称为被锁定了,即锁定状态。2022-11-222022-11-222022-11-221231231237 7 7如果VCO 的频率在开始时低于输入参考频率,相应比较器的输出偏正。此正输出电压经滤波后加至VCO,强制VCO 的频率增加,直至 VCO的频率和相应与输人参考信号的频率与相应精确相同为止。2022-11-222022-11-222022-11-221231231238 8 8如果VCO的频率增加到高于输入参考频率,则发生与上述相反的过程。相应比较器的输出减少,使VCO 的频率降低,以锁
4、定到与输入参考相同的频率上。2022-11-222022-11-222022-11-221231231239 9 9低通滤波器将相位检波器的输出滤波后转换成平滑的直流控制电压,是锁相环电路的重要组成部分。由于滤波器有一定的时间常数,所以PLL的锁定不是瞬时的,因而VCO的输出频率锁定在参考电压fo的平均值上,而不是锁定到即时值。这一特性利于将带噪声的输入参考频率形成纯净纯净的输出频率。2022-11-222022-11-222022-11-22123123123101010基本的PLL据图示于图1,输出信号频率锁定于输入频率的平均值,因此,输入频率与输出频率相同。而图2所示电路为又一种锁相环,
5、其输出频率精确等于输入频率的十倍。因此,电路的作用又如频率倍乘器。2022-11-222022-11-222022-11-22123123123111111在图2的框图中,一个“计数器10”除十分频器插接在反馈环的VCO输出端和相应比较器的输入端之间。因此,相应比较器锁定在除十计数器的输出频率上,而不是 VCO的输出频率上。低通滤波器低通滤波器低通滤波器相位比较器相位比较器相位比较器计数器计数器计数器101010线性压控振荡器线性压控振荡器线性压控振荡器2022-11-222022-11-222022-11-22123123123121212这样,锁定条件就变为VCO的频率(fo)必须是输入参
6、考信号频率(fr)的十倍,而电路的作用就是倍频系数为10的频率倍乘器。电路也可以倍乘任何数,不只是乘以十,只要在PLL反馈环中插入具有相应分频比的计数器即可。2022-11-222022-11-222022-11-22123123123131313PLL电路还可以用做精确的可编程频率合成器(见图3)相位比较器的参考输入频率fr是频率精确频率精确固定固定的1kHZ信号,此信号是由1MHZ晶体振荡器的输出被除1000计数器分频得到的。低通滤波器低通滤波器低通滤波器相位比较器相位比较器相位比较器可编程计数器可编程计数器可编程计数器压控振荡器压控振荡器压控振荡器计数器计数器计数器10001000100
7、0振荡器振荡器振荡器1 MHZ1 MHZ1 MHZ2022-11-222022-11-222022-11-22123123123141414象频率倍乘电路那样,在反馈环中有一个计数器插接在VCO的输出端和相位比较器的输人端之间。但此电路是外部可编程的,所以,它具有100X至 1000 X之间的任何整数分频比。由于此电路具有这一特点,故能产生或合成在 100kHZ至 1MHZ之间的稳定、精确频率,步距为1kHZ。在图3中的VCO电路至少应具有10至1的频率延伸范围,以复盖所需的频段。此外,频率步距对应于1kHZ的外接输入频率。2022-11-222022-11-222022-11-2212312
8、31231515154046 PLL锁相环电路:一个小功率线性压控振荡器(VCO)一个源极跟随器一个齐纳二极管二个相位比较器4046 PLL锁相环电路组成框图如下:2022-11-222022-11-222022-11-221231231231616162022-11-222022-11-222022-11-22123123123171717基本振荡器条件VCOin=VDD :Fmax=1/R1(C1+32pf)R1(10k-1M)VCOin=VSS:Fmin=1/R2(C1+32pf)1234ABCD4321DCBATitleNumberRevisionSizeA4Date:15-Dec-2
9、010Sheet of File:E:教学高等电子线路2009锁相环CHA2.DDB Drawn By:VCOW500K(SET FREQ)9411R1100KC10.1U67fig 1 V-C5VCCVCCFo812R2RES22022-11-222022-11-222022-11-22123123123181818键控移频(FSK)1234ABCD4321DCBATitleNumberRevisionSizeA4Date:15-Dec-2010Sheet of File:E:教学高等电子线路2009锁相环CHA2.DDB Drawn By:U1NOTU2NOTR3POT2C2CAPVCOR
展开阅读全文