第9章时序电路(半导体集成电路共14章)课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第9章时序电路(半导体集成电路共14章)课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序电路 半导体 集成电路 14 课件
- 资源描述:
-
1、2022-11-191第第9章章 时序电路(触发器)时序电路(触发器)2022-11-192内容提要n引言n锁存器 静态锁存器 动态锁存器n寄存器n施密特触发器2022-11-193组合逻辑组合逻辑OutputsInputs输出直接与输入的某种逻辑组合相关输出直接与输入的某种逻辑组合相关逻辑电路逻辑电路OutputsInputs输出不仅与当前输入,而且与前一个输出相输出不仅与当前输入,而且与前一个输出相关关存储元件存储元件2022-11-194对组合逻辑电路组合逻辑组合逻辑对时序逻辑电路时序逻辑时序逻辑2022-11-195逻辑运算逻辑运算OutputsInputs数据保持电路数据保持电路数据
2、保持电路实现数据保持电路实现逻辑逻辑运算运算Inputs数据保持电数据保持电路路ClkOutput2022-11-1960110011静态保持静态保持动态保持动态保持112022-11-197时序逻辑电路的基本单元时序逻辑电路的基本单元q锁存器锁存器当时钟信号为高(或低)时传当时钟信号为高(或低)时传输数据。其他时间保持数据输数据。其他时间保持数据 DClkQDClkQn寄存器寄存器时钟上升沿或下降沿到时钟上升沿或下降沿到来时传输数据。其他情来时传输数据。其他情况保持数据况保持数据ClkClkDDQQ2022-11-198电平灵敏电平灵敏(Level Sensitive),不是边沿触发不是边沿
3、触发可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电平)时,输入的任何变化经过一段延迟就会反映在输出端上平)时,输入的任何变化经过一段延迟就会反映在输出端上二、锁存器(二、锁存器()2022-11-1992022-11-19101.静态锁存器静态锁存器Forbidd e n S tat eSSRQQQQRSQQ00Q101001010110RQ基于或非门的基于或非门的SR(set-reset)锁存器)锁存器(1)SR锁存器锁存器2022-11-1911npnRpnpnSp基于或非门的基于或非门的SR(set-reset)锁存器)锁存器版图
4、见版图见P156QQ2022-11-1912基于与非门的基于与非门的SR(set-reset)锁存器)锁存器SQRQSRQQ00111010010111QQ2022-11-1913带时钟控制的带时钟控制的SR(set-reset)锁存器)锁存器SRQQCKSRQQCKCK1时时SR锁存器工作,锁存器工作,CK0时输出维持时输出维持电路图见电路图见P158图图8.382022-11-1914(2)D锁存器锁存器QQCKDQDCKQQ0Q11100011DCKQQCK1时时D锁存器传输数据,锁存器传输数据,CK0时输出维持时输出维持2022-11-19152.动态锁存器动态锁存器C1C2DQCLK
5、C1C2CLKCLKDQC1C2CLKCLKDQQ(1)简单的动态锁存器)简单的动态锁存器2022-11-1916(2)半静态锁存器)半静态锁存器SQRQQQQQ在动态锁存中引入静态锁存在动态锁存中引入静态锁存DCLKCLKQ弱反相器实现(强制写入)弱反相器实现(强制写入)(控制门可仅用(控制门可仅用NMOS实现)实现)2022-11-1917DCLKCLKQ基于传输门基于传输门MUX的的Latch(见书见书P160)(1)尺寸设计容易)尺寸设计容易(2)晶体管数目多(时钟负载)晶体管数目多(时钟负载因而功耗大)因而功耗大)CLKCLKCLKDQQ2022-11-1918基于MUX的 Latc
6、hes负电平锁存器负电平锁存器(当当 CLK=0时透明传输时透明传输)正负电平锁存器正负电平锁存器(当当 CLK=1时透明传输时透明传输)CLK10DQ0CLK1DQInClkQClkQInClkQClkQ2022-11-19192022-11-19202022-11-1921DClkQn寄存器(触发器)寄存器(触发器)在时钟的上升或下降沿锁存数据在时钟的上升或下降沿锁存数据 ClkDQ二、触发器(二、触发器()/寄存器(寄存器(Register)2022-11-19221.触发器的建立时间(触发器的建立时间(setup time)、维持时间(、维持时间(hold time)和延迟时间和延迟时
7、间tC-QClkDQTsetupTsetup:在时钟沿到在时钟沿到来之前数据输入端来之前数据输入端必须保持稳定的时必须保持稳定的时间间ClkDQTholdThold:在时钟沿到在时钟沿到来之后数据输入端来之后数据输入端必须保持稳定的时必须保持稳定的时间间2022-11-1923ClkDQtC-Q延迟时间延迟时间tC-Q:时钟时钟沿与输出端之间的延沿与输出端之间的延迟(迟(clock to Q)。)。2022-11-19242.触发器电路:正负电平灵敏的两个触发器电路:正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器10DCLKQMMaster01
8、CLKQSlaveQMQDCLK时钟为高电平时,主时钟为高电平时,主Latch 维持,维持,QM 值保持不变,输出值值保持不变,输出值Q 等于等于时钟上升沿前的输入时钟上升沿前的输入D 的值,效果等同于的值,效果等同于“正沿触发正沿触发”2022-11-1925QDclkQMI1I2I3I4I5I6T2T1T3T4MasterSlave!clkclkmaster transparentslave holdmaster holdslave transparent正负电平灵敏的两个正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器2022-11-192
展开阅读全文