《数字电路与数字逻辑》第七章.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《《数字电路与数字逻辑》第七章.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路与数字逻辑 数字电路 数字 逻辑 第七
- 资源描述:
-
1、数字电路与数字逻辑第七章4.脉冲宽度 tw 5.脉冲周期T 6.脉冲频率 f=1/T 7.占空比 q=tw/T 图 7.1.1 常见脉冲波形tr0.9Um0.5Um0.1UmtftWTUmP1UP2图 7.1.2 矩形脉冲的参数第二节 集成定时器 一、555定时器的结构 1.组成 2.各引脚功能(1)1脚接地端(2)2脚低触发输入端(触发输入端)分压器,电压比较器,基本SREF,集电极开路输出的放电三极管。图 7.2.1 555定时器接UREF,则高触发电平、低触发电平分别为REFREFUU21、不接UREF,则高、低触发电平分别为CCCCVV3132、(3)3脚输出端(4)4脚直接置0端(5
2、)5脚电压控制端UIC(6)6脚高触发输入端(阈值输入端)(7)7脚放电端(8)8脚电源端 二、功能分析 1.当RD=0时,Q=0,T导通 2.当RD=1时。;,0,32131)1(62RVUSVUCCCCQ=1,T截止。;,0,32031)2(62RVUSVUCCCCQ、T保持。;,1,32031)3(62RVUSVUCCCCQ=0,T导通。;,1,32131)4(62RVUSVUCCCC不允许 RD(4端端)低触发输入低触发输入TR(u2)高触发输入高触发输入TH(u6)SRFFS R输出输出Q(u3)放电端放电端DIS(7端端)0 0导通导通11 01截止截止10 0不变不变不变不变10
3、 10导通导通11 1ccV31ccV31ccV31ccV31ccV32ccV32ccV32ccV32表 7.2.1 555定时器功能表第三节 555定时器应用 一、自激多谐振荡器 1.多谐振荡器一定频率和一定脉冲宽度的矩形波产生电路。2.工作原理 刚接通电源时:1100oCuSRVu,则;第一暂稳态 TPHTPLt5tVCCuCCCV31CCV32OOtt1t2t3t4uO(b)工作波形图7.3.1定时器构成的多谐振荡器充电阶段:;第一暂稳态 1)0(1032oCCCuSRVu,或,则00132oCCCuSRVu,则;第二暂稳态 放电阶段:;第二暂稳态 00)1(031oCCCuSRVu,或
展开阅读全文