CMOS集成电路工艺流程(-54张)课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《CMOS集成电路工艺流程(-54张)课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 集成电路 工艺流程 54 课件
- 资源描述:
-
1、章CMOS集成电路工艺流程1 多晶硅栅CMOS工艺流程 可用器件 工艺扩展提纲2多晶硅栅CMOS工艺流程3 初始材料 重掺杂P型(100)衬底硅,P+减小衬底电阻,提高抗CMOS闩锁效应能力 外延生长 在衬底上生长一层轻掺杂P型外延层,P-厚度510um 可以比CZ硅更精确的控制外延层的电学特性,从而更好的控制器件参数衬底材料4 N阱扩散 热氧化 N阱掩模板光刻氧化层 磷离子注入 高温推进,同时形成缓冲氧化层 N阱工艺 能够提供性能稍好的NMOS晶体管,并允许衬底接地N阱扩散5 反型槽工艺 淀积氮化硅 反型槽掩模板光刻氮化硅 刻蚀场区氮化硅反型槽6沟道终止注入7 LOCOS氧化 刻蚀去除氮化硅
2、 去除缓冲氧化层 生长虚拟氧化层LOCOS工艺和虚拟栅氧化8 阈值调整 硼注入调整阈值电压 剥除虚拟栅氧化层 栅氧化层 干氧法 氧化过程很短,栅氧化层很薄阈值调整和栅氧化层生长9 本征多晶硅淀积 多晶硅掩模光刻、多晶硅层刻蚀 多晶硅重掺杂磷(淀积、注入)多晶硅淀积和光刻10 NSD/PSD掩模板光刻 通过暴露的栅氧化注入杂质 多晶硅栅作为源/漏自对准注入的掩模板 去除光刻胶 短暂退火,激活注入杂质源/漏注入11 接触 淀积多层氧化物(MLO)接触掩模光刻、刻蚀接触孔区域 重掺杂区域可以形成欧姆接触 金属化 接触孔硅化 难熔金属薄膜淀积、掺铜铝层淀积 金属掩模光刻、金属刻蚀,形成互连结构 淀积夹
展开阅读全文