书签 分享 收藏 举报 版权申诉 / 16
上传文档赚钱

类型第三讲高速PCB设计课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:4148255
  • 上传时间:2022-11-14
  • 格式:PPT
  • 页数:16
  • 大小:443.50KB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《第三讲高速PCB设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    第三 高速 PCB 设计 课件
    资源描述:

    1、2022-11-14第三讲高速PCB设计第三讲高速第三讲高速PCB设计设计第三讲高速PCB设计主要教学内容n高速电路设计的相关概念n高速电路信号完整性设计n高速电路布局布线规则第三讲高速PCB设计高速电路设计的相关概念n高速电路:频率达到或超过4550MHz的电路占整个电子系统比例较大时的电路。50%系统 50MHz20%系统 120MHzn产生传输线效应 传输延时 1/2上升沿n存在信号完整性问题 反射叠加必须使用高速电路设计知识第三讲高速PCB设计高速电路设计的相关概念n高速PCB设计常见的问题n反射信号原因:过长的走线;未被匹配的终结传输线,过量电容或电感以及阻抗失配轮廓失真;设计失败;

    2、EMI增加;系统失败n延时和时序错误表现:高低门限变化时保持一段时间信号不跳变;原因:驱动过载;走线过长第三讲高速PCB设计高速电路设计的相关概念n多次跨越逻辑电平门限错误表现:在门限附近多次震动原因:过长的走线;未被匹配的终结传输线,过量电容或电感以及阻抗失配n过冲与下冲原因:走线过长,信号变化太快后果:损坏元器件n串扰定义:一根信号线有信号通过,PCB板上相邻的信号线上产生感应信号原因:信号线距离太近。异步通信和时钟信号更容易产生串扰第三讲高速PCB设计高速电路信号完整性n信号完整性(Signal Integrity,SI):指信号线上的信号质量n影响完整性的因素n反射n阻抗不匹配 负载阻

    3、抗源阻抗 反射正电压n影响阻抗的因素:布线的几何形状、不正确的线端接、电源平面不连续、连接器第三讲高速PCB设计高速电路信号完整性n振铃信号振铃(ringing)和环绕振荡(rounding):电感和电容引起振铃:欠阻尼环绕振荡:过阻尼一般发生在周期信号适当的端接可以减少,但不能彻底消除n地弹电路中大电路涌动引起n串扰互感和互容引起 在两个信号线与地平面共同作用产生第三讲高速PCB设计高速电路信号完整性n解决措施1.敏感电路和噪声源隔离敏感电路敏感电路噪声源噪声源一般电路一般电路时钟时钟数据转换电路数据转换电路高速逻辑高速逻辑 数字数字I/O供电电源供电电源低速低速电路电路时钟时钟数据转换电路

    4、数据转换电路高速逻辑高速逻辑 数字数字I/O供电电源供电电源低速低速电路电路第三讲高速PCB设计高速电路信号完整性n阻抗控制和终端匹配信号接收端串联小电阻n连续的电源平面和地平面回流路径小电流环路小辐射也小n避免直角走线n差分对布线长度相等n两条线必须尽量靠近布线n两条线必须长度完全一致第三讲高速PCB设计高速电路信号完整性n电源退耦n电源引脚和地引脚与退耦电容之间的引线要短粗n选择低ESR效应的电容n选择小封装电容,减小封装电感第三讲高速PCB设计高速电路的布局布线规则nPCB布局的要求n不同单元电路必须有各自独立的布局空间n要考虑使板上的信号走线尽量短n大电流、高频电路、敏感电路尽量靠近电

    5、源模块,但相互之间要保持距离1.不相干的信号线上的电感和类似器件不可就近平行放置第三讲高速PCB设计高速电路的布局布线规则nPCB走线考虑因素n避免串扰n回路面积小n重要线先走n信号线的阻抗要匹配第三讲高速PCB设计高速电路的布局布线规则nPCB走线原则n3W(W线宽)解决串扰n走线方向有一个连续平面n回路面积小(信号、电源)n保证地平面的完整性n晶振和高速敏感元件下要有地层n相邻层的走线要尽量十字型n电源平面不能交叉n避免出现分支n时钟和重要信号线,应让地线伴随着走第三讲高速PCB设计高速电路的布局布线规则n走线禁止直角n线长不能与信号的频率构成谐振n阻抗尽可能保持一致(少走过孔、弯曲、跨层)n时钟、高速信号线尽可能在一层上n时钟、高速信号线禁止穿越密集过孔区和器件引脚间n避免一条直线上有密集连续的过孔n电源平面和地平面尽可能包围连接器的每个插针n禁止跨区域走线n高速差分信号线和类似信号线,走线要遵循等长、对称、就近和共处一层的原则第三讲高速PCB设计高速电路的布局布线规则n跨分割区的连线应在连接桥或靠近连接点行走n一对多的时钟或驱动信号线,采用菊链式或星形布线,避免粗短的分支n不同电源基准的信号线不要直接跨电源平面走线,应从地平面走线2022-11-14第三讲高速PCB设计

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:第三讲高速PCB设计课件.ppt
    链接地址:https://www.163wenku.com/p-4148255.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库