第三讲高速PCB设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第三讲高速PCB设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第三 高速 PCB 设计 课件
- 资源描述:
-
1、2022-11-14第三讲高速PCB设计第三讲高速第三讲高速PCB设计设计第三讲高速PCB设计主要教学内容n高速电路设计的相关概念n高速电路信号完整性设计n高速电路布局布线规则第三讲高速PCB设计高速电路设计的相关概念n高速电路:频率达到或超过4550MHz的电路占整个电子系统比例较大时的电路。50%系统 50MHz20%系统 120MHzn产生传输线效应 传输延时 1/2上升沿n存在信号完整性问题 反射叠加必须使用高速电路设计知识第三讲高速PCB设计高速电路设计的相关概念n高速PCB设计常见的问题n反射信号原因:过长的走线;未被匹配的终结传输线,过量电容或电感以及阻抗失配轮廓失真;设计失败;
2、EMI增加;系统失败n延时和时序错误表现:高低门限变化时保持一段时间信号不跳变;原因:驱动过载;走线过长第三讲高速PCB设计高速电路设计的相关概念n多次跨越逻辑电平门限错误表现:在门限附近多次震动原因:过长的走线;未被匹配的终结传输线,过量电容或电感以及阻抗失配n过冲与下冲原因:走线过长,信号变化太快后果:损坏元器件n串扰定义:一根信号线有信号通过,PCB板上相邻的信号线上产生感应信号原因:信号线距离太近。异步通信和时钟信号更容易产生串扰第三讲高速PCB设计高速电路信号完整性n信号完整性(Signal Integrity,SI):指信号线上的信号质量n影响完整性的因素n反射n阻抗不匹配 负载阻
展开阅读全文