书签 分享 收藏 举报 版权申诉 / 75
上传文档赚钱

类型数字集成电路设计之制造工艺(-75张)课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:4147866
  • 上传时间:2022-11-14
  • 格式:PPT
  • 页数:75
  • 大小:4.28MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《数字集成电路设计之制造工艺(-75张)课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    数字 集成电路设计 制造 工艺 75 课件
    资源描述:

    1、章制造工艺本章分为四部分:制造工艺概述数字集成电路工艺的未来趋势1紫外线光掩模版光刻胶可进行掺杂,离子注入,扩散等工艺2.1引言2n版图版图是集成电路从设计走向制造的桥梁,它包含了集成电路尺寸、各层拓扑定义等器件相关的物理信息数据。n版图(Layout)集成电路制造厂家根据这些数据来制造掩膜。3 掩模版掩模版的作用的作用n掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图版图上的几何图形尺寸与芯片上物理上的几何图形尺寸与芯片上物理层的尺寸直接相关层的尺寸直接相关。4设计规则n由于器件的物理特性和工艺的限制,芯片上物理层的尺寸进而版图的设计必须遵守特定特定的规则的规则。n这些规则是各集成电

    2、路制造厂家根据本身的工艺特点工艺特点和技术水平技术水平而制定的。n因此不同的工艺,就有不同的设计规则。5厂家提供设计规则n设计者只能根据厂家提供的设计设计者只能根据厂家提供的设计规则进行版图设计规则进行版图设计。n严格遵守设计规则可以极大地避免由于短路、断路造成的电路失效和容差以及寄生效应引起的性能劣化。62.2 CMOS集成电路的制造N管的立体图7单阱工艺8双阱CMOS工艺的截面图9在CMOS工艺中,它要求把一个N管或P管都建立在同一硅材料上,因此有时我们会在衬底上建立一个称为阱的特殊区域,在这个区域中半导体材料的类型与沟道的类型相反。即一个PMOS晶体管只能建立在n型衬底或n阱内,而一个N

    3、MOS晶体管则处于P型衬底或p阱内。在现代工艺中越来越多得采用双阱工艺。102.2.1 硅圆片n制造芯片的基础材料是一个单晶轻掺杂圆片。典型直径在4-12英寸之间,厚度最多为1mm。n一个初始的P-型圆片的掺杂水平大约为2*1021杂质/m3,通常圆片的表面掺杂重些112.2.2 光刻n作用:当要进行某些工艺步骤,如氧化、刻蚀、金属和多晶硅淀积,离子注入等时,需要把某一些区域采用对应的光掩模遮蔽起来,从而对其它露出来的区域进行上述的工艺步骤 步骤如下:实现有选择性掩蔽的技术就称为光刻12一个光刻过程13、第一步:氧化,将圆片暴露在约摄氏度的高纯度氧和氢的混合气体中,从而使圆片的整个表面淀积上一

    4、层很薄的SiO2。氧化层既可用做绝缘层也可形成晶体管的栅。、第二步:涂光刻胶,通过旋转圆片在其上均匀涂上一层厚约为um的光敏聚合物,它原本溶于有机溶剂,暴光后不可溶。这为负胶,正胶相反。、第三步:光刻机暴光,把一个含有我们要转移到硅上的图形的光栅(玻璃掩模)靠近圆片,若采用负光刻胶,则掩模上需要加工的区域是不透明的,其余部分是透明的。、第四步:光刻胶的显影和烘光,用酸或碱溶液显影圆片,去掉为暴光部分的光刻胶,然后把圆片放在低温下慢慢烘光使留下的光刻胶变硬。14第五步:酸刻蚀,去掉圆片上未被光刻胶覆盖部分的材料。如二氧化硅第六步:旋转、清洗和干燥,采用一种特殊的工具用去离子水来清洗圆片,再用氮气

    5、进行干燥。第七步:各种工艺加工步骤,现在便可以对圆片的暴露部分进行各种加工,如离子注入、金属刻蚀等。第八步:去除光刻胶,用高温等离子体有选择地去除剩下的光刻胶而不破坏器件层。1516n集成电路最小特征尺寸的不断缩小已成为半导体制造设备开发者的沉重负担。因为要转移的特征尺寸超出光源的波长范围使达到所需要的分辨率和精度变得越来越困难。n当线宽小到和光源波长可以比拟时,便会产生衍射现象,这时根本就无法暴光。172.2.3一些重复进行的工艺步骤扩散和离子注入:这两个步骤可要求改变材料某些部分的掺杂浓度。例如:源区漏区、阱和衬底接触的形成,多晶掺杂以及器件阈值的调整。它要求要掺杂的区域暴露在外,而圆片的

    6、其余部分用SiO2。扩散:将圆片放在石英管内,再放入加热炉中,并向管内通入含有掺杂剂的气体,最终使得掺杂剂同时垂直和水平地扩散入暴露的表面部分。最终掺杂剂的浓度在表面最大并随进入材料的深度按高斯分布降低。18n离子注入:它的掺杂剂是以离子的形式进入材料。n它会引导离子扫过半导体表面,离子的加速度决定了它们穿透材料的深度,离子流的大小和注入时间决定了剂量。因此离子法可以独立控制注入深度和剂量。n 副作用:破坏晶格。即高能量注入过程中原子核碰撞,造成衬底原子移位,使材料出现缺陷,可采用退火工序解决。19n淀积:即在圆片上反复淀积材料层。例如可化学气相淀积(CVD)产生多晶,采用溅射工艺形成铝互连层

    7、。刻蚀:材料一旦淀积后,就可以用有选择的刻蚀来形成如连线或接触孔这样的图形。例如在刻蚀SiO2时常用HF酸。平面化:如果要在圆片表面可靠的淀积材料层,则保证半导体表面的平整是非常重要的。否则一层一层的金属叠在一起会导致台阶的产生。202.2.4简化的CMOS工艺流程21(a)基础材料:P+衬底及P外延层(b)淀积栅氧和氮化硅牺牲层 (作为缓冲层)后(a)整个工艺从一个P型衬底开始,它的表面是一层轻掺杂的P型外延层(b)之后淀积一层很薄的SiO2,它在以后将成为晶体管的栅氧层,然后再淀积一层 较厚的氮化硅牺牲层。22(c)采用有源区掩膜互补区进行等离子 刻蚀绝缘沟槽后(c)接着利用有源区掩膜的互

    8、补区域进行等离子刻蚀,以形成隔离器件的沟槽。(d)沟槽填充氧化物、CMP平整化及 移去氮化硅牺牲层后(d)在完成沟道阻挡注入后,沟槽内填满SiO2,接着进行一系列的工序来平整表面。这时,氮化硅牺牲层被移去。23(e)N阱和VTP调整的离子注入(f)P阱和VTn调整的离子注入(e)用n阱掩膜只暴光n阱区域(圆片的其余部分为一层厚缓冲材料所覆盖),之后 进行注入-退火工序来调整阱的掺杂。接着是第二次注入步骤以调整P管的阈值 电压。这一注入只对栅氧下面的区域的掺杂产生影响。(f)采用类似的操作(用其他掺杂剂)来形成P阱并调整N管的阈值。24(g)多晶硅淀积与刻蚀后(h)n+源/漏及P+源/漏注入后。

    9、这些步骤也掺杂多晶硅(g)借助多晶硅掩膜的帮助将一多晶硅薄层进行化学淀积并形成图形。多晶硅用来 作为晶体管的栅电极和互连线材料。(h)依次用离子注入分别对P和N晶体管的源区和漏区(p+和n+)进行掺杂。25SiO2绝缘层淀积及接触孔 刻蚀后在此之后,刻蚀掉未被多晶硅覆盖的栅氧薄层,同样的注入也用来对多晶硅表面 进行掺杂以减小它的电阻率。因为未掺杂的多晶硅具有非常高的电阻率。接下来的工艺步骤是淀积多层金属互连层、接触孔、通孔等注意:在掺杂之前形成图形的多晶硅栅实际确定了沟道的确切位置,从而也确定了 源区和漏区的位置这一过程称为自对准工艺,它使源和漏这两个区域 相对于栅具有非常精确的位置,并有助于

    10、减小晶体管中的寄生电容。26(j)第一层铝淀积及图形形成后(k)SiO2绝缘层淀积、通孔刻 蚀及第二层铝淀积和图形 形成后27(ik)淀积绝缘材料(多为SiO2),刻蚀接触孔或通孔,淀积金属(多为铝和铜,但在 较低的互连层中也常使用钨),以及形成金属层图形。在这中间的平面化步骤采用化学机械抛光以保证即便存在多个互连层时表面 仍保持适度的平整。在最后一层金属淀积之后,最终要淀积一层钝化层即覆盖玻璃来加以保护。此后,还常常要再淀积一层氮化物,因为能使芯片的防潮性能更好。最后一道工序是刻蚀出用来焊接引线的压焊块的开孔。2829二、设计规则设计者和工艺工程师之间的桥梁工艺层的概念是将当前在CMOS中使

    11、用的难以理解的一组掩膜转化成一组简单的概念化的版图层。主要基于以下内容:衬底或阱;扩散区(n+和p+),他们定义了可以形成晶体管的区域,这些区域通常称为有源区,再在有源区上掺杂形成晶体管。掺杂的区域称为注入区;一个或多个多晶硅层,用以形成晶体管的栅电极(也可用做互连层);多个金属互连层;接触孔和通孔,提供层与层之间的连接。30层内限制规则 第一组规则定义了在每一层中图形的最小尺寸,以及在同一层中图形间的最小间距。层间限制规则由于涉及到许多层,所以对版图的理解需要具有将所画的二维版图想象成三维实际器件的能力。1.晶体管规则。一个晶体管是由有源层和多晶层重叠而成。2.接触孔和通孔规则。3.阱和衬底

    12、接触。为了在用metal1实现的电源线和一个P型材料间建立起一个 欧姆接触,必须提供一个P+扩散区。31323334接触孔和通孔的说明3536宽度规则示例37错误间距示例38错误交叠规则示例39错误交叠规则示例404142434445462.3 设计规则设计者和工艺工程师之间的桥梁n设计规则提供了一组制造各种掩模的规范,这些掩模是形成图案的工艺过程所必须的。n它允许图形允许的最小线宽以及在同一层和不同层上图形之间最小间距的限制与要求。n在一组设计规则中,最基本的要素是最小线宽47版图几何设计规则版图几何设计规则 有几种方法可以用来描述设计规则。其中包括:以以微米分辨率微米分辨率来规定的微米规则

    13、来规定的微米规则 以以特征尺寸为基准的特征尺寸为基准的规则规则 48版图几何设计规则版图几何设计规则n层次层次 人们把设计过程抽象成若干易人们把设计过程抽象成若干易于处理的概念性版图层次,这些于处理的概念性版图层次,这些层次代表线路转换成硅芯片时所层次代表线路转换成硅芯片时所必需的掩模图形。必需的掩模图形。49n衬底或阱,它们有P型(对NMOS器件)和n型(对PMOS管)。n扩散区(n+和p+),它们定义了可以形成晶体管的区域,这些区域通常称为有源区。n一个或多个多晶硅层,用以形成晶体管的栅电极(同时也可用做互连层)。n多个金属互连层。n接触孔和通孔,提供层与层之间的连接。5051版图几何设计

    14、规则版图几何设计规则层次表示 含义 标示图 NWELL N阱层 Locos N+或P+有源区层 Poly 多晶硅层 Contact 接触孔层 Metal 金属层 Pad 焊盘钝化层 NWELL硅栅的层次标示 525354版图几何设计规则版图几何设计规则nNWELL层相关的设计规则 编 号描 述尺 寸目的与作用1.1N阱最小宽度10.0保证光刻精度和器件尺寸1.2N阱最小间距10.0防止不同电位阱间干扰1.3N阱内N阱覆盖P+2.0保证N阱四周的场注N区环的尺寸1.4N阱外N阱到N+距离8.0减少闩锁效应55 版图几何设计规则版图几何设计规则nN阱设计规则示意图 56 版图几何设计规则版图几何设

    15、计规则n P+、N+有源区相关的设计规则列表 编 号描 述尺 寸目的与作用2.1P+、N+有源区宽度3.5保证器件尺寸,减少窄沟道效应2.2P+、N+有源区间距3.5减少寄生效应57版图几何设计规则版图几何设计规则nP+、N+有源区设计规则示意图 58版图几何设计规则版图几何设计规则nPoly相关的设计规则列表 编 号描 述尺 寸目的与作用3.1多晶硅最小宽度3.0保证多晶硅线的必要电导3.2多晶硅间距2.0防止多晶硅联条3.3与有源区最小外间距1.0保证沟道区尺寸3.4多晶硅伸出有源区1.5保证栅长及源、漏区的截断3.5与有源区最小内间距3.0保证电流在整个栅宽范围内均匀流动59版图几何设计

    16、规则版图几何设计规则nPoly相关设计规则示意图 60版图几何设计规则版图几何设计规则n Contact相关的设计规则列表 编 号描 述尺 寸目的与作用4.1接触孔大小2.0 x2.0保证与铝布线的良好接触4.2接触孔间距2.0保证良好接触4.3多晶硅覆盖孔1.0防止漏电和短路4.4有源区覆盖孔1.5防止PN结漏电和短路4.5有源区孔到栅距离1.5防止源、漏区与栅短路4.6多晶硅孔到有源区距离1.5防止源、漏区与栅短路4.7金属覆盖孔1.0保证接触,防止断条61版图几何设计规则版图几何设计规则ncontact设计规则示意图 62 版图几何设计规则版图几何设计规则nMetal相关的设计规则列表

    17、编 号描 述尺 寸目的与作用5.1金属宽度2.5保证铝线的良好电导5.2金属间距2.0防止铝条联条63 版图几何设计规则版图几何设计规则nMetal设计规则示意图 64反相器实例 65n层内限制规则:它定义了每一层中图形的最小尺寸,以及在同一层中图形间的最小间距.n层间限制规则:它考虑的是层与层之间的连接关系.66版图验证版图验证 n设计规则的验证(设计规则的验证(DRCDRC)设计规则的验证(设计规则的验证(DRCDRC)由下述命令格式书写)由下述命令格式书写成检查文件:成检查文件:出错条件出错输出出错条件出错输出 在运行过程中,如果所画版图出现符合出错条件的情形,则执行出错输出。则此出错条

    18、件是由设计人员按照设计规则编写的。在DRC执行过程中,计算机会自动对照查验图形和出错条件。关于出错输出语句,可以在其中列出出错单元的名称(Cell Name)及层次(layName),并写成:OUTPUT CellName layName。67版图验证版图验证例:(1)EXTT POLYCON DIFF LT 0.7 OUTPUT E105 44 这一句意味着当多晶硅与扩散区包含时,在沿宽度方向的边缘内外间距小于0.7m时出错,其中T更强调了在间距等于0时也出错。“出错输出”在指定44层上给出单元E105一个错误标志。(2)WIDTH CON LT 0.6 OUTPUT E53A 44这一句意

    19、味着接触孔宽度0.6m小于出错,“出错输出”在指定44层上给出单元E53A一个错误标志。68版图验证版图验证n版图的电学验证(版图的电学验证(ERCERC)除违反设计规则而造成的图形尺寸错误外,常还会发生电学错误,如电源、地、某些输入或输出端的连接错误。这就需要用ERC检验步骤来加以防范。为了进行ERC的验证,首先应在版图中将各有关电学节点做出定义。如将电源、接地点、输入端、输出端分别给出“节点名”。69版图验证版图验证ERCERC检查的主要错误有如下几种检查的主要错误有如下几种:节点开路。短路。接触孔浮孔。特定区域未接触。不合理的元器件节点数(或扇出数)70版图验证版图验证n版图参数提取(版

    20、图参数提取(LPELPE)对已设计的版图提取各种器件、它们的连接关系以及各种寄生电容和电阻,这实质上是自动地建立一种模型。提取各参数后,可以进行如下工作:作为电特性检验的基础,利用这些参数将版图还原成电路图,并与原始电路图比较,以便更严格地查找错误。71版图参数提取(LPE)(2)将提取出的器件及连接关系和寄生参量等作为电路模拟的输入数据,再次进行电路模拟,以估计寄生参量对电路性能的影响。(3)如果是用自动设计方法制成的版图,从单元库中调用已检验过的单元,所以只需提取连接线关系及连线的分布电容和电阻,进行整个电路的检验即可。72版图验证版图验证n电路图与版图一致性检查(电路图与版图一致性检查(

    21、LVSLVS)电路图与版图一致性检查(LVS)从版图中提取的电路同原电路相比较,其方法通常是将两者的网表进行对比。这一工作量是很大的。为了减小对比工作量,应增大对比的单元结构。如可对较大的单元结构MOS多种逻辑门及其他组合进行比较。比较的结果,可以是完全一致或两者不全一致。设计者应对所示的错误进行必要的版图修改。732.5工艺技术的发展趋势n铜和低K介质:传统的是铝导体和二氧化硅绝缘体的组合.但若采用比铝电阻率更低的铜做互连材料的话,缺点是易于扩散到硅中,使器件的特性降低,因此需要在铜上涂一层缓冲材料可以防止铜扩散.74n绝缘体上硅:SOI晶体管是在一层非常薄的硅层上形成的,而这一硅层淀积在一层厚的二氧化硅绝缘层上.优点是减少了寄生效应以及具有较好的晶体管导通-截止特性.75

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:数字集成电路设计之制造工艺(-75张)课件.ppt
    链接地址:https://www.163wenku.com/p-4147866.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库