本科数字电路实验FIR设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《本科数字电路实验FIR设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 本科 数字电路 实验 FIR 设计 课件
- 资源描述:
-
1、8阶FIR滤波器设计与实现 陈俊林 2009.04FIR滤波器结构(一)FIR滤波器结构(二)FIR滤波器结构(三)FIR滤波器结构(四)FIR滤波器结构-加法器见Dr.Hu课件行波进位加法器设计,超前进位加法器补充一些超前进位加法器4位CLA门级电路VS 4位CRA门级电路(一)4位CLA门级电路VS 4位CRA门级电路(二)输入到输出最长路径变短将输入到输出所有路径平均化16位加法器设计(一)超前进位+行波进位16位加法器设计(二)层级超前进位结构(更优)16位加法器设计(三)NoImage16位加法器设计(四)注意:表达式的相似性Ci(0)=c_in;Ci(0)=c_in;carry_p
2、roduce:carry_produce:for j in 0 to 3 generatefor j in 0 to 3 generateCi(j+1)=(Pi(j)and Ci(j)or Gi(j);Ci(j+1)=(Pi(j)and Ci(j)or Gi(j);end generate;end generate;c_out=Ci(4);c_out=Ci(4);16位加法器设计(五)FIR滤波器系数(一)C0-0.015625-2-6C10.031252-5C20.1252-3C30.252-2C40.252-2C50.1252-3C60.031252-5C7-0.015625-2-6利用系数的特殊性实现乘法:将数据右移实现系数负,怎么办?FIR滤波器系数(二)举例:一、求补码:data_inv=not data_in;data_2comp=data_inv+1;二、右移:data_shift clk,ACLR=rst,COSINE=dds_1_14b);dds_1_16b clk,ACLR=rst,COSINE=dds_2_14b);dds_2_16b=dds_2_14b(13)&dds_2_14b(13)&dds_2_14b(13 downto 0);fir_in_16b=dds_1_16b+dds_2_16b;
展开阅读全文