cadence的原理图库设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《cadence的原理图库设计课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- cadence 原理 图库 设计 课件
- 资源描述:
-
1、ZTE 中兴中兴CADENCE 原理图建库简介原理图建库简介刘忠亮111499ZTE 中兴中兴sym_1entitychipspart_tablevlog_modesymbol.css fileverilog.v filechips.prt filepart.ptf fileverilog.v file lcx lcxLcx.cat fileZTE 中兴中兴sym_1entitychipspart_tablevlog_modesymbol.css fileverilog.v filechips.prt filepart.ptf fileverilog.v file lcx符号图形文件包含端口列
2、表器件特征及物理封装等信息器件附加属性文件功 能 上 的 仿 真 模 型文件ZTE 中兴中兴 从上面的结构可以看出“cadence”的原理图库是由数据文件构成。这样,作库人也可以直接从库文件目录中选取某个文件进行拷贝和修改。当然,首先要对文件结构和内容十分熟悉。用这种方法建的原理图库经常会出一些错误。所以还是按照CADENCE的建库步骤,使用“Part Developer”建库工具来建原理图库。ZTE 中兴中兴Part Developer Part Developer 界面界面chipspart_tablesym_1entityvlog_mode 前三项是最常用的三项 根据目前设计状况另外两项
3、作库时可以暂时不考虑ZTE 中兴中兴 对于初学者来说,创建原理图库不但要了解库文件及对应的结构关系,还要熟悉创建流程和熟练使用库编辑器(Part Developer)为自己服务。下面以一个简单器件的创建过程来演示一下一个元件库的创建流程。同时,介绍一下“Part Developer”的基本使用。启 动PROJECT MANAGER,建 立 一 个 新 工 程(PROJECT)(或者直接从开始选择library explorer启动。)ZTE 中兴中兴 在工程(project)的主界面选择 Tools/Library Tools/Part Developer GO ONZTE 中兴中兴选择Cre
4、ate New ZTE 中兴中兴 在Library 选项中,选择将来要存放新建器件的库.这里,我建议大家最初建库时,最好把自己所建的器件放到自己的库内.这样,既方便本人查找修改,也不会导致各个公用库内器件的混乱.ZTE 中兴中兴 在“part name”和“physical part”选项填入名称。例如:“74LVT574”注意选择要创建器件的类型为了仿真ZTE 中兴中兴 在Logical Pin”对话框弹出同时也会出现一个表单。设计者在输入“pin”之前,要根据供应商提供元件的“datasheet”中“pin name”的形式进行“Edit”选项的设置 ZTE 中兴中兴ZTE 中兴中兴 那么
5、在这里:Bit:是基于位的形式Slot:是基于槽的形式Group:是基于组的形式。基于哪种形式要根据“Datasheet”的形式来决定。如要输入矢量,请选择:BN-B;BN;BN-B。如要输入标量,请选择:BN-S;BN;BN-SZTE 中兴中兴 在Logical Pin对话框中输入pin name之前。一定要在“pin”选项种选择正确的类型。(按所选用元件的说明)GO ONZTE 中兴中兴 在Logical Pin对话框中逐个输入pin name。注意:这里类似总线形式或有一定规律的pin,可以一次输入,譬如:A1-A16;1D-8D等等。GO ONZTE 中兴中兴 注意“Logical P
6、in”的分支要保证正确,即位于哪一个符号下,否则到后来出问题查找比较麻烦ZTE 中兴中兴接下来定义一个器件封装(package):右键点击“packages”,选 择“n e w”,在“Specify Pack Type“选项中封装类型,如“DIP”。在Reference Designator选择中选择一种元件类型。如“D”。(设计者应严格按照原理图设计规范中规定的各种元件对应的文字符号来添入此选项)在下面属性中加入一条:body_name,值和上面的physical part相同(为了原理图反标的正确性)ZTE 中兴中兴然后点击“S p e c i f y Footprint”在“JEDEC
7、_TYPE”选项中输入对应的物理封装。如:“DIP20”这里也可不填,在下面part_table中填。GO ONZTE 中兴中兴 然后点击“Physical Pin Mapping”然后选择Add Manually,点击Pin Numbers,在“Numeric”选项中输入“1-20”。APPLY这里如果在上页中加入了jedec_type的封装名则extract from footprint直接取出管脚。ZTE 中兴中兴 这 里,提 醒 一 下,在“Numeric”选项中,只能输入数字。如果要输入类似“A1、B2之类的管脚号,应选择“Grid”选项。另外,一段时间以来,不少硬件设计人员在输入管
8、脚号时,总是觉得是一件头痛的事情。因为他们没有找到捷径,而是一个一个的输入有规律的管脚号。如果是一个“BGA”器件,上百个PIN的输入不但耗时,而且有时难免会有手误,从而造成将来元件的使用错误。其实,“CADENCE”可以让你快速输入。选择“Grid”选项,在“ROW”中输入“A-J”,在“COLUMN”中输入“1-30”,然后点击“Creat”你会看到!ZTE 中兴中兴接着刚才74LVT574:将所有“Number”一 一 对 应 给“P i n Name”。如果有未使用的“pin”可以在“N”选项标识表示是 N C 空 脚。另 外POWER类型可点击右键复制。GO ONZTE 中兴中兴 封
9、装定义结束后,要给元件在原理图中一个表示符号(Symbol):选择“Part Developer”中的“Symbols”,右键选择“NEW”。ZTE 中兴中兴 在对话框中高亮的三个选项中,经常使用的为前两项。选择您所需要的形式进行下一步,这里选择“Number 2”:隐藏电源和地管脚显示电源和地管脚电源和地管脚单独体现在另一个符号上ZTE 中兴中兴 如果想换一种封装类型选择“Specify Pack Type”这里,保持原来的封装ZTE 中兴中兴 返回“Part Developer”打开“Symbols”的的分支可以看到已经有一个“sym_1”产生了。ZTE 中兴中兴打开“sym_1”的的分支
展开阅读全文