第四章IC版图设计1课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第四章IC版图设计1课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第四 IC 版图 设计 课件
- 资源描述:
-
1、 第四章第四章 IC版图设计版图设计4.1 版图概述版图概述 4.2 版图几何设计规则版图几何设计规则4.3 电学设计规则电学设计规则 4.4 晶体管的版图设计晶体管的版图设计版图版图定义定义 版图版图(Layout)是集成电路设计者将设计并模拟是集成电路设计者将设计并模拟、优化、优化后的电路转化成的一系列几何图形后的电路转化成的一系列几何图形,它包含了集成电路尺,它包含了集成电路尺寸大小、寸大小、各层拓扑定义等器件相关的物理信息各层拓扑定义等器件相关的物理信息。版图版图的的作用作用 集成电路制造厂家根据集成电路制造厂家根据版图提供的信息来制造掩膜版图提供的信息来制造掩膜(Mask)。所以,版
2、图是从设计走向制造的桥梁。所以,版图是从设计走向制造的桥梁。掩膜掩膜的的作用作用 掩模是用来制造集成电路的。掩膜上的图形决定着芯掩模是用来制造集成电路的。掩膜上的图形决定着芯片上器件或连接物理层的尺寸。片上器件或连接物理层的尺寸。因此版图上的几何图形尺寸与芯片上物理层的尺寸直因此版图上的几何图形尺寸与芯片上物理层的尺寸直接相关。接相关。4.1 版图概述版图概述设计规则设计规则(design rule)design rule)p由于器件的物理特性和工艺的限制,芯片上物理层的尺由于器件的物理特性和工艺的限制,芯片上物理层的尺寸和版图的设计必须遵守特定的规则。寸和版图的设计必须遵守特定的规则。p这些
3、规则是各集成电路制造厂家根据本身的工艺特点和这些规则是各集成电路制造厂家根据本身的工艺特点和技术水平而制定的。技术水平而制定的。p因此不同的工艺,就有不同的设计规则。因此不同的工艺,就有不同的设计规则。p设计规则是版图设计和工艺之间的接口。设计规则是版图设计和工艺之间的接口。厂家提供的设计规则厂家提供的设计规则p设计者只能根据厂家提供的设计规则进行版图设计。设计者只能根据厂家提供的设计规则进行版图设计。p严格遵守设计规则可以极大地避免由于短路、断路造成严格遵守设计规则可以极大地避免由于短路、断路造成的电路失效和容差以及寄生效应引起的性能劣化。的电路失效和容差以及寄生效应引起的性能劣化。版图几何
4、设计规则可看作是对光刻掩模版制备要求。版图几何设计规则可看作是对光刻掩模版制备要求。这些规则在生产阶段中为电路的设计师和工艺工程师提供了这些规则在生产阶段中为电路的设计师和工艺工程师提供了一种必要的信息联系。一种必要的信息联系。设计规则与性能和成品率之间的关系:设计规则与性能和成品率之间的关系:p一般来讲,设计规则反映了性能和成品率之间可能的最一般来讲,设计规则反映了性能和成品率之间可能的最好的折衷。好的折衷。p规则越保守,能工作的电路就越多规则越保守,能工作的电路就越多(即成品率越高即成品率越高)。p规则越富有进取性,则电路性能改进的可能性也越大,规则越富有进取性,则电路性能改进的可能性也越
5、大,这种改进可能是以牺牲成品率为代价的。这种改进可能是以牺牲成品率为代价的。3.2 版图几何设计规则版图几何设计规则从设计的观点出发,设计规则可以分为三部分:从设计的观点出发,设计规则可以分为三部分:(1)(1)决定几何特征和图形的几何尺寸的规定决定几何特征和图形的几何尺寸的规定 作用:保证各个图形彼此之间具有正确的关系。作用:保证各个图形彼此之间具有正确的关系。每层掩膜上的各个图形部件应该相切,或者应该保持互相分每层掩膜上的各个图形部件应该相切,或者应该保持互相分开;不同掩膜上的各个图形部件应该套合,或者应该保持互相分开;不同掩膜上的各个图形部件应该套合,或者应该保持互相分开。开。(2)(2
6、)确定掩膜制备和芯片制造中都需要的一组基本图形部件的强制性确定掩膜制备和芯片制造中都需要的一组基本图形部件的强制性要求。要求。典型的图形部件可能包括制造中所用的各块掩膜精确套准所典型的图形部件可能包括制造中所用的各块掩膜精确套准所需的对准标志,把各个电路从硅片切下来的划片间距以及供压焊需的对准标志,把各个电路从硅片切下来的划片间距以及供压焊封装用的压焊点尺寸。封装用的压焊点尺寸。以上两点要求均反映在版图的几何设计规则文件中。以上两点要求均反映在版图的几何设计规则文件中。(3)(3)定义设计人员设计时所用的电参数的范围。定义设计人员设计时所用的电参数的范围。通常,这些电参数中包括晶体管增益、开启
7、电压、通常,这些电参数中包括晶体管增益、开启电压、电容和电阻的数值,均反映在版图的电学设计规则文件电容和电阻的数值,均反映在版图的电学设计规则文件中。中。常用的有两种方法可以用来描述设计规则:常用的有两种方法可以用来描述设计规则:p微米微米(micron)micron)规则:规则:以微米为分辨以微米为分辨单位单位;p(lambda)(lambda)规则:规则:以特征尺寸为基准。以特征尺寸为基准。通常以特征尺寸的一半为单位。通常以特征尺寸的一半为单位。如:特征尺寸如:特征尺寸L L为为1um1um时,时,为为0.5um0.5um。设计规则设计规则具体内容主要包括各层的最小宽度具体内容主要包括各层
8、的最小宽度、层与层之间的层与层之间的最小间距和最小交叠等最小间距和最小交叠等。p最小最小宽度指封闭几何图形的内边之间的距离宽度指封闭几何图形的内边之间的距离,如如下下图图所示所示最小宽度最小宽度(minWidth)p在利用在利用DRC(设计规则检查设计规则检查)对版图进行几何规则检查时,对版图进行几何规则检查时,对于宽度低于规则中指定的最小宽度的几何图形,计算机对于宽度低于规则中指定的最小宽度的几何图形,计算机将给出错误提示。将给出错误提示。宽度定义宽度定义间距指各几何图形外边界之间的距离,间距指各几何图形外边界之间的距离,如如下下图图所示所示最小间距最小间距(minSep)间距的定间距的定义
9、义 交迭有两种形式:交迭有两种形式:a)一几何图形内边界到另一图形的内边界长度一几何图形内边界到另一图形的内边界长度(overlap),如如下下图图(a)所示所示最小交叠最小交叠(minOverlap)交叠的定义交叠的定义XY(a)(b)b)一几何图形外边界到另一图形的内边界长度一几何图形外边界到另一图形的内边界长度(extension),如如下下图图(b)所示所示层次层次 人们把设计过程抽象成若干易于处理的概念性版图层次,人们把设计过程抽象成若干易于处理的概念性版图层次,这些层次代表线路转换成硅芯片时所必需的掩模图形。这些层次代表线路转换成硅芯片时所必需的掩模图形。下面以某种下面以某种N N
10、阱的硅栅工艺为例分别介绍层次的概念。阱的硅栅工艺为例分别介绍层次的概念。层次表示层次表示 含义含义 标示图标示图 NWELLNWELL N N阱层阱层 LocosLocos N N+或或P P+有源区层有源区层 PolyPoly 多晶硅层多晶硅层 ContactContact 接触孔层接触孔层 MetalMetal 金属层金属层 PadPad 焊盘钝化层焊盘钝化层 NWELLNWELL硅栅的层次标示硅栅的层次标示NWELLNWELL层相关的设计规则层相关的设计规则编编 号号描描 述述尺寸尺寸(um)(um)目的与作用目的与作用1.11.1N N阱最小宽度阱最小宽度10.010.0保证光刻精度和
11、器件尺寸保证光刻精度和器件尺寸1.21.2N N阱最小间距阱最小间距10.010.0防止不同电位阱间干扰防止不同电位阱间干扰1.31.3N N阱内阱内N N阱覆盖阱覆盖P P+2.02.0保证保证N N阱四周的场注阱四周的场注N N区环的尺区环的尺寸寸1.41.4N N阱外阱外N N阱到阱到N N+距距离离8.08.0减少闩锁效应减少闩锁效应N N阱设计规则示意图阱设计规则示意图P+P+、N+N+有源区相关的有源区相关的设计规则列表设计规则列表编编 号号描描 述述尺尺 寸寸目的与作用目的与作用2.12.1P+、N+有有源区宽度源区宽度3.53.5保证器件尺寸,保证器件尺寸,减少窄沟道效应减少窄
12、沟道效应2.22.2P+、N+有有源区间距源区间距3.53.5减少寄生效应减少寄生效应P+、N+有源区设计有源区设计规则示意图规则示意图 PolyPoly相关的设计规则列表相关的设计规则列表编编 号号描描 述述尺尺 寸寸目的与作用目的与作用3.13.1多晶硅最小宽多晶硅最小宽度度3.03.0保证多晶硅线的必要电导保证多晶硅线的必要电导3.23.2多晶硅间距多晶硅间距2.02.0防止多晶硅联条防止多晶硅联条3.33.3与有源区最小与有源区最小外间距外间距1.01.0保证沟道区尺寸保证沟道区尺寸3.43.4多晶硅伸出有多晶硅伸出有源区源区1.51.5保证栅长及源、漏区的截断保证栅长及源、漏区的截断
13、3.53.5与有源区最小与有源区最小内间距内间距3.03.0保证电流在整个栅宽范围内保证电流在整个栅宽范围内均匀流动均匀流动PolyPoly相关设计规则示意图相关设计规则示意图ContactContact相关的设计规则列表相关的设计规则列表编编 号号描描 述述尺尺 寸寸目的与作用目的与作用4.14.1接触孔大小接触孔大小2.02.02.02.0保证与布线的良好接触保证与布线的良好接触4.24.2接触孔间距接触孔间距2.02.0保证良好接触保证良好接触4.34.3多晶硅覆盖孔多晶硅覆盖孔1.01.0防止漏电和短路防止漏电和短路4.44.4有源区覆盖孔有源区覆盖孔1.51.5防止防止PNPN结漏电
14、和短路结漏电和短路4.54.5有源区孔到栅距离有源区孔到栅距离1.51.5防止源、漏区与栅短路防止源、漏区与栅短路4.64.6多晶硅孔到有源区多晶硅孔到有源区距离距离1.51.5防止源、漏区与栅短路防止源、漏区与栅短路4.74.7金属覆盖孔金属覆盖孔1.01.0保证接触,防止断条保证接触,防止断条contactcontact设计规则示意图设计规则示意图MetalMetal相关的设计规则列表相关的设计规则列表编号编号描述描述尺寸尺寸目的与作用目的与作用5.15.1金属宽度金属宽度2.52.5保证铝线的良好保证铝线的良好电导电导5.25.2金属间距金属间距2.02.0防止铝条联条防止铝条联条Met
15、al设计规则示意图设计规则示意图 PadPad相关的设计规则列表相关的设计规则列表编编 号号描描 述述尺尺 寸寸目的与作用目的与作用6.1最小焊盘大小最小焊盘大小90封装、邦定需要封装、邦定需要6.2最小焊盘边间距最小焊盘边间距80防止信号之间串绕防止信号之间串绕6.3最小金属覆盖焊盘最小金属覆盖焊盘6.0保证良好接触保证良好接触6.4焊盘外到有源区最焊盘外到有源区最小距离小距离25.0提高可靠性需要提高可靠性需要PadPad设计规则示意图设计规则示意图当给定电路原理图设计其版图时,必须根据所用的工艺设当给定电路原理图设计其版图时,必须根据所用的工艺设计规则,时刻注意版图同一层上以及不同层间的
16、图形大小计规则,时刻注意版图同一层上以及不同层间的图形大小及相对位置关系。及相对位置关系。反相器实例反相器实例 p参照上述的硅栅工艺设计规则,下图以反相器(不针对参照上述的硅栅工艺设计规则,下图以反相器(不针对具体的器件尺寸)为例给出了对应版图设计中应该考虑具体的器件尺寸)为例给出了对应版图设计中应该考虑的部分设计规则示意图。的部分设计规则示意图。p对于版图设计初学者来说,第一次设计就能全面考虑各对于版图设计初学者来说,第一次设计就能全面考虑各种设计规则是不可能的。种设计规则是不可能的。p为此,需要借助版图设计工具的在线为此,需要借助版图设计工具的在线DRCDRC检查功能来及检查功能来及时发现
17、存在的问题,边版图设计边时发现存在的问题,边版图设计边DRCDRC检查和改正,不检查和改正,不要等到问题积累一大堆而无从下手。要等到问题积累一大堆而无从下手。N-wellN+PolyContactMetalP+反相器版图设计中需要考虑的各项规则示意图反相器版图设计中需要考虑的各项规则示意图N-wellN+PolyContactMetalP+反相器版图设计中需要考虑的各项规则示意图反相器版图设计中需要考虑的各项规则示意图阱层的规则需特别注意的问题阱层的规则需特别注意的问题 P(N)P(N)阱边缘与邻近的阱边缘与邻近的P P+(N(N+)扩散之间要留有足够的间扩散之间要留有足够的间隙隙规则规则1.
18、41.4,保证,保证P(N)P(N)阱边不与阱边不与N(P)N(P)型衬底中的型衬底中的P P+(N(N+)扩扩散区短接。散区短接。规则规则1.41.4规则规则1.41.4MOSMOS管规则需特别注意的问题管规则需特别注意的问题 多晶硅伸出有源区要足够长多晶硅伸出有源区要足够长规则规则3.43.4,保证源、漏之,保证源、漏之间不会短路。间不会短路。接触问题接触问题 这里的接触是指版图中图层与图层这里的接触是指版图中图层与图层的联接。几种常用的接触有:的联接。几种常用的接触有:金属与金属与P P+金属与金属与N N+金属与多晶硅金属与多晶硅 N N阱与阱与V Vdddd P P阱阱(N(N型器件
19、型器件)与与V Vssss 多层金属间等多层金属间等 为了保证接触的可靠性、工艺上按为了保证接触的可靠性、工艺上按比例缩小的需要和有利于加工,采用分比例缩小的需要和有利于加工,采用分离式接触孔的结构,而不采用合并式接离式接触孔的结构,而不采用合并式接触长孔的结构。触长孔的结构。电学设计规则给出的是将具体的工艺参数及其结果抽象出的电学设计规则给出的是将具体的工艺参数及其结果抽象出的电学参数,是电路与系统设计、模拟的依据。电学参数,是电路与系统设计、模拟的依据。下表给出一个单层金属布线的下表给出一个单层金属布线的P P阱硅栅阱硅栅CMOSCMOS工艺电学设计规工艺电学设计规则的主要项目则的主要项目
20、。给出电学设计规则的参数名称以及其意义说明,根据具体工给出电学设计规则的参数名称以及其意义说明,根据具体工艺情况将给出具体的数值艺情况将给出具体的数值。3.3 电学设计规则电学设计规则与上述的几何设计规则一样,对于不同的工艺线和工艺流程,与上述的几何设计规则一样,对于不同的工艺线和工艺流程,数据的多少将有所不同,对于不同的要求,数据的多少也会数据的多少将有所不同,对于不同的要求,数据的多少也会有所差别。有所差别。如果用如果用手工设计手工设计集成电路或单元(如标准单元库设计),集成电路或单元(如标准单元库设计),几几何设计规则是图形编辑的依据,电学设计规则是分析计算的何设计规则是图形编辑的依据,
21、电学设计规则是分析计算的依据依据。在在VLSIVLSI设计设计 中采用的是计算机辅助和自动设计技术,中采用的是计算机辅助和自动设计技术,几何几何设计规则是设计系统生成版图和检查版图错误的依据设计规则是设计系统生成版图和检查版图错误的依据,电学电学设计规则是设计系统预测电路性能(仿真)的依据设计规则是设计系统预测电路性能(仿真)的依据。版图的布局与布线版图的布局与布线p布局布局就是将组成集成电路的各部分合理地布置在芯片上。就是将组成集成电路的各部分合理地布置在芯片上。p布线布线就是按电路图给出的连接关系,在版图上布置元器就是按电路图给出的连接关系,在版图上布置元器件之间、各部分之间的连接。件之间
22、、各部分之间的连接。p由于这些连线也要有一定的面积,所以在布局时就要留由于这些连线也要有一定的面积,所以在布局时就要留下必要的布线通道。下必要的布线通道。布线布线规则规则1.1.电源线和地线应尽可能地避免用扩散区和多晶硅走线,电源线和地线应尽可能地避免用扩散区和多晶硅走线,特别是通过较大电流的那部分电源线和地线。特别是通过较大电流的那部分电源线和地线。多采用梳状走线,避免交叉;或者用多层金属工艺,多采用梳状走线,避免交叉;或者用多层金属工艺,提高设计布线的灵活性。提高设计布线的灵活性。布线规则布线规则布线布线规则规则2.2.禁止在一条铝走线的长信号线下平行走过另一条用多晶禁止在一条铝走线的长信
23、号线下平行走过另一条用多晶硅或扩散区走线的长信号线。硅或扩散区走线的长信号线。两条长距离平行走线会寄生较大的分布电容,一条两条长距离平行走线会寄生较大的分布电容,一条信号线会在另一条信号线上产生较大的串扰,使电路不信号线会在另一条信号线上产生较大的串扰,使电路不能正常工作。能正常工作。3.3.压点离开芯片内部图形的距离不应少于压点离开芯片内部图形的距离不应少于20m20m,以避免芯,以避免芯片键合时,因应力而造成电路损坏。片键合时,因应力而造成电路损坏。4.4.布线层选择:布线层选择:有多种布线层可供选择,但要考虑不同布线层的电有多种布线层可供选择,但要考虑不同布线层的电阻和电容的寄生效应,正
24、确地选择布线层。阻和电容的寄生效应,正确地选择布线层。特别是进入深亚微米级以后,和门延相比,布线延特别是进入深亚微米级以后,和门延相比,布线延迟变得越来越不可忽略。迟变得越来越不可忽略。4.4 晶体管的版图设计晶体管的版图设计4.4.1 BJT4.4.1 BJT版图设计版图设计双极型晶体管概述双极型晶体管概述NPN管电路图管电路图NPN管管版图示意图版图示意图双极型集成电路版图设计的注意事项双极型集成电路版图设计的注意事项(1)吃透电路的设计思想;吃透电路的设计思想;(2)弄清电路的工作原理;)弄清电路的工作原理;(3)了解现有的工艺水平和工艺方法)了解现有的工艺水平和工艺方法;(4)认真考虑
25、成品率问题。)认真考虑成品率问题。有的工程技术人员,既是电路设计者,又是版图设计有的工程技术人员,既是电路设计者,又是版图设计者,这样把电路设计和版图设计融为一体,更利于实现电者,这样把电路设计和版图设计融为一体,更利于实现电路设计的意图。路设计的意图。划分隔离区必要性划分隔离区必要性p 集成电路里的晶体管、二极管、电阻元件是制作在同集成电路里的晶体管、二极管、电阻元件是制作在同一半导体衬底基片上的,由于它们所处的电位各不相一半导体衬底基片上的,由于它们所处的电位各不相同,因此必须进行电性能隔离。最后用铝线互连来构同,因此必须进行电性能隔离。最后用铝线互连来构成功能电路。成功能电路。划分隔离区
展开阅读全文