书签 分享 收藏 举报 版权申诉 / 31
上传文档赚钱

类型电子技术基础第八章课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:4093386
  • 上传时间:2022-11-10
  • 格式:PPT
  • 页数:31
  • 大小:794.15KB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《电子技术基础第八章课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    电子技术 基础 第八 课件
    资源描述:

    1、第八章 数字基本部件第一节触发器图8-1与非型基本RS触发器a)逻辑电路b)逻辑符号 一、基本RS触发器该触发器的工作原理如下:1)当R=0、S=1时,因G1门有0输入,则其输出端=1;G2门为全1输入,其输出端Q=0,此时触发器被置“0”。2)当R=1、S=0时,G2门有0输入,其输出端Q=1,G1门为全1输入,其输出端=0,此时触发器被置“1”。3)当R=1、S=1时,设触发器初始状态为“1”态,此时G1门全1输入,=0;G2门因有0输入而使Q=1,触发器仍为“1”态;如设触发器初始状态为“0”态,则此时G2门全1输入,Q=0;G1门因有0输入,使=1,触发器仍为“0”态。4)当R=0、S

    2、=0时,G1、G2两门均有0输入,使Q=1、=1,这就破坏了触发器的逻辑关系,在R、S信号撤除后,触发器的状态很难确定。第一节触发器表8-1基本RS触发器状态表图8-2主从JK触发器a)逻辑电路b)逻辑符号第一节触发器 二、主从JK触发器主从JK触发器的工作原理如下:1)J=1、K=0设触发器初始状态Q=1,=0,D7、D8两门因均有0输入而被封锁。2)J=0、K=1设触发器初始状态为Q=0,=1,D7、D8两门均被封锁,主触发器的状态在CP到来后保持原来的状态不变。3)J=K=0D7、D8两门同时被封锁,触发器的状态保持不变。4)J=K=1设触发器初始状态为Q=1、=0,在CP=1时,D7门

    3、全1输入,则输出0;D8门因有0输入而输出1,由表8-1可知,主触发器状态为“0”,在CP下降沿到来后,从触发器随之被置“0”。第一节触发器表8-2主从JK触发器状态表 三、D触发器(1)CP=0时由于CP=0,门D3、D4被封锁,D3、D4门都输出高电平,使D1、D2组成的基本R-S触发器保持原状态。(2)CP上升沿到来时1)当D=0时,Q5=1、Q6=0,则Q3=0、Q4=1,触发器置“0”。第一节触发器图8-3D触发器a)逻辑电路b)逻辑符号2)当D=1时,Q5=0,D3、D6门被封锁,Q3=1、Q6=1,此时Q4=0,触发器置“1”。表8-3D触发器状态表第一节触发器1.二进制加法计数

    4、器2.二进制减法计数器3.十进制计数器第二节计数器和寄存器 1.二进制加法计数器图8-4三位二进制加法计数器第二节计数器和寄存器 一、计数器图8-5三位二进制减法计数器时序图第二节计数器和寄存器 2.二进制减法计数器图8-6三位二进制减法计数器第二节计数器和寄存器表8-4二进制减法计数器状态表第二节计数器和寄存器 3.十进制计数器图8-78421BCD码十进制计数器逻辑图第二节计数器和寄存器 1.基本寄存器图8-8数码寄存器逻辑图第二节计数器和寄存器 二、寄存器图8-9由基本RS触发器组成的数码寄存器第二节计数器和寄存器 2.移位寄存器(1)单向移位寄存器图8-10所示是由D触发器组成的四位右

    5、移寄存器的逻辑图。图8-10四位右移寄存器第二节计数器和寄存器表8-5四位右移寄存器状态变化表图8-11四位左移寄存器第二节计数器和寄存器图8-12并行输入-串行输出右移寄存器第二节计数器和寄存器表8-6并行输入-串行输出移位寄存器状态表(2)双向移位寄存器图8-13所示为由D触发器构成的四位双向移位寄存器的逻辑图。第二节计数器和寄存器图8-13双向移位寄存器 一、显示器1.半导体发光数码管第三节常用组合逻辑器件图8-14数码管外形及管脚排列 2.液晶数码显示器图8-15液晶数码显示器a)结构b)正面电极c)反面电极第三节常用组合逻辑器件 1.二进制译码器(1)七段显示数码原理在数字电路技术中

    6、,可以利用数码管显示09十个数码,采用七段显示方式,如图8-16a所示。图8-16七段显示器a)七段显示方式b)数码6的显示c)段组合及数码第三节常用组合逻辑器件 二、译码器表8-709数码编码表第三节常用组合逻辑器件图8-17三位译码器框图(2)二进制译码器工作原理二进制译码器是将具有特定含意的一组二进制代码,按其原意翻译成对应输出信号的逻辑电路。表8-8三位译码器状态表第三节常用组合逻辑器件图8-18二进制三位译码器逻辑电路图8-19五位二进制代码分级译码框图第三节常用组合逻辑器件()8421码译码器的设计将二-十进制代码翻译成十进制数信号的逻辑电路称为二-十进制译码器。表8-98421码

    7、译码器状态表第三节常用组合逻辑器件图8-208421码译码器逻辑电路第三节常用组合逻辑器件(2)8421码译码器的应用七段字形译码器分段式数码管要求译码器能直接将BCD码翻译成显示器所需要的七位二进制代码。表8-108421码和七段显示输出状态表第三节常用组合逻辑器件图8-21七段显示输入-输出状态的卡诺图第三节常用组合逻辑器件图8-22七段译码器逻辑电路第三节常用组合逻辑器件2.为什么说触发器是组成计数器和触发器的基本单元?3.简述基本RS触发器、主从JK触发器和D触发器的工作原理。4.简述二进制、十进制计数器的计数原理。5.简述基本寄存器、移位寄存器的移位原理。6.简述半导体发光数码管与液晶数码显示器的工作原理。7.简述二进制、二-十进制译码器的工作原理。第三节常用组合逻辑器件1.数字电路有哪些基本部件?复习思考题

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:电子技术基础第八章课件.ppt
    链接地址:https://www.163wenku.com/p-4093386.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库