武汉创维特ARM教学系统-07-嵌入式硬件平台设计-课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《武汉创维特ARM教学系统-07-嵌入式硬件平台设计-课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 武汉 创维特 ARM 教学 系统 07 嵌入式 硬件 平台 设计 课件
- 资源描述:
-
1、嵌入式系统教案嵌入式系统教案武汉创维特信息技术有限公司武汉创维特信息技术有限公司 11/8/2022提纲硬件系统的调试硬件系统的调试第五章 嵌入式硬件平台设计系统的硬件选型及电路设计系统的硬件选型及电路设计嵌入式系统体系结构设计嵌入式系统体系结构设计S3C44B0XS3C44B0X概述概述印刷电路板的设计印刷电路板的设计2嵌入式系统的软硬件框架嵌入式系统体系结构设计嵌入式嵌入式微处理器微处理器SDRAMSDRAMROMROMI/OI/OA/DA/DD/AD/A人机交互接口人机交互接口通用接口通用接口实时操作系统(实时操作系统(RTOS)RTOS)图形用户图形用户接口接口BSP/HAL 硬件抽象
2、层/板极支持包BSP/HAL 硬件抽象层/板极支持包文件系统文件系统应用程序应用程序嵌入式系统嵌入式系统硬件层硬件层OS层OS层驱动层驱动层应用层应用层软件软件硬件硬件串口、并口、USB、以太网等LED、LCD、触摸屏、鼠标、键盘等Linux、uCLinux、uC/OS-II等3嵌入式系统的开发步骤嵌入式系统体系结构设计体系结构设计系统需求分析:规格说明书机械/结构设计硬件设计软件设计系统集成系统测试产品4嵌入式系统的开发步骤q系统需求分析:确定设计任务和目标,并提炼出设系统需求分析:确定设计任务和目标,并提炼出设计规格说明书,作为正式设计指导和验收的标准。系统计规格说明书,作为正式设计指导和
3、验收的标准。系统的需求一般分功能性需求和非功能性需求两方面。功能的需求一般分功能性需求和非功能性需求两方面。功能性需求是系统的基本功能,如输入输出信号、操作方式性需求是系统的基本功能,如输入输出信号、操作方式等;非功能需求包括系统性能、成本、功耗、体积、重等;非功能需求包括系统性能、成本、功耗、体积、重量等因素。量等因素。嵌入式系统体系结构设计q体系结构设计:描述系统如何实现所述的功能和非体系结构设计:描述系统如何实现所述的功能和非功能需求,包括对硬件、软件和执行装置的功能划分以功能需求,包括对硬件、软件和执行装置的功能划分以及系统的软件、硬件选型等。一个好的体系结构是设计及系统的软件、硬件选
4、型等。一个好的体系结构是设计成功与否的关键。成功与否的关键。5嵌入式系统的开发步骤嵌入式系统体系结构设计q硬件硬件/软件协同设计:基于体系结构,对系统的软件、软件协同设计:基于体系结构,对系统的软件、硬件进行详细设计。为了缩短产品开发周期,设计往往硬件进行详细设计。为了缩短产品开发周期,设计往往是并行的。是并行的。q系统集成:把系统的软件、硬件和执行装置集成在系统集成:把系统的软件、硬件和执行装置集成在一起,进行调试,发现并改进单元设计过程中的错误。一起,进行调试,发现并改进单元设计过程中的错误。q系统测试:对设计好的系统进行测试,看其是否满系统测试:对设计好的系统进行测试,看其是否满足规格说
5、明书中给定的功能要求。足规格说明书中给定的功能要求。6JX44B0教学系统的硬件组成嵌入式系统体系结构设计q本章将以武汉创维特公司生产的本章将以武汉创维特公司生产的JX44B0JX44B0教学系统为教学系统为原型,详细分析系统的硬件设计步骤、实现细节以及调原型,详细分析系统的硬件设计步骤、实现细节以及调试技巧等。试技巧等。S3C44B0XS3C44B0X4 4MBMBFlash(BIOS)Flash(BIOS)USBUSB 接口接口RSRS-232232接口接口JTAGJTAG 调试端口调试端口LCDLCD显示显示及触摸屏及触摸屏键盘接口键盘接口以太网接口以太网接口音频接口音频接口基于基于AR
6、M7TDMIARM7TDMI的的32位微处理32位微处理器器SamsungSamsungS3C44B0XS3C44B0X4 4MBMBFlash(BIOS)Flash(BIOS)USBUSB 接口接口RSRS-232232接口接口JTAGJTAG 调试端口调试端口LCDLCD显示显示及触摸屏及触摸屏以太网接口以太网接口音频接口音频接口8MB SDRAM8MB SDRAM系统内存系统内存7S3C44B0X内部结构图S3C44B0X概述8S3C44B0X片上资源S3C44B0X概述qARM7TDMIARM7TDMI核、工作频率核、工作频率6666MHzMHz;q8 8KB CacheKB Cach
7、e,外部存储器控制器;外部存储器控制器;qLCDLCD控制器;控制器;q4 4个个DMADMA通道;通道;q2 2通道通道UARTUART、1 1个多主个多主I2CI2C总线控制器、总线控制器、1 1个个IISIIS总线控制器;总线控制器;q5 5通道通道PWMPWM定时器及一个内部定时器;定时器及一个内部定时器;q7171个通用个通用I/OI/O口;口;q8 8个外部中断源;个外部中断源;q8 8通道通道1010位位ADCADC;q实时时钟等。实时时钟等。9S3C44B0X特性S3C44B0X概述q内核内核:2.5:2.5V I/O:3.0 V V I/O:3.0 V 到到 3.6 3.6
8、V Vq最高为最高为6666MHzMHzq160 160 LQFP/160 FBGALQFP/160 FBGA10S3C44B0X的引脚分布图S3C44B0X概述11S3C44B0X的引脚信号描述 总线控制信号S3C44B0X概述12S3C44B0X的引脚信号描述 DRAM/SDRAM/SRAMS3C44B0X概述13S3C44B0X的引脚信号描述 LCD控制信号S3C44B0X概述14S3C44B0X的引脚信号描述 TIMER/PWM控制信号S3C44B0X概述15S3C44B0X的引脚信号描述 中断控制信号S3C44B0X概述16S3C44B0X的引脚信号描述 DMA控制信号S3C44B0
9、X概述17S3C44B0X的引脚信号描述 UART控制信号S3C44B0X概述18S3C44B0X的引脚信号描述 IIC-BUS控制信号S3C44B0X概述19S3C44B0X的引脚信号描述 IIS-BUS控制信号S3C44B0X概述20S3C44B0X的引脚信号描述 SIO控制信号S3C44B0X概述21S3C44B0X的引脚信号描述 ADCS3C44B0X概述22S3C44B0X的引脚信号描述 GPIOS3C44B0X概述23S3C44B0X的引脚信号描述 复位和时钟信号S3C44B0X概述24S3C44B0X的引脚信号描述 JTAG测试逻辑S3C44B0X概述25S3C44B0X的引脚信
10、号描述 电源S3C44B0X概述26S3C44B0X的存储器映射S3C44B0X概述SROM为ROM或SRAM特殊功能寄存器27S3C44B0X芯片及引脚分析系统的硬件选型及电路设计qS3C44B0XS3C44B0X共有共有160160只引脚,采用只引脚,采用QFPQFP封装封装q具有大量的电源和接地引脚,以及地址总线、数据总线具有大量的电源和接地引脚,以及地址总线、数据总线和通用和通用I/OI/O口,以及其他的专用模块如口,以及其他的专用模块如UARTUART、IICIIC等接口等接口q在硬件系统的设计中,应当注意芯片引脚的类型,在硬件系统的设计中,应当注意芯片引脚的类型,S3C44B0XS
11、3C44B0X的引脚主要分为三类,即:输入(的引脚主要分为三类,即:输入(I I)、)、输出(输出(O O)、)、输入输入/输出(输出(I/OI/O)q输出类型的引脚主要用于输出类型的引脚主要用于S3C44B0XS3C44B0X对外设的控制或通信,对外设的控制或通信,由由S3C44B0XS3C44B0X主动发出,这些引脚的连接不会对主动发出,这些引脚的连接不会对S3C44B0XS3C44B0X自身自身的运行有太大的影响的运行有太大的影响q输入输入/输出类型的引脚主要是输出类型的引脚主要是S3C44B0XS3C44B0X与外设的双向数据与外设的双向数据传输通道传输通道28电源电路设计DC-DC转
12、换芯片系统的硬件选型及电路设计q有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到3.33.3V V的转换,如的转换,如Linear Linear TechnologyTechnology的的LT108XLT108X系列。常见的型号和对应的电流输出如下:系列。常见的型号和对应的电流输出如下:LT1083 LT1083 7.5A7.5ALT1084 LT1084 5A5ALT1085 LT1085 3A3ALT1086 LT1086 1.5A1.5Aq有很多有很多DC-DCDC-DC转换器可完成到转换器可完成到2.52.5V V的转换,常用的如的转换,常用的如Linear Linear
13、 TechnologyTechnology的的LT1761LT1761。29电源电路设计3.3V系统的硬件选型及电路设计q需要使用需要使用3.33.3V V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:DC 7.5V 2A直流电源整流、定向拨动开关DC-DC转换芯片LT1086滤波电路30电源电路设计2.5V系统的硬件选型及电路设计q需要使用需要使用2.52.5V V的直流稳压电源,系统电源电路如下图所示:的直流稳压电源,系统电源电路如下图所示:滤波电路DC3.3V31晶振电路设计系统的硬件选型及电路设计q晶振电路用于向晶振电路用于向CPUCPU及其他电路提供
14、工作时钟。在该系统中,及其他电路提供工作时钟。在该系统中,S3C44B0XS3C44B0X使用无源晶振,晶振的接法如下图所示:使用无源晶振,晶振的接法如下图所示:系统时钟PLL的滤波电容(700pF左右)系统时钟晶体电路的输入信号系统时钟晶体电路的输出信号32晶振电路设计系统的硬件选型及电路设计q根据根据S3C44B0XS3C44B0X的最高工作频率以及的最高工作频率以及PLLPLL电路的工作方式,选电路的工作方式,选择择1010MHzMHz的无源晶振,的无源晶振,1010MHzMHz的晶振频率经过的晶振频率经过S3C44B0XS3C44B0X片内的片内的PLLPLL电路倍频后,最高可以达到电
15、路倍频后,最高可以达到6666MHzMHz。q片内的片内的PLLPLL电路兼有频率放大和信号提纯的功能,因此,系电路兼有频率放大和信号提纯的功能,因此,系统可以以较低的外部时钟信号获得较高的工作频率,以降低因统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。高速开关时钟所造成的高频噪声。33复位电路设计系统的硬件选型及电路设计q采用采用IMP706IMP706看门狗芯片看门狗芯片低电平复位JP2短接后,必须定时(1.6S)喂狗,否则将引起系统复位在规定时间内没有喂狗,将输出低电平复位及看门狗功能是否有效,如果短接则有效复位按键,JP2短接时才有效34JTAG接
16、口电路设计接口简介系统的硬件选型及电路设计qJTAG(Joint Test Action GroupJTAG(Joint Test Action Group,联合测试行动小组联合测试行动小组)是一种国际标准是一种国际标准测试协议,主要用于芯片内部测试及对系统进行仿真、调试。测试协议,主要用于芯片内部测试及对系统进行仿真、调试。qJTAGJTAG技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路TAPTAP(Test Access PortTest Access Port,测试访问口),通过专用的测试访问口),通过专用的JTAGJ
17、TAG测试工具对内部测试工具对内部节点进行测试。节点进行测试。q目前大多数比较复杂的器件都支持目前大多数比较复杂的器件都支持JTAGJTAG协议,如协议,如ARMARM、DSPDSP、FPGAFPGA器件等。器件等。q标准的标准的JTAGJTAG接口是接口是4 4线:线:TMSTMS、TCKTCK、TDITDI、TDOTDO,分别为测试模式选择、分别为测试模式选择、测试时钟、测试数据输入和测试数据输出。测试时钟、测试数据输入和测试数据输出。qJTAGJTAG测试允许多个器件通过测试允许多个器件通过JTAGJTAG接口串联在一起,形成一个接口串联在一起,形成一个JTAGJTAG链,能链,能实现对
18、各个器件分别测试。实现对各个器件分别测试。JTAGJTAG接口还常用于实现接口还常用于实现ISPISP(In-System In-System ProgrammableProgrammable在系统编程)功能,如对在系统编程)功能,如对FLASHFLASH器件进行编程等。器件进行编程等。q通过通过JTAGJTAG接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌接口,可对芯片内部的所有部件进行访问,因而是开发调试嵌入式系统的一种简洁高效的手段。目前入式系统的一种简洁高效的手段。目前JTAGJTAG接口的连接有两种标准,即接口的连接有两种标准,即1414针针接口和接口和2020针接口。针接口
19、。35JTAG接口电路设计14针接口及定义系统的硬件选型及电路设计36JTAG接口电路设计20针接口及定义系统的硬件选型及电路设计37JTAG接口电路设计接口电路系统的硬件选型及电路设计必须接上拉14针接口38S3C44B0X最小系统系统的硬件选型及电路设计qS3C44B0X+S3C44B0X+电源电路电源电路+晶振电路晶振电路+复位电路复位电路+JTAGJTAG接接口口电路可构成真正意义上的最小系统电路可构成真正意义上的最小系统q程序可运行于程序可运行于S3C44B0XS3C44B0X内部的内部的8 8KB RAMKB RAM中中q程序大小有限,掉电后无法保存,只能通过程序大小有限,掉电后无
20、法保存,只能通过JTAGJTAG接口调试接口调试程序程序39SDRAM接口电路设计SDRAM简介系统的硬件选型及电路设计q与与FlashFlash存储器相比较,存储器相比较,SDRAMSDRAM不具有掉电保持数据的特性,不具有掉电保持数据的特性,但其存取速度大大高于但其存取速度大大高于FlashFlash存储器,且具有读存储器,且具有读/写的属性,因写的属性,因此此,SDRAMSDRAM在系统中主要用作程序的运行空间,数据及堆栈区。在系统中主要用作程序的运行空间,数据及堆栈区。q当系统启动时,当系统启动时,CPUCPU首先从复位地址首先从复位地址0 0 x0 x0处读取启动代码,处读取启动代码
21、,在完成系统的初始化后,程序代码一般应调入在完成系统的初始化后,程序代码一般应调入SDRAMSDRAM中运行,以中运行,以提高系统的运行速度,同时,系统及用户堆栈、运行数据也都提高系统的运行速度,同时,系统及用户堆栈、运行数据也都放在放在SDRAMSDRAM中。中。qSDRAMSDRAM具有单位空间存储容量大和价格便宜的优点,已广泛具有单位空间存储容量大和价格便宜的优点,已广泛应用在各种嵌入式系统中。应用在各种嵌入式系统中。SDRAMSDRAM的存储单元可以理解为一个电的存储单元可以理解为一个电容,总是倾向于放电,为避免数据丢失,必须定时刷新(充容,总是倾向于放电,为避免数据丢失,必须定时刷新
22、(充电)。因此,要在系统中使用电)。因此,要在系统中使用SDRAMSDRAM,就要求微处理器具有刷新就要求微处理器具有刷新控制逻辑,或在系统中另外加入刷新控制逻辑电路。控制逻辑,或在系统中另外加入刷新控制逻辑电路。S3C44B0XS3C44B0X在片内具有独立的在片内具有独立的SDRAMSDRAM刷新控制逻辑,可方便地与刷新控制逻辑,可方便地与SDRAMSDRAM接口。接口。40SDRAM接口电路设计SDRAM选型系统的硬件选型及电路设计q目前常用的目前常用的SDRAMSDRAM为为8 8位位/16/16位的数据宽度,工作电压一般为位的数据宽度,工作电压一般为3.33.3V V。主要的生产厂商
23、为主要的生产厂商为HYUNDAIHYUNDAI、WinbondWinbond等。他们生产的同等。他们生产的同型器件一般具有相同的电气特性和封装形式,可通用。型器件一般具有相同的电气特性和封装形式,可通用。q本系统中使用本系统中使用WinbondWinbond的的W986416DHW986416DH。qW986416DHW986416DH存储容量为存储容量为4 4组组1616M M位(位(8 8M M字节),工作电压为字节),工作电压为3.33.3V V,常见封装为常见封装为5454脚脚TSOPTSOP,兼容兼容LVTTLLVTTL接口,支持自动刷新接口,支持自动刷新(Auto-RefreshA
展开阅读全文