书签 分享 收藏 举报 版权申诉 / 60
上传文档赚钱

类型ICT测试原理培训课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:4028258
  • 上传时间:2022-11-05
  • 格式:PPT
  • 页数:60
  • 大小:6.98MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《ICT测试原理培训课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    ICT 测试 原理 培训 课件
    资源描述:

    1、本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。一.ICT的功能 ICT也叫在線測試儀,是一台靜態元件測試儀,它能准確,高速地測量PCB上已裝元件的不良問題,包括元件的漏件,錯件,裝反,空焊,來料不良,PCB上金道之間的開短路等。可測元件包括:電阻,電容,二極管,三極管,電感,變壓器,IC等絕大多數電子元件。本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。二.ICT的硬件結構 ICT包括ICT系統主機,電腦系統,壓床,測試治具。其中ICT系統主機包括:電源部分,量測控制板,I/O卡,DC量測板,AC

    2、量測板,開關板,HP-JET量測板,高壓量測板(選配件)。本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。公司公司:TRI(Test Research Inc.)德律科技德律科技產地產地:台灣台灣 工作條件工作條件治具類型治具類型:真空治具真空治具.真空壓力真空壓力:最小最小56cmHg.外部真空管外部真空管2根根.氣壓氣壓:4kg/cm2 6kg/cm2.氣壓管氣壓管1根根.操作溫度操作溫度:0。C 30。C.環境濕度環境濕度:25%RH-75%RH.最小工作空間最小工作空間:深:深:1.5 公尺。公尺。寬:寬:2.0 公尺。公尺。高:高:2.

    3、0 公尺。公尺。本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。TRI 8001測試畫面測試畫面本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。公司公司:TRI(Test Research Inc.)德律科技德律科技產地產地:台灣台灣 工作條件工作條件電源電源:3 AC 220V-245V,50/60 Hz 5%氣壓氣壓:46KGFCM2本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。TRI 518測試操作畫面測試操作畫面本文档所提供的信息仅供参考之用

    4、,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。相匹配的治具簡介本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。相匹配的治具必需為真空治具相匹配的治具必需為真空治具,即治具下壓的即治具下壓的動力為真空動力為真空.真空治具根據繞線長度分為真空治具根據繞線長度分為:長線長線治具治具,短線治具和無線治具短線治具和無線治具.我們現在使用的治具為長線治具我們現在使用的治具為長線治具.治具內部結構如下治具內部結構如下:本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。SENSOR壓棒本文档所提供

    5、的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。探針彈簧密封墊本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。氣管氣管油壓撐竿油壓撐竿雙絞線繞線BUFFER BOARD本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Interface本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Introduction of Agilent 3070 本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系

    6、网站或本人删除。Agilent 3070 Family307X,up to 5200 nodes327X,up to 1300 nodes317X,up to 2600 nodes本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Anatomy of the Agilent Medalist 3070Agilent 3070 Hardware Agilent 3070Electronics CabinetDUT power suppliesExternal InstrumentsTestheadFlat Screen Monitor on move

    7、able arm.Keyboard on moveable arm.End Cabinet contains Computer,Power Distribution Unit,Testhead rotation switch.TestheadTest Fixture Emergency Power Off SwitchTest FixtureMother Board (one per bank)Module power Supplies本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Agilent3070 測試畫面測試畫面本文档所提供的信息仅供参

    8、考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Anatomy of the Agilent Medalist i3070 FixtureProbe to Pin WiringTest ProbeSupport PlateProbe PlatePersonality PinAlignment PlatePrinted Circuit BoardFixture FrameVacuum GasketR1StimulusResponse本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Anatomy of the Agilent

    9、Medalist 3070Agilent 3070 TestHeadBank 2 Bank 1Module 2 Module 0Module 3 Module 1Slot 1Slot 1Slot 1Slot 1Slot 1:ASRUSlot 6:Module Control CardAll others:Pin CardsPin 78 -1Pin 1 -78本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Fixture NumberingBRC:Bank Row ColumnBank 2 Bank 1Module 2Module 3Module

    10、0Module 1Slot 1:ASRUSlot 6:ControlSlot 1:ASRUSlot 6:ControlSlot 1:ASRUSlot 6:ControlSlot 1:ASRUSlot 6:ControlMOTHER BOARDMOTHER BOARDRow 1Row11Row 13Row 23Row 1Row11Row 13Row 23Column 78 1 78 11A at:2 20 61CLOCK_ENABLE at:2 18 48Double Density node at:2 20 1 61Bank 1 Node:1 18 48本文档所提供的信息仅供参考之用,不能作为

    11、科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Anatomy of the Agilent Medalist 3070 The Module Control Cards The Analog Stimulus-Response Unit(ASRU)Agilent 3070 ModuleMother cardASRU cardControl cardPin cardSlot 1Slot 2Slot 3Pin cardSlot 4Slot 8Slot 6Slot 7Slot 5Slot 9Slot 10Slot 11Pin cardPin cardPin cardPin cardPin

    12、cardPin cardPin cardModule card configuration本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。ASRU Card提供模拟激励信号使用测量运算放大器进行反馈信号的测量 提供上电测试的电源通道配在每个模块第1号插槽 本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Module Control Card控制实际的测试过程 2个rcvc,测试频率带有8个通用开关(GP Relay)配在每个模块的第 6 号插槽本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模

    13、仿;如有不当之处,请联系网站或本人删除。MUX S I A B L GMOADetectorAuxSourceHybrid Double DensityChannel AChannel B.Channel HPin CardX1.X8 XG XLAnalog SubsystemDigital Subsystem9:2R1ASRU本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Hybrid 32 CardChannel 0Channel 8.6:2Pin CardX1.X8 XG XLDigital Subsystem3:2 MUX S I A B

    14、 L GMOADetectorAuxSourceAnalog SubsystemASRU本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。ICT TEST程式程式与夾具与夾具命名規則1.ICT程式命名規則程式命名規則 設備型號設備型號T(TR8001,TR518),A(Agilent 3070)T,A+P/N+EC+夾具套數夾具套數 2.ICT夾具命名規則夾具命名規則 設備型號設備型號T,A+P/N+夾具套數夾具套數本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。MHS机种为例:P/N:69Y4784

    15、 EC:N31078R ICT程式命名程式命名:A90Y4784N31078R_01 ICT程式命名程式命名:A90Y4784_01本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。三.ICT的基本測試原理 1.隔離量測原理 ICT其實是一台高級的萬用表,但它具有隔離(GUARDING)功能,這是它不同于萬用表的最大特點。GUARDING的作用是使一個被測元件在測試時不受旁路元件的影響,而萬用表做不到這一點。在 ICT 內部電路中利用一顆 OP放大器 當做一個隔離點(最多可有五個隔離點),如果是:本文档所提供的信息仅供参考之用,不能作为科学依据,请

    16、勿模仿;如有不当之处,请联系网站或本人删除。source:http:/ Overview of 3070 TestUnpoweredTestsShorts Analog IncircuitVTEP/TestJetPoweredTestsSetup PowerSuppliesDigital IncircuitAnalog PoweredPinsOther Powered本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Part 3 Pins Test本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Pin

    17、s测试概述 ICT测试的原理要求夹具的探针和电路板的测试点(testpad)要有良好的电气接触.Pins测试就是在测试正式开始前验证探针和测试点有无有无接触的工序.Pins测试只定性验证有无接触,pins pass是最低要求,并不能保证接触良好.(绕线出现错误;pins接触不好,阻抗大,但依然有current flow;隔离点无法 测)本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Pins Test“A”“B”“C”“D”“E”“F”“G”“Node_Names”+2.5V10KDVMSNode E has no current flow.It

    18、 is capacitively isolated and cannot be tested in Pins Test.本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Pins Test-Syntaxnodes Anodes Bnodes Cnodes D!nodes E”!node capacitively isolatednodes”Fnodes”G本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Pins Test Called from testplanPins test的预定义 sub Se

    19、t_Custom_Option global Off,Pretest,Failure!设置全局常量 global Chek_Point_Mode Chek_Point_Mode=Pretest !choose Off,Pretest,Failure !选择pins测试模式,off不进行pins测试 !pretest在其它测试前进行pins测试 !failure其它测试fail后,进行pins测试end sub本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Pins测试的调试Pins测试中的节点排列顺序不影响测试结果Pins测试中没有其他测试选项

    20、所以pins测试只有node的取舍 哪些节点pins不可测?p 电容阻隔的点(capacitively isolated)IPG自动注释p 只连到IC的NC脚的 IPG自动注释p 所连器件在板上都没有放(no pop)的 手动确认本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Part 4 Shorts Test&Opens Test L201L201-1L201-2100 ohmsDVM0.1V本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Shorts Test overview本文档所提供的信

    21、息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Shorts Test!IPG:rev B.03.60 threshold 12settling delay 50.00usettling delay 525.0ushort“L201-1”to“L201-2”settling delay 50.00ushort“J201-1”to“J201-2”.threshold 1000.nodes“Data7”nodes“R201-2”nodes“R201-1”.threshold 8.nodes“R202-2”nodes“R202-1”nodes“GND”DVML201S

    22、eries Resistance=6ohmsR202 at 33ohmsDVMR201 at 20kL201-1L201-2R201-1R201-2R202-1R202-2本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Expected ShortsL201L201-1L201-2100 ohmsDVM0.1V如图,对L201 进行shorts测试,预期为短路。a).设置阀值为12欧姆,如果R测量12(threshold),则测试pass,反之,fail。b).设置从加信号到开始测量的延时,以致等待信号稳定。c).测量两个节点之间的阻值,并判断!

    23、语法如下:!In the“shorts”file!Syntax!short“Node_1”to“Node_2”!threshold 12Settling delay 50uSettling delay 525uShorts“L201-1”to“L201-2 本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Shorts Test(Good Board)Testing For Shorts100mV100 W“A”“B”“C”“D”“E”“F”“G”“Node_Names”本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联

    24、系网站或本人删除。Shorts Test(Bad Board)Testing For Shorts100mV100 W“A”“B”“C”“D”“E”“F”“G”?Which node is shorted to node C?A short has been detected from node C to one of the remaining nodes D,E,F or G本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Shorts Test(Bad Board)Testing For Shorts100mV100 W“A”“B”“C”“D

    25、”“E”“F”“G”?Which node is shorted to node C?A short has been detected from node C to one of the remaining nodes D,E,F or GNode C is not shorted to nodes D and ENode C is shorted to either nodes F or GNode C may be shorted to node GThis is not assumed!Node C is shorted to node G本文档所提供的信息仅供参考之用,不能作为科学依

    26、据,请勿模仿;如有不当之处,请联系网站或本人删除。假象短路的调试 假象短路出现的原因是特定的节点的测试顺序造成误判,必须在程序发布前排除 方法是将出错的节点(或者节点群)挪到被短路的节点(或节点群)后面。这个过程在调试中可能要重复几次,挪动时最好在同一个threshold设置群之内.可以自己设置threshold,但是要遵循threshold值从大到小的顺序,Threshold最低尽量不要设到4以下,尤其是电源点。否则会有漏掉真正短路的可能.不要轻易把节点放到测试文件的末尾,这样可能造成开短路 覆盖率的缺失,尤其是电源点或者VCC这类本身就是低阻抗的节点.调试时settling delay可以

    27、加的比较大,在优化时再减小本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Shorts Test-Report Optionsreport common devicesreport limit 12Short#1From:D3 22044To:D4 21938Common Devices:U1 U4 report netlist,common devicesreport limit 12Short#1From:D3 22044 u1.5 u4.3 u5.2 u7.5To:D4 21938 u1.8 u4.4 u6.2 u2.10 Common D

    28、evices:u1 u4report phantomsShort#1From:D3 22044To:D4 21938本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Part 5 Analog TestcapacitorsconnectorsdiodesFETsfusesinductorsjumpersresistorsswitchestransistorszeners本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Part 6 Testjet&VTEP&iVTEP本文档所提供的信息仅供参考之用,不能

    29、作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。The VTEP/iVTEP/TestJet TestBGA with floating metal tops/heat spreaders are testable!PCBAC SignalGroundVTEP Sensor plate C measuredElectronics board(Amplifier)To MultiplexCardMetal BGA Under-TestFloatingMetal Top本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。TestJet测试能力

    30、的极限值为20fF,VTEP测试能力的极限值为5fF。低于5的值使用iVTEP来进行测试,但是iVTEP的测试速度比较慢,而且不能用来测试连接器。Bar=Num Pins in Range051015202530 0 to 5 5 to 10 10 to 15 15 to 20 20 to 25 25 to 30 30 to 35 35 to 40 40 to 45 45 to 50TestJet limitMeasurement(in fF)VTEP limit1.27 mm pitch593 Solder Balls0.8mm pitch1202 SBTestJET和VTEP的测试界限Au

    31、g,2010本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。The VTEP/TestJet Verification本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。The TestJet Testdefault threshold low 20 high 10000device“u1”test pins 1 test pins 2,3 test pins 4,5,6 !test pins 7 !Ground pins commented by IPG test pins 8 test pins 1

    32、3 !test pins 14 !Fixed pins commented by IPGdevice“u2”bottom;test pins 1 test pins 2 .本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Turn On AutoDebug for iVTEP+VTEP本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。AutoDebug calculates the threshold limit Before ADBAfter ADB本文档所提供的信息仅供参考之用,不能作为科学依据,请

    33、勿模仿;如有不当之处,请联系网站或本人删除。The TestJet Test-After Debugdefault threshold low 20 high 10000device“u1”;threshold low 15 high 10000 test pins 1 test pins 2,3;threshold low 350 high 10000 test pins 4,5,6;threshold low 450 high 10000 !test pins 7 !Ground pins commented by IPG test pins 8 !test pins 13 !Test m

    34、easures 9 test pins 8 test pins 14 !Fixed pins commented by IPGdevice“u2”bottom;test pins 1;threshold low 15 high 10000 test pins 2 test pins 3;threshold low 40 High 10000 .本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Part 10 Overview of Boundary-ScanTest DataIn(TDI)Test DataOut(TDO)本文档所提供的信息仅供参考

    35、之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Typical IC with Boundary-ScanBoundaryCellsCoreLogicTest DataIn(TDI)Test DataOut(TDO)Test ModeSelect(TMS)Test Clock(TCK)TEST ACCESS PORT CONTROLLER(TAP)The device can be controlledand tested through TDI,TCK,TMS,&TDOArrows denote access points本文档所提供的信息仅供参考之用,不能作为科学依据

    36、,请勿模仿;如有不当之处,请联系网站或本人删除。Basic Test of IC with Boundary-ScanTest DataIn(TDI)Test DataOut(TDO)l Do not need to understand the Device Function(Core Logic)lScan data in TDI to Output cells.Tester verifies data on outputs.lTester applies Data on inputs.Cellscapture data on inputs.Datascanned out TDO for

    37、verification.本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。The Boundary-Scan Test Development Processl Start with the BSDL file BSDL means Boundary-Scan Description Language”A language for describing the device specific characteristics of 1149.1 devices Language subset of VHDLl Who will write BSDL

    38、 ASIC designers Semiconductor vendors Test engineers本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Typical IC with Boundary-ScanTest DataIn(TDI)CoreLogicTMS=SerialTest Clock(TCK)TEST ACCESS PORT CONTROLLER(TAP)010101010101101010010101010101TMS=Parallel本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。TMS=ParallelTypical IC with Boundary-ScanTest DataIn(TDI)CoreLogicTMS=SerialTest Clock(TCK)TEST ACCESS PORT CONTROLLER(TAP)010101010101101010101010本文档所提供的信息仅供参考之用,不能作为科学依据,请勿模仿;如有不当之处,请联系网站或本人删除。Thank you!&More Questions?

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:ICT测试原理培训课件.ppt
    链接地址:https://www.163wenku.com/p-4028258.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库