定稿CMOS工艺与器件课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《定稿CMOS工艺与器件课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 定稿 CMOS 工艺 器件 课件
- 资源描述:
-
1、.精品课件.1.精品课件.2.精品课件.3 .精品课件.4P).精品课件.5n-type MOS transistor(NMOS管管)物理结构示意图物理结构示意图.精品课件.6n+n+p-衬底D+S-GBVGS+-耗尽区n-沟道NMOS管的结构剖面示意图管的结构剖面示意图衬底掺杂成为P型半导体,n+表示重度掺杂成为N型半导体(称扩散区)。在栅与衬底之间电场作用下,栅下面的衬底表面多数载流子空穴受排斥而减少,当空穴基本被赶走时,在衬底表面形成耗尽层。当电场进一步增强时,不仅空穴被赶走,电子也被吸引到衬底表面,从而使P型半导体的表面层型半导体的表面层变成电子占多数的N型型层(反型层)层(反型层),
2、使得源、漏、反型层形成一体的N型区。而反型层也就是“沟沟道道”。衬底掺杂成为n型半导体.精品课件.7SOURCEDRAINGATECONDUCTORINSULATORP-DOPEDSEMICONDUCTOR SUBSTRATEnnDRAINGATECONDUCTORINSULATORN-DOPEDSEMICONDUCTOR SUBSTRATEppSOURCEDRAINSOURCEGATESUBSTRATEDRAINSOURCEGATESUBSTRATENMOSPMOSsymbolsymbol.精品课件.8MetalPolysiliconOxiden-diffusionp-diffusionp-
3、substraten-substrateDepletion Source Gate DrainPNMOS Source Gate DrainnPMOS.精品课件.9CMaout+.精品课件.10CMVDDpullupnetworkpulldownnetworkVSSoutinputsaout+.精品课件.11CM.精品课件.12.精品课件.13p-welln-wellsubstrate.精品课件.14p-welln-wellpolypolygate oxide.精品课件.15p-welln-wellpolypolyn+n+p+p+.精品课件.16p-welln-wellpolypolyn+n+
4、p+p+metal 1metal 1vias.精品课件.17.精品课件.18wLwL.精品课件.19光源(UV,DUV,EUV)孔径(圆形,环形,四极形)聚光透镜掩模(二相,移相)孔径投影透镜硅片上附光刻胶.精品课件.20n-well掩膜版:为N阱掩膜,用以限定N阱区面积和位置制造步骤:用该版制造 N阱 注:N阱用于制作PMOS管(而NMOS管在原基片衬底上制作)n-welln-well maskp-substraten-welln+离子离子mask俯视图mask剖面图.精品课件.21active掩膜版:为薄氧化层区掩膜,用以确定薄氧化层区的面积和位置。该区域覆盖了所有该区域覆盖了所有PMOS
5、和和NMOS管的源、漏和栅的制管的源、漏和栅的制作区域作区域,故该版又称为有源区版(active版)制造步骤:用该版完成薄氧化层(栅氧化层)的生长p-substraten-wellactiveNitride:Si3N4Oxide:SiO2active maskmask俯视图mask剖面图.精品课件.22active mask(负胶)activep-substraten-well制造步骤:用active掩膜版(负胶),完成场氧层生长mask俯视图mask剖面图.精品课件.23CMOS工工艺艺(N阱阱)详详细细制制造造步步骤骤(poly掩膜版:多晶图形掩膜,用于制作多晶硅栅极以及形成电路结构的多晶
6、硅连线和电阻制造步骤:在已经生长完成的栅氧化层上完成所需多晶硅图形p-substraten-wellpolysiliconpoly maskmask俯视图mask剖面图.精品课件.24n+掩膜版:n+掺杂区掩膜制造步骤:进行n+离子(磷或砷)注入掺杂和扩散推进,形成n扩散区(diffusion)。这里实际上是用有源区(active)作为掺杂离子注入的掩膜,由于此时是在多晶硅栅完成后,离子被多晶硅栅阻挡,不会进入栅下的硅表面,因此形成NMOS的源、漏区,而且其边缘与硅栅边缘对齐(可能有一定的overlap),硅栅起到了自对准的作用,称硅栅自对准硅栅自对准n+n+p-substraten-well
7、n+maskn+maskn+离子离子.精品课件.25p+掩膜版:p+掺杂区掩膜制造步骤:进行p+离子(硼)注入掺杂和扩散推进,形成p扩散区(diffusion)同样,这里实际上也是用有源区(active)作为掺杂离子注入的掩膜,通过硅栅自对准硅栅自对准,形成PMOS的漏、源n+n+p-substraten-wellp+p+p+maskp+maskp+离子离子.精品课件.26contact掩膜版:接触孔掩膜。用以确定欧姆接触的大小和位置,即对薄氧化层区刻出实现欧姆接触的引线孔 制造步骤:先用该版从P管引出的P+区接触孔、从N管引出的N+区接触孔,再生长一层SiO2氧化膜,然后再用该版对这层新生长
展开阅读全文