书签 分享 收藏 举报 版权申诉 / 14
上传文档赚钱

类型基于FPGA抢答器毕业设计答辩课件.ppt

  • 上传人(卖家):晟晟文业
  • 文档编号:3713453
  • 上传时间:2022-10-06
  • 格式:PPT
  • 页数:14
  • 大小:266.35KB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《基于FPGA抢答器毕业设计答辩课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    基于 FPGA 抢答 毕业设计 答辩 课件
    资源描述:

    1、v设计的背景设计的背景v设计的功能设计的功能v设计的原理设计的原理v设计的流程设计的流程v设计的结果设计的结果v致致 谢谢2 抢答环节经常出现在竞赛、文体娱乐等活动当抢答环节经常出现在竞赛、文体娱乐等活动当中,能够准确、公正、直观地根据抢答者的指示灯中,能够准确、公正、直观地根据抢答者的指示灯显示、数码显示和警示显示等手段指示出第一抢答显示、数码显示和警示显示等手段指示出第一抢答者。一般竞赛抢答器除了第一抢答信号的鉴别和锁者。一般竞赛抢答器除了第一抢答信号的鉴别和锁存功能,还有对提前抢答进行警报,计算各组参赛存功能,还有对提前抢答进行警报,计算各组参赛者的比赛得分。为了保证各种智力竞赛、比赛的

    2、准者的比赛得分。为了保证各种智力竞赛、比赛的准确性和公正性,所以对电子抢答器的研究就有其重确性和公正性,所以对电子抢答器的研究就有其重要的意义。要的意义。31 1、能达到倒计时和计分功能。、能达到倒计时和计分功能。2 2、容纳四组参赛者同时抢答。、容纳四组参赛者同时抢答。3 3、设置抢答使能信号。、设置抢答使能信号。4 4、若提前抢答,则对相应的参赛者发出警报。、若提前抢答,则对相应的参赛者发出警报。5 5、主持人确认结果,给出倒计时信号,时间为、主持人确认结果,给出倒计时信号,时间为3030秒。计数至秒。计数至0 0时停止,扬声器发出超时警报,时停止,扬声器发出超时警报,中止回答。中止回答。

    3、6 6、系统具有清零功能。、系统具有清零功能。7 7、电子抢答器电路有计分功能。、电子抢答器电路有计分功能。4 电子抢答器的输入信号包括复位信号电子抢答器的输入信号包括复位信号CLRCLR、抢答器使能信号、抢答器使能信号ENEN、四组参赛者、四组参赛者的抢答按钮的抢答按钮A/B/C/DA/B/C/D、倒计时中止按钮、倒计时中止按钮RSTRST以及加分信号以及加分信号ADDADD;输出信号包括四;输出信号包括四组参赛者抢答状态的显示组参赛者抢答状态的显示LEDALEDA、LEDBLEDB、LEDCLEDC、LEDDLEDD及其对应得分、抢答器抢答及其对应得分、抢答器抢答成功的组别显示等。成功的组

    4、别显示等。54.1系统流程图64.2模块介绍4.2.14.2.1第一判断电路模块:第一判断电路模块:具有第一抢答信号的鉴别和具有第一抢答信号的鉴别和锁存功能,在抢答开始后,锁存功能,在抢答开始后,当任意一路抢答器按下后,当任意一路抢答器按下后,信号输入并进行锁存,这是信号输入并进行锁存,这是其它抢答按键在按下也不起其它抢答按键在按下也不起作用。此模块有作用。此模块有A A、B B、C C、D D四路抢答输入信号;复位信四路抢答输入信号;复位信号号CLRCLR;抢答使能信号;抢答使能信号ENEN。74.2.24.2.2倒计时电路模块:倒计时电路模块:倒计时电路在抢答成功后,倒计时电路在抢答成功后

    5、,由主持人给出倒计时开始信由主持人给出倒计时开始信号号RSTRST,RSTRST输入信号为高电输入信号为高电平有效。抢答成功的选手进平有效。抢答成功的选手进入答题阶段,计时显示器从入答题阶段,计时显示器从初始值初始值3030开始以秒为单位倒开始以秒为单位倒计时,计数至计时,计数至0 0时停止计数,时停止计数,扬声器鸣叫扬声器鸣叫。84.2.34.2.3计分电路模块:计分电路模块:参赛者抢答成功后,根据比赛情况比参赛者抢答成功后,根据比赛情况比较分数调整,该模块输入信号为加分较分数调整,该模块输入信号为加分选 择 信 号选 择 信 号 A D DA D D 和 组 别 选 择 信 号和 组 别

    6、选 择 信 号CHOS3.0CHOS3.0,其中,加分选择信号,其中,加分选择信号ADDADD高电平有效,有效时对组别选择高电平有效,有效时对组别选择信号信号CHOS3.0CHOS3.0即第一判断电路模即第一判断电路模块的输出信号块的输出信号Q3.0Q3.0。输出信号分。输出信号分别对应四组参赛者的得分,以百分制别对应四组参赛者的得分,以百分制表示。每组分数在比赛开始时预设表示。每组分数在比赛开始时预设100100分,每答对一题(即加分选择信分,每答对一题(即加分选择信号对相应参赛组有效)加号对相应参赛组有效)加1010分,答错分,答错不扣分。不扣分。94.2.44.2.4显示电路模块:显示电

    7、路模块:显示电路的实质其实就显示电路的实质其实就是一个简单的是一个简单的LEDLED共阴共阴极显示模块的译码器。极显示模块的译码器。7 7段数码管段数码管LEDLED常用的一常用的一般般8 8字型为字型为a b c d e f a b c d e f g p,g p,其中其中P P为小数点,为小数点,共阴共阴LEDLED低电平有效。低电平有效。104.2.54.2.5位选选择电路模块:位选选择电路模块:位选选择电路实质其实就是把位选选择电路实质其实就是把输入的输入的1515个个DIN3.0DIN3.0四位二四位二进制数信号经过位选选择器输进制数信号经过位选选择器输出出shift14.0shift14.0七段数码管位七段数码管位选信号和对应的选信号和对应的bus3.0bus3.0四四位二进制数信号。输出的四位位二进制数信号。输出的四位二进制数信号再经二进制数信号再经7 7段段LEDLED显示显示模块译码显示为十进制数字的模块译码显示为十进制数字的0909。114.3系统原理图12原理图仿真原理图仿真13 14

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:基于FPGA抢答器毕业设计答辩课件.ppt
    链接地址:https://www.163wenku.com/p-3713453.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库