数字电子技术触发器课件.pptx
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电子技术触发器课件.pptx》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 触发器 课件
- 资源描述:
-
1、 本章重点是各触发器的功能表、逻辑符号、触发本章重点是各触发器的功能表、逻辑符号、触发电平、状态方程的描述等。电平、状态方程的描述等。5.1 概述概述5.2 SR锁存器锁存器5.3 电平触发的触发器电平触发的触发器5.4 脉冲触发的触发器脉冲触发的触发器5.5 边沿触发的触发器边沿触发的触发器5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法*5.7 触发器的动态特性触发器的动态特性5.1 概述概述能够存储能够存储1位二值信号的基本单元电路。位二值信号的基本单元电路。b.根据不同的输入信号可以置根据不同的输入信号可以置1或或0.a.具有两个能自行保持的稳定状态,用来表示逻辑状具有
2、两个能自行保持的稳定状态,用来表示逻辑状态的态的0和和1,或二进制数的或二进制数的0和和1;按分:按分:电平触发方式电平触发方式SRSR触发器触发器JKJK触发器触发器D D触发器触发器T T触发器触发器脉冲(主从)触发方式脉冲(主从)触发方式边沿触发方式。边沿触发方式。按分:基本基本SR锁存器锁存器同步同步SR触发器触发器主从触发器主从触发器维持阻塞触发器维持阻塞触发器按分:静态触发器静态触发器动态触发器动态触发器CMOS边沿触发器边沿触发器又叫基本又叫基本RS触发器,是各种触发器构成的基本部件,触发器,是各种触发器构成的基本部件,也是最简单的一种触发器。它的输入信号直接作用在也是最简单的一
3、种触发器。它的输入信号直接作用在触发器,无需触发信号触发器,无需触发信号1.由或非门构成由或非门构成:图4.2.1电路及图形符号如图Q0SD1RD0Q0Q1Q0RD1SD0Q=0Q 1锁存器的1态锁存器的0态复位端或置0输入端图4.2.1置位端或置1输入端Q*0SD0Q=0Q*1若Q0图4.2.1Q-原态,Q*-新态Q*1RD0Q*=0Q*0若Q1Q*Q 保持原态SD0Q =1QQ =0,为禁态,也称为不定态,即RD和SD同时去掉高电平加低电平,输出状态不定,故输入端应该遵循RDSD00000其特性表如表其特性表如表5.2.1所示所示d.RD1,SD12.由与非门构成:其电路及图形符号如图4.
4、2.2所示。图5.2.2 由与非门构成的SR锁存器的电路及符号 在任何时刻,输入都能直接改变输出的状态。例5.2.1画出Q和Q 的波形解:解:图5.2.310同为同时为和QQRSDD,要求某些触发器在同一时刻动作,则要求有一个同步信号来控制,要求某些触发器在同一时刻动作,则要求有一个同步信号来控制,这个控制信号叫做时钟信号(这个控制信号叫做时钟信号(Clock),简称时钟,用),简称时钟,用CLK表示。表示。这种受时钟控制的触发器统称为时钟触发器。这种受时钟控制的触发器统称为时钟触发器。电平触发电平触发SR触发器(同步触发器(同步SR触发器)的基本电路结触发器)的基本电路结构及图形符号。构及图
5、形符号。图5.3.1只有在CLK1时,SR才能起作用此时门此时门G3和和G4被封锁,输被封锁,输出为高电平。出为高电平。0对于由G1和G2构成的SR锁存器,触发器保持原态,即Q*=Q11 此时门此时门G3和和G4开启,开启,触发器输出由触发器输出由S 和和R决定。决定。10011Q*=Q0111010Q*=01101010Q*=11110011Q*=Q*=1(禁态)功能表*QQRSCLKCLKSRQ*0XX保持100保持101清零(置0)110置位(置1)111禁止图5.3.2S D0,R D1,Q1;S D1,R D0,Q0。无需CLK有效,故称异步。小圆圈表示低电平有效无小圆圈表示高电平控
6、制异步置位和异步复位:异步置位和异步复位:在CLK0时设置初态。不用设置时,S D R D1这种在这种在CLK由由“0”到到“1”整个正脉冲整个正脉冲期间触发器动作的期间触发器动作的控制方式称为控制方式称为电平电平触发方式触发方式电平触发方式电平触发方式例5.3.1 对于同步SR触发器,电路、时钟及输入端波形如图5.3.3所示,若Q 0,试画出Q和 Q 的波形。解:解:图5.3.3图5.3.4例例5.3.2电路如图电路如图5.3.4所示,已知所示,已知S、R、R D和和CLK的的波形波形,且且S D=1,试画出试画出Q和和Q 的波形。的波形。解:解:变化多次翻转、可能随和期间,在RSQQCLK
7、1CLKSRQ*0XX保持100保持101清零(置0)110置位(置1)111禁止存在空翻现象存在空翻现象:同步同步RS触发器在触发器在CLK1期间,期间,输出状态随输入信号输出状态随输入信号S、R的变化而多次翻转的变化而多次翻转将将S通过反相器接到通过反相器接到R上,上,如图,就构成了电平触如图,就构成了电平触发的发的D触发器触发器图5.3.5四、四、D触发器触发器实际应用中要求触发器在每个实际应用中要求触发器在每个CLK信号作信号作用期间状态只能改变一次。用期间状态只能改变一次。另外另外S和和R的取值受到约束,即不能的取值受到约束,即不能同时为同时为1.三原因三原因催生单催生单端输入端输入
8、的需要的需要1.D触发器的真值表如表5.3.2所示也称为也称为D锁存器锁存器图5.3.52.CMOS传输门组成的电平触发D触发器避免空翻现象,提高触发器工作的可靠性避免空翻现象,提高触发器工作的可靠性希望在每个希望在每个CLK期间输出端的状态只改变一次期间输出端的状态只改变一次设计出脉冲触发的触发器。设计出脉冲触发的触发器。图5.4.1图5.4.2图5.4.1在在CLK1时,主触发器按时,主触发器按S、R变化变化,而从触发器保而从触发器保持状态不变;持状态不变;在在CLK由由1 0(下降沿),主触发器保持,从触发(下降沿),主触发器保持,从触发器随主触发器的状态翻转,故在器随主触发器的状态翻转
9、,故在CLK的一个周期内,的一个周期内,触发器的输出状态之可能改变一次触发器的输出状态之可能改变一次CLKSRQ*0X X保持100保持101置0110置1111禁止特性表图5.4.2表示延迟输出特性表跟电平触发的SR触发器相同,只是CLK作用的时间不同例5.4.1 图5.4.3为主从型SR触发器输入信号波形,试画出输出端Q 和Q 的波形,设初态为“0”。图5.4.2解:解:图5.4.1主从RS触发器克服了同步RS触发器在CP1期间多次翻转的问题,但在CLK1期间,主触发器的输出仍会随输入的变化而变化,且仍存在不定态,输入信号仍遵守SR0.2 主从主从JK触发器:触发器:为了使主从为了使主从S
10、R触发器在触发器在SR1时也有确定的状态,时也有确定的状态,则将输出端则将输出端 Q 和和 Q 反馈到输入端,这种触发器称为反馈到输入端,这种触发器称为JK触发器(简称触发器(简称JK触发器)。实际上这对反馈线通常在触发器)。实际上这对反馈线通常在制造集成电路时内部已接好。制造集成电路时内部已接好。图5.4.5 为主从JK触发器电路及其图形符号00主触发器保持原态,主触发器保持原态,则触发器(从触发则触发器(从触发器)也保持原态。器)也保持原态。即即Q*Q01若若Q0,Q 1S主主0R主主0主触发器保持原主触发器保持原态态Q*主主=Q主主=0在在CLK的的 ,从触发器也保持状态不变,即,从触发
11、器也保持状态不变,即Q*=Q=0若若Q1,Q 0S主主0R主主1在CLK1时,主触发器翻转为“0”,即Q*主=0在在CLK的的 ,从触发器由,从触发器由“1”翻转为翻转为“0”,即,即Q*=0,Q*=110若若Q0,Q 1S主主1R主主0在在CLK1时,时,Q*主主=1,Q主主*=0在在CLK的的 ,从触发器由,从触发器由“0”翻转为翻转为“1”,即,即Q*=1若若Q1,Q 0S主主0R主主0Q*主=Q*主1在在CLK的的 ,即,即Q*=1,Q*=0Q*=111若若Q0,Q 1S主主1,R主主0在在CLK1时,主时,主触发器翻转为触发器翻转为“1”即即 Q*主主=1在在CLK的的 ,从触发器由
展开阅读全文